像素阵列基板及显示面板的制作方法

文档序号:2803323阅读:166来源:国知局
专利名称:像素阵列基板及显示面板的制作方法
技术领域
本发明是有关于一种像素阵列基板及显示面板,且特别是有关于一种包括多个共享电极的像素阵列基板及显示面板。
背景技术
随着显示技术的蓬勃发展,显示面板已应用于各种尺寸的显示装置,如电视、计算机屏幕、笔记型计算机、智能型手机等。以智能型手机为例,由于现行的智能型手机多强调其浏览网页及观看影音媒体的功能,智能型手机的显示面板的分辨率便显得格外重要。在公知技术中,可利用多道光罩的制程来实现高分辨率的显示面板。在上述制程中,共享电极设置于数据线上方。利用共享电极的金属屏蔽效应,数据线与像素电极间的电性干扰可减少。在此设计下,为避免漏光问题的产生,对向基板的遮光图案需适当地遮蔽共享电极与像素电极,以使显示面板在无漏光问题下兼具高透光率。然而,在公知设计中,当设计者欲透过调整共享电极与像素电极的重迭面积改变显示面板的储存电容,以改善串音或闪烁问题时,遮光图案的面积可能会随之增加,进而使显示面板的透光率下降。

发明内容
有鉴于此,本发明提供一种像素阵列基板,采用此像素阵列基板的显示面板具有高显示质量。此外,本发明提供一种显示面板,其具有高显示质量。本发明提供一种像素阵列基板,此像素阵列基板包括第一基底、多个像素结构、第一共享电极以及第二共享电极。像素结构配置于第一基底上。每一像素结构包括主动组件以及与主动组件电性连接的像素电极。第一共享电极与像素电极部分重迭。第一共享电极与像素电极之间存在第一距离。第二共享电极与第一共享电极电性连接。第二共享电极与像素电极以及第一共享电极部分重迭。第二共享电极与像素电极之间存在第二距离。第一距离大于第二距离。本发明提供一种显示面板,此显示面板包括上述的像素阵列基板、对向基板以及显示介质。对向基板相对于像素阵列基板配置。显示介质配置于像素阵列基板与对向基板之间。在本发明的一实施例中,上述的像素阵列基板还包括多条数据线以及多条扫描线。数据线配置于第一基底上且与主动组件的多个源极电性连接。扫描线配置于第一基底上且与主动组件的多个栅极电性连接。扫描线与数据线交错配置。在本发明的一实施例中,上述的第一共享电极与扫描线属于同一膜层。在本发明的一实施例中,上述的数据线所属膜层配置于第一共享电极所属膜层与第二共享电极所属膜层之间。在本发明的一实施例中,上述的第一共享电极具有彼此平行的多个第一连接部以及彼此平行且与第一连接部连接的多个第一分支部。第二共享电极具有彼此平行的多个第二连接部以及彼此平行且与第二连接部连接的多个第二分支部。第一连接部以及第二连接部的延伸方向与扫描线的延伸方向实质上平行。第一连接部与第二连接部重迭。第一分支部以及第二分支部的延伸方向与数据线的延伸方向实质上平行。第一分支部以及第二分支部覆盖像素电极的多个第一边缘。第一边缘与数据线实质上平行。在本发明的一实施例中,上述的第一分支部与像素电极重迭的面积大于第二分支部与像素电极重迭的面积。在本发明的一实施例中,上述的第一基底具有显示区以及显示区外的周边区。像素结构配置于显示区。像素阵列基板还包括第一导电图案以及第二导电图案。第一导电图案与扫描线属于同一膜层且配置于周边区。第二导电图案与像素电极属于同一膜层且配置于周边区。第一共享电极与第二共享电极透过第一导电图案以及第二导电图案电性连接。在本发明的一实施例中,上述的像素阵列基板还包括第一介电层、第二介电层以及第三介电层。第一介电层配置于扫描线所属膜层与数据线所属膜层之间。第一介电层具有配置于周边区且曝露出第一共享电极的第一开口。第一导电图案填入第一开口而与第一共享电极接触。第二介电层配置于数据线所属膜层与第二共享电极所属膜层之间。第二介电层具有配置于周边区且曝露出第一导电图案的第二开口。第三介电层配置于像素电极所属膜层与第二共享电极所属膜层之间。第三介电层具有曝露出第二开口与第一导电图的第三开口以及曝露出第二共享电极图案的第四开口。第二导电图案填入第二开口及第三开口而与第一导电图案接触。第二导电图案填入第四开口与第二共享电极接触。在本发明的一实施例中,上述的对向基板包括第二基底、遮光图案以及对向电极。遮光图案配置于第二基底上。对向电极配置于遮光图案与第二基底上。遮光图案覆盖像素电极的第一边缘。遮光图案全面性覆盖第一分支部、第二分支部以及数据线。对向电极与第一共享电极、第二共享电极电性连接。基于上述,在本发明一实施例的像素阵列基板及显示面板中,透过与像素电极距离不同的多个共享 电极的设计,本发明一实施例的显示面板可在维持高透光率(transmittance)下改善因储存电容值未最佳化而造成的串音(crosstalk)或闪烁(flicker)问题。为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。


图1为本发明一实施例的显示面板的剖面示意图。图2为图1的像素阵列基板的上视示意图。图3为对应图2的线段B-B’绘示的剖面图。主要组件符号说明
100:显示面板
110:像素阵列基板
112:第一基底 112a:显示区 112b:周边区
113:第一导电图案
114:像素结构
115:第二导电图案
116:第一共享电极 116a:第一连接部 116b:第一分支部 117a:第一介电层 117b:第二介电层 117c:第三介电层 118:第二共享电极 118a:第二连接部 118b:第二分支部 120:对向基板
122:第二基底 124:遮光图案 126:对向电极 130:显示介质 CH:信道层 D:漏极 Dl:第一距离 D2:第二距离 DL:扫描线 El:第一边缘 E2:第二边缘 G:栅极 H:接触窗 Hl:第一开口 H2:第二开口 H3:第三开口 H4:第四开口 PE:像素电极
S:源极 SL:数据线 T:主动组件
具体实施例方式图1为本发明一实施例的显示面板的剖面示意图。请参照图1,本实施例的显示面板100包括像素阵列基板110、对向基板120以及显示介质130。对向基板120相对于像素阵列基板110配置。显示介质130位于像素阵列基板110与对向基板120之间。在本实施例中,显示介质130例如为液晶(Liquid Crystal),但本发明不限于此,在其它实施例中,显示介质130亦可为有机发光层、电泳液或其它适当的材料。图2为图1的像素阵列基板的上视示意图。特别是,图1是对应图2的线段A-A’。请参照图1及图2,本实施例的像素阵列基板110包括第一基底112、配置于第一基底112上的多个像素结构114、第一共享电极116以及第二共享电极118。第一基底112具有显示区112a以及显示区112a外的周边区112b。像素结构114是配置于显示区112a中。第一基底112主要是用来承载其上的组件,第一基底112的材质可为玻璃、石英、有机聚合物、或是其它可适用的材料。如图2所示,每一像素结构114包括主动组件T以及与主动组件T电性连接的像素电极PE。详言之,本实施例的主动组件T具有源极S、漏极D、栅极G以及信道层CH。像素电极PE可透过接触窗H与主动组件T的漏极D电性连接。本实施例的像素阵列基板110还包括多条数据线DL以及多条扫描线SL。数据线DL配置于第一基底112上且与主动组件T的源极S电性连接。扫描线SL配置于第一基底112上且与主动组件T的栅极G电性连接。扫描线SL与数据线DL交错配置。本实施例的像素电极PE例如是透明导电层,像素电极PE的材质包括金属氧化物,例如是铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟锗锌氧化物、或其它合适的氧化物、或者是上述至少二者的堆栈层。请继续参照图1及图2,第一共享电极116与像素电极PE部分重迭。详言之,在本实施例中,第一共享电极116具有彼此平行的多个第一连接部116a(图2绘示一个第一连接部为代表)以及彼此平行且与第一连接部116a连接的多个第一分支部116b。第一连接部116a的延伸方向与扫描线SL的延伸方向实质上平行。第一分支部116b的延伸方向与数据线DL的延伸方向实质上平行。第一分支部116b覆盖像素电极PE的第一边缘El,其中第一边缘El与数据线DL实质上平行。在本实施例中,第一共享电极116与扫描线SL可属于同一膜层。本实施例的第一共享电极116亦可与主动组件T的栅极G属于同一膜层。换言之,第一共享电极116、扫描线SL及栅极G的材质可相同。第一共享电极116、扫描线SL及栅极G的材质包括金属材料、合金、金属材料的氮化物、或是其它适当的材料。如图1及图2所示,第二共享电极118与像素电极PE以及第一共享电极116部分重迭。详言之,在本实施例中,第二共享电极118具有彼此平行的多个第二连接部118a(图2绘示一个第二连接部为代表)以及彼此平行且与第二连接部118a连接的多个第二分支部118b。第二连接部118a的延伸方向与扫描线SL的延伸方向实质上平行。第二连接部118a与第一连接部116a重迭。更进一步地说,在显示区112a中第二连接部118a可与第一连接部116a重合。第二分支部118b的延伸方向与数据线DL的延伸方向实质上平行。第二分支部118b覆盖像素电极PE的第一边缘El。第二分支部118b与第一分支部116b部分重迭。在本实施例中,第一分支部116b与像素电极PE重迭的面积大于第二分支部118b与像素电极PE重迭的面积。另外,本实施例的数据线DL所属膜层可配置于第一共享电极116所属膜层与第二共享电极118所属膜层之间。第二共享电极118的材质兼具导电与金属屏蔽的功能。举例而言,第二共享电极118的材质包括金属材料、合金、金属材料的氮化物、或是其它适当的材料。此外,第二共享电极118的材质还包括透明导电材料,例如铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟锗锌氧化物、或其它合适的氧化物、或者是上述至少二者的堆栈层。图3为对应图2的线段B-B’绘示的剖面图。请参照图2及图3,第二共享电极118与第一共享电极116电性连接。具体而言,本实施例的像素阵列基板110还包括第一导电图案113以及第二导电图案115。第一导电图案113与扫描线SL属于同一膜层且配置于周边区112b。第二导电图案115与像素电极PE属于同一膜层且配置于周边区112b。第一共享电极116与第二共享电极118透过第一导电图案113及第二导电图案115电性连接。详言之,如图3所示,本实施例的像素阵列基板110还包括第一介电层117a、第二介电层117b以及第三介电层117c。第一介电层117a配置于扫描线SL所属膜层(即第一共享电极116所属膜层)与数据线DL(即第一导电图案113所属膜层)所属膜层之间。第二介电层117b配置于数据线DL所属膜层与第二共享电118极所属膜层之间。第三介电层117c配置于像素电极PE所属膜层与第二共享电极118所属膜层之间。第一介电层117a、第二介电层117b以及第三介电层117c具有透光性及高介电常数。第一介电层117a、第二介电层117b以及第三介电层117c的材质包括为无机材料(例如:氧化硅、氮化硅、氮氧化硅、或上述至少二种材料的堆栈层)、有机材料或上述的组合。在本实施例中,如图2及图3所示,第一介电层117a具有配置于周边区112b且曝露出第一共享电极116的第一开口 Hl。更进一步地说,第一开口 Hl是曝露出第一共享电极116的第一连接部116a。第一导电图案113填入第一开口 Hl而与第一共享电极116接触。第二介电层117b具有配置于周边区112b且曝露出第一导电图案113的第二开口 H2。第三介电层117c具有曝露出第二开口 H2与第一导电图113的第三开口 H3以及曝露出第二共享电极图案118的第四开口 H4。更进一步地说,第四开口 H4是曝露出第二共享电极118的第二连接部118a。第二导电图案115案的一端填入第三开口 H3、第二开口 H2而与第一导电图案113接触。第一导电图案113与第一共享电极116接触。又,第二导电图案115的另一端填入第四开口 H4而与第二共享电极118接触。因此,本实施例的第二共享电极118可在周边区112b中与第一共享电极116电性连接。请参照图1,本实施例的对向基板120包括第二基底122、配置于第二基底122上的遮光图案124以及配置于第二基底122和遮光图案124上的对向电极126。第二基底122主要是用来承载其上的组件,第二基底122的材质可为玻璃、石英、有机聚合物、或是其它可适用的材料。如图1及图2所示,本实施例的遮光图案124覆盖像素电极PE的第一边缘E1。遮光图案124覆盖对向电极126的与第一边缘El对应的第二边缘E2。遮光图案124全面性覆盖第一分支部116b、第二分支部118b以及数据线DL。本实施例的遮光图案124具有阻挡光线通过的功能
遮光图案124的材质包括黑色树脂、金属或其它遮光材料。对向电极126与第一共享电极116及第二共享电极118电性连接。详言之,在本实施例中,对向电极126可透过配置于像素阵列基板110与对向基板120之间的导电粒子(未绘示)与第一共享电极116及第二共享电极118电性连接。本实施例的对向电极126例如是透明导电层,其包括金属氧化物,例如是铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟锗锌氧化物、或其它合适的氧化物、或者是上述至少二者的堆栈层。值得注意的是,如图1所示,第一共享电极116与像素电极PE之间存在第一距离Dl0第一距离Dl为第一共享电极116与像素电极PE的最短距离。第二共享电极118与像素电极PE之间存在第二距离D2。第二距离D2为第二共享电极118与像素电极PE的最短距离。第一距离Dl大于第二距离D2。因为第一共享电极116与像素电极PE部分重迭,第一共享电极116与像素电极PE可形成第一储存电容。因第二共享电极118与像素电极PE部分重迭,第二共享电极116与像素电极PE可形成第二储存电容。又第一共享电极116与第二共享电极118电性连接,因此整个显示面板100的储存电容为第一储存电容与第二储存电容的和。透过适当地设计第一距离Dl、第二距离D2以及第一共享电极116、第二共享电极118与像素电极PE重迭的面积,可使整个显示面板100的储存电容值最佳化。透过第一共享电极116可阻挡背光源所发出的光线,而无需增加遮光图案124的面积,进而使显示面板100在最佳化储存电容值的同时仍可维持高透光率。综上所述,在本发明一实施例的像素阵列基板及显示面板中,透过与像素电极距离不同的第一共享电极、第二共享电极设计,本发明一实施例的显示面板可在维持高透光率下改善因储存电容值未最佳化而造成的串音或闪烁的问题。虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视前述的申请专利范围所界定者为准。
权利要求
1.一种像素阵列基板,包括: 一第一基底; 多个像素结构,配置于该第一基底上,每一该像素结构包括一主动组件以及与该主动组件电性连接的一像素电极,其中该主动组件具有一源极、一漏极、一栅极以及一信道层; 一第一共享电极,与该些像素电极部分重迭,该第一共享电极与该些像素电极之间存在一第一距离;以及 一第二共享电极,与该第一共享电极电性连接且与该些像素电极以及该第一共享电极部分重迭,该第二共享电极与该些像素电极之间存在一第二距离,其中该第一距离大于该第二距离; 多条数据线,配置于该第一基底上且与该些主动组件的该些源极电性连接;以及 多条扫描线,配置于该第一基底上且与该些主动组件的该些栅极电性连接,该些扫描线与该些数据线交错配置。
2.如权利要求1所述的像素阵列基板,其特征在于,该第一共享电极与该些扫描线属于同一膜层。
3.如权利要求1所述的像素阵列基板,其特征在于,该些数据线所属膜层配置于该第一共享电极所属膜层与该第二共享电极所属膜层之间。
4.如权利要求1所述的像素阵列基板,其特征在于,该第一共享电极具有彼此平行的多个第一连接部以及彼此平行且与该些第一连接部连接的多个第一分支部,该第二共享电极具有彼此平行的多个第二连接部以及彼此平行且与该些第二连接部连接的多个第二分支部。
5.如权利要求4所述的像素阵列基板,其特征在于,该些第一连接部以及该些第二连接部的延伸方向与该些扫描线的延伸方向实质上平行,该些第一连接部与该些第二连接部重迭,该些第一分支部以及该些第二分支部的延伸方向与该些数据线的延伸方向实质上平行,该些第一分支部以及该些第二分支部覆盖该些像素电极的多个第一边缘,该些第一边缘与该些数据线实质上平行。
6.如权利要求5所述的像素阵列基板,其特征在于,该些第一分支部与该些像素电极重迭的面积大于该些第二分支部与该些像素电极重迭的面积。
7.如权利要求1所述的像素阵列基板,其中该第一基底具有一显示区以及该显示区外的一周边区,该些像素结构配置于该显示区,该像素阵列基板更包括一第一导电图案以及一第二导电图案,该第一导电图案与该些扫描线属于同一膜层且配置于该周边区,该第二导电图案与该些像素电极属于同一膜层且配置于该周边区,该第一共享电极与该第二共享电极透过该第一导电图案以及该第二导电图案电性连接。
8.如权利要求7所述的像素阵列基板,其特征在于,还包括: 一第一介电层,配置于该些扫描线所属膜层与该些数据线所属膜层之间,该第一介电层具有配置于该周边区且曝露出该第一共享电极的一第一开口,该第一导电图案填入该第一开口而与该第一共享电极接触; 一第二介电层,配置于该些数据线所属膜层与该第二共享电极所属膜层之间,该第二介电层具有配置于该周边区且曝露出该第一导电图案的一第二开口 ;以及 一第三介电层,配置于该些像素电极所属膜层与该第二共享电极所属膜层之间,该第三介电层具有曝露出该第二开口与该第一导电图的一第三开口以及曝露出该第二共享电极图案的第四开口,该第二导电图案填入该第二开口及该第三开口而与该第一导电图案接触,且该第二导电图案填入该第四开口与该第二共享电极接触。
9.一种显示面板,其特征在于,包括: 一像素阵列基板,包括: 一第一基底; 多个像素结构,配置于该第一基底上,每一该像素结构包括一主动组件以及与该主动组件电性连接的一像素电极; 一第一共享电极,与该些像素电极部分重迭,该第一共享电极与该些像素电极之间存在一第一距离;以及 一第二共享电极,与该第一共享电极电性连接且与该些像素电极以及该第一共享电极部分重迭,该第二共享电极与该些像素电极之间存在一第二距离,其中该第一距离大于该第二距离; 多条数据线,配置于该第一基底上且与该些主动组件的多个源极电性连接;以及 多条扫描线,配置于该第一基底上且与该些主动组件的多个栅极电性连接,该些扫描线与该些数据线交错配置; 一对向基板,相对于该像素阵列基板配置;以及 一显示介质,配置于该像素阵列基板与该对向基板之间。
10.如权利要求9所述的显示面板,其特征在于,该该第一共享电极与该些扫描线属于同一膜层。
11.如权利要求9所述的显示面板,其特征在于,该些数据线所属膜层配置于该第一共享电极所属膜层与该第二共享电极所属膜层之间。
12.如权利要求9所述的显示面板,其特征在于,该第一共享电极具有彼此平行的多个第一连接部以及彼此平行且与该些第一连接部连接的多个第一分支部,该第二共享电极具有彼此平行的多个第二连接部以及彼此平行且与该些第二连接部连接的多个第二分支部。
13.如权利要求12所述的显示面板,其特征在于,该些第一连接部以及该些第二连接部的延伸方向与该些扫描线的延伸方向实质上平行,该些第一连接部与该些第二连接部重迭,该些第一分支部以及该些第二分支部的延伸方向与该些数据线的延伸方向实质上平行,该些第一分支部以及该些第二分支部覆盖该些像素电极的多个第一边缘,该些第一边缘与该些数据线实质上平行。
14.如权利要求13所述的显示面板,其特征在于,该对向基板包括: 一第二基底; 一遮光图案,配置于该第二基底上;以及 一对向电极,配置于该遮光图案与该第二基底上,其中该遮光图案覆盖该些像素电极的该些第一边缘,且该遮光图案全面性覆盖该些第一分支部、该些第二分支部以及该些数据线,该对向电极与该第一共享电极、该第二共享电极电性连接。
15.如权利要求13所述的显示面板,其特征在于,该些第一分支部与该些像素电极重迭的面积大于该些第二分支部与该些像素电极重迭的面积。
16.如权利要求9所述的显示面板,其特征在于,该第一基底具有一显示区以及该显示区外的一周边区,该些像素结构配置于该显示区,该像素阵列基板还包括一第一导电图案以及一第二导电图案,该第一导电图案与该些扫描线属于同一膜层且配置于该周边区,该第二导电图案与该些像素电极属于同一膜层且配置于该周边区,该第一共享电极与该第二共享电极透过该第一导电图案以及该第二导电图案电性连接。
17.如权利要求16所述的显示面板,其特征在于,该像素阵列基板,还包括: 一第一介电层,配置于该些扫描线所属膜层与该些数据线所属膜层之间,该第一介电层具有配置于该周边区且曝露出该第一共享电极的一第一开口,该第一导电图案填入该第一开口而与该第一共享电极接触; 一第二介电层,配置于该些数据线所属膜层与该第二共享电极所属膜层之间,该第二介电层具有配置于该周边区且曝露出该第一导电图案的一第二开口 ;以及 一第三介电层,配置于该些像素电极所属膜层与该第二共享电极所属膜层之间,该第三介电层具有曝露出该第二开口与该第一导电图的一第三开口以及曝露出该第二共享电极图案的第四开口,该第二导电图案填入该第二开口以及该第三开口而与该第一导电图案接触,且该第二导电图案填 入该第四开口与该第二共享电极接触。
全文摘要
一种像素阵列基板,包括第一基底、多个像素结构、第一共享电极以及第二共享电极。像素结构配置于第一基底上。每一像素结构包括主动组件以及与主动组件电性连接的像素电极。第一共享电极与像素电极部分重迭。第一共享电极与像素电极之间存在第一距离。第二共享电极与第一共享电极电性连接。第二共享电极与像素电极以及第一共享电极部分重迭。第二共享电极与像素电极之间存在第二距离。第一距离大于第二距离。此外,一种包括上述像素阵列基板的显示面板亦被提出。
文档编号G02F1/1362GK103116235SQ20131007624
公开日2013年5月22日 申请日期2013年3月11日 优先权日2013年3月11日
发明者林圣佳, 郭智宇 申请人:华映视讯(吴江)有限公司, 中华映管股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1