显示面板的像素结构的制作方法

文档序号:2715859阅读:130来源:国知局
显示面板的像素结构的制作方法【专利摘要】一种显示面板的像素结构,包括一第一基板、一第二基板、一液晶层、一第一像素电极、一绝缘层、一第二像素电极以及一共通电极。第一基板具有多个配向区,且第二基板与第一基板面对设置。第一像素电极为一图案化电极,其包括多条分支电极,位于配向区内。绝缘层设置于第一像素电极与液晶层之间。第二像素电极为一图案化电极,设置于各配向区的至少一边界。共通电极设置于第二基板上。本发明的显示面板的像素结构可以有效消除液晶分子的不规则排列现象,避免暗纹产生并提高穿透率。【专利说明】显示面板的像素结构【
技术领域
】[0001]本发明关于一种显示面板的像素结构,尤指一种具有高穿透率的显示面板的像素结构。【
背景技术
】[0002]液晶显示面板由于具有轻薄短小与节能等优点,已被广泛地应用在各式电子产品,如智能手机(smartphone)、笔记本电脑(notebookcomputer)、平板电脑(tabletPC)与电视(TV)等。一般而言,液晶显不面板主要包括一第一基板例如阵列基板、一第二基板例如对向基板以及一液晶层设置于第一基板与第二基板之间。此外,第一基板上设置了像素电极,第二基板上设置了共通电极,且液晶分子可藉由像素电极与共通电极的电压差所形成的电场加以驱动,以发挥显示功能。随着大尺寸液晶显示面板的快速发展,液晶显示面板必须具备广视角特性,方能满足使用上的需求,而为了达到广视角显示功能,每个像素内会形成多个配向区,且像素电极包括多个沿不同方向延伸的分支电极,藉此在不同配向区内的液晶分子在被驱动时会朝向不同的方向倾倒。然而,由于在实际显示时,特别是在显示高灰阶画面时,位于分支电极的边缘的电场会因为边缘电场效应过大而产生扭曲,使得液晶分子产生不规则的倾倒,因而形成显示画面会产生暗纹并降低液晶效率,进而使得穿透率降低而严重影响显示品质。【
发明内容】[0003]本发明的目的之一在于提供一种显示面板的像素结构,以避免暗纹并提升穿透率。[0004]本发明的一实施例提供一种显不面板的像素结构,包括一第一基板、一第二基板、一液晶层、一第一像素电极、一绝缘层、一第二像素电极以及一共通电极。第一基板具有多个配向区,且所述多个配向区包括一第一配向区、一第二配向区、一第三配向区以及一第四配向区。第二基板与第一基板面对设置。液晶层包括多个液晶分子,其中液晶分子设置于第一基板与第二基板之间,且位于第一配向区、第二配向区、第三配向区以及第四配向区的液晶分子具有不同的配向方向。第一像素电极设置于第一基板上,其中第一像素电极为一图案化电极,其包括多条第一分支电极设置于第一配向区内、多条第二分支电极设置于第二配向区内、多条第三分支电极设置于第三配向区内,以及多条第四分支电极设置于第四配向区内。至少一部分的第一分支实质上沿一第一方向排列,至少一部分的第二分支实质上沿一第二方向排列,至少一部分的第三分支实质上沿一第三方向排列,且至少一部分的第四分支实质上沿一第四方向排列,其中第一方向、第二方向、第三方向与第四方向彼此不同。第一分支电极、第二分支电极、第三分支电极以及第四分支电极电性相接。绝缘层设置于第一基板上并覆盖第一像素电极。第二像素电极设置于绝缘层上,其中第二像素电极为一图案化电极,设置于各配向区的至少一边界。共通电极设置于第二基板上。[0005]本发明的另一实施例提供一种显不面板的像素结构,包括一第一基板、一第二基板、一液晶层、一第一像素电极、一图案化绝缘层以及一共通电极。第一基板具有多个配向区,且配向区包括一第一配向区、一第二配向区、一第三配向区以及一第四配向区。第二基板与第一基板面对设置。液晶层包括多个液晶分子,其中液晶分子设置于第一基板与第二基板之间,且位于第一配向区、第二配向区、第三配向区以及第四配向区的液晶分子具有不同的配向方向。第一像素电极设置于第一基板上,其中第一像素电极实质上为一整面电极,设置于第一配向区、第二配向区、第三配向区与第四配向区内。图案化绝缘层设置于第一基板上并覆盖第一像素电极。图案化绝缘层包括多条第一绝缘分支图案设置于第一配向区内、多条第二绝缘分支图案设置于第二配向区内、多条第三绝缘分支图案设置于第三配向区内,以及多条第四绝缘分支图案设置于第四配向区内。至少一部分的第一绝缘分支图案实质上朝向一第一方向延伸,至少一部分的第二绝缘分支图案实质上朝向一第二方向延伸,至少一部分的第三绝缘分支图案实质上朝向一第三方向延伸,且至少一部分的第四绝缘分支图案实质上朝向一第四方向延伸,其中第一方向、第二方向、第三方向与第四方向彼此不同。共通电极设置于第二基板上。【专利附图】【附图说明】[0006]图1绘示了本发明的第一实施例的显示面板的像素结构的第一像素电极的上视示意图。[0007]图2绘示了本发明的第一实施例的显示面板的像素结构的绝缘层的上视示意图。[0008]图3绘示了本发明的第一实施例的显示面板的像素结构的第二像素电极的上视示意图。[0009]图4绘示了本发明的第一实施例的显示面板的像素结构在未受到电场驱动时的上视示意图。[0010]图5为沿图4的A-A’剖线所绘示的显示面板的像素结构的剖面示意图。[0011]图6绘示了本发明的第一实施例的显示面板的像素结构在受到电场驱动时的上视不意图。[0012]图7为沿图6的A-A’剖线所绘示的显示面板的像素结构的剖面示意图。[0013]图8绘示了本实施例的显示面板的像素结构与对照实施例的显示面板的像素结构的穿透率分布图。[0014]图9绘示了本实施例的显示面板的像素结构与对照实施例的显示面板的像素结构的穿透率与驱动电压的关系图。[0015]图10绘示了本发明的第二实施例的显示面板的像素结构的第一像素电极的上视示意图。[0016]图11绘示了本发明的第二实施例的显示面板的像素结构的上视示意图。[0017]图12为沿图11的B-B’剖线所绘示的显示面板的像素结构的剖面示意图。[0018]图13绘示了本发明的第三实施例的显示面板的像素结构的第一像素电极的上视示意图。[0019]图14绘示了本发明的第三实施例的显示面板的像素结构的上视示意图。[0020]图15为沿图14的C-C’剖线所绘示的显示面板的像素结构的剖面示意图。[0021]图16绘示了本发明的第四实施例的显示面板的像素结构的第一像素电极的上视示意图。[0022]图17绘示了本发明的第四实施例的显示面板的像素结构的上视示意图,图18为沿图17的D-D’剖线所绘示的显示面板的像素结构的剖面示意图。[0023]图19绘示了本发明的第五实施例的显示面板的像素结构的第一像素电极的上视示意图。[0024]图20绘示了本发明的第五实施例的显示面板的像素结构的上视示意图。[0025]图21为沿图20的F-F’剖线所绘示的显示面板的像素结构的剖面示意图。[0026]图22绘示了本发明的第五实施例的一变化实施例的显示面板的像素结构的上视示意图。[0027]图23绘示了本发明的第六实施例的显示面板的像素结构的第一像素电极的上视示意图。[0028]图24绘示了本发明的第六实施例的显示面板的像素结构的上视示意图。[0029]图25绘示了本发明的第七实施例的显示面板的像素结构的第一像素电极的上视示意图。[0030]图26绘示了本发明的第七实施例的显示面板的像素结构的图案化绝缘层的上视示意图。[0031]图27绘示了本发明的第七实施例的显示面板的像素结构的第二像素电极的上视示意图。[0032]图28绘示了本发明的第七实施例的显示面板的像素结构的上视示意图。[0033]图29为沿图28的E_E’剖线所绘示的显示面板的像素结构的剖面示意图。[0034]图30绘示了本发明的第八实施例的显示面板的像素结构的上视示意图。[0035]图31为沿图30的G-G’剖线所绘示的显示面板的像素结构的剖面示意图。[0036][主要元件附图标记说明][0037]I显示面板的像素结构[0038]10第一基板[0039]20第二基板[0040]30液晶层[0041]12第一像素电极[0042]14绝缘层[0043]16第二像素电极[0044]22共通电极[0045]101第一配向区[0046]102第二配向区[0047]103第三配向区[0048]104第四配向区[0049]LC液晶分子[0050]12M主体部[0051]121第一分支电极[0052]122第二分支电极[0053]123第三分支电极[0054]124第四分支电极[0055]12S狭缝[0056]18第一配向膜[0057]24第二配向膜[0058]12IA第一端[0059]122A第一端[0060]123A第一端[0061]124A第一端[0062]Z垂直投影方向[0063]Dl第一方向[0064]D2第二方向[0065]D3第三方向[0066]D4第四方向[0067]12P外框部[0068]12IB第二端[0069]122B第二端[0070]123B第二端[0071]124B第二端[0072]2显示面板的像素结构[0073]3显示面板的像素结构[0074]SI第一侧边[0075]S2第二侧边[0076]S3第三侧边[0077]S4第四侧边[0078]4显示面板的像素结构[0079]12X开口[0080]5显示面板的像素结构[0081]5’显示面板的像素结构[0082]15图案化绝缘层[0083]151第一绝缘分支图案[0084]152第二绝缘分支图案[0085]153第三绝缘分支图案[0086]154第四绝缘分支图案[0087]15S狭缝[0088]15M绝缘主体部[0089]Zl第一侧边[0090]Z2第二侧边[0091]Z3第三侧边[0092]TA第四侧边[0093]15IA—端[0094]152Α一端[0095]153Α一端[0096]154Α一端[0097]6显示面板的像素结构[0098]7显示面板的像素结构[0099]8显示面板的像素结构【具体实施方式】[0100]为使熟悉本发明所属【
技术领域
】的一般技艺者能更进一步了解本发明,下文特列举本发明的较佳实施例,并配合所附图式,详细说明本发明的构成内容及所欲达成的功效。[0101]请参考图1至图5。图1绘示了本发明的第一实施例的显示面板的像素结构的第一像素电极的上视示意图,图2绘示了本发明的第一实施例的显示面板的像素结构的绝缘层的上视示意图,图3绘示了本发明的第一实施例的显示面板的像素结构的第二像素电极的上视示意图,图4绘示了本发明的第一实施例的显示面板的像素结构在未受到电场驱动时的上视示意图,而图5为沿图4的Α-Α’剖线所绘示的显示面板的像素结构的剖面示意图,其中为了突显本发明的显示面板的像素结构的特征,图4仅绘示出第一基板及其上膜层,而未绘示出第二基板及其上膜层以及液晶层等元件。如图4至图5所示,本实施例的显示面板的像素结构I包括第一基板10、第二基板20、液晶层30、第一像素电极12、绝缘层14、第二像素电极16以及共通电极22。第一基板10具有多个配向区。举例而言,本实施例的配向区包括第一配向区101、第二配向区102、第三配向区103以及第四配向区104,但不以此为限。例如,配向区的数目可加以变更。另外,本实施例的第一配向区101、第二配向区102、第三配向区103以及第四配向区104的面积与形状实质上相同,但不以此为限。例如,配向区可具有不同面积及/或不同的形状。第二基板20与第一基板10面对设置。第一基板10与第二基板20可分别为透明基板例如玻璃基板、石英基板、塑胶基板或其它适合的硬质基板或可挠式基板。在本实施例中,第一基板10为一阵列基板(或称为薄膜电晶体基板),第一基板10上可设置开关元件例如薄膜电晶体元件、导线例如闸极线、资料线与共通线,彩色滤光片、储存电容元件或其它必要元件,且上述元件的位置与功能等为本【
技术领域
】所知悉,在此不再赘述。另外,第二基板20为对向基板,第二基板20上可设置遮光图案例如黑色矩阵、彩色滤光片或其它必要元件,且上述元件的位置与功能等为本【
技术领域
】所知悉,在此不再赘述。液晶层30包括多个液晶分子LC,其中液晶分子LC设置于第一基板10与第二基板20之间,且位于第一配向区101、第二配向区102、第三配向区103以及第四配向区104的液晶分子LC具有不同的配向方向。本实施例的液晶分子LC可为垂直配向型(VA)液晶分子,且可为负型液晶分子,但不以此为限。如图1、图4与图5所示,第一像素电极12设置于第一基板10上。本实施例的第一像素电极12为透明电极,其材料为透明导电材料例如氧化铟锡(ITO)、氧化铟锌(IZO)或其它透明导电材料,但不以此为限。在其它变化实施例中,第一像素电极12亦可为不透明电极,其材料可为不透明导电材料例如金属。此外,第一像素电极12可为单层结构或复合层堆迭结构。第一像素电极12为一图案化电极,其包括多条分支电极,分支电极包括多条第一分支电极121设置于第一配向区101内、多条第二分支电极122设置于第二配向区102内、多条第三分支电极123设置于第三配向区103内,以及多条第四分支电极124设置于第四配向区104内,其中第一分支电极121、第二分支电极122、第三分支电极123以及第四分支电极124电性相接。另外,至少一部分的第一分支121实质上沿一第一方向Dl排列,至少一部分的第二分支122实质上沿一第二方向D2排列,至少一部分的第三分支123实质上沿一第三方向D3排列,且至少一部分的第四分支124实质上沿一第四方向D4排列,其中第一方向Dl、第二方向D2、第三方向D3与第四方向D4彼此不同。此外,任两相邻的分支电极之间均具有一狭缝(slit)12S。绝缘层14设置于第一基板10上并覆盖第一像素电极12。如图2与图4所示,本实施例的绝缘层14为一整面绝缘层,也就是说,绝缘层14大致上完整涵盖第一配向区101、第二配向区102、第三配向区103以及第四配向区104并完整覆盖第一像素电极12,但不以此为限。如图3至图5所示,第二像素电极16设置于绝缘层14上,其中第二像素电极16也是一图案化电极,其设置于各配向区的至少一边界。精确地说,本实施例的第二像素电极16位于任两相邻的配向区的共同边界,也就是说,第二像素电极16位于第一配向区101与第二配向区102之间、第二配向区102与第三配向区103之间、第三配向区103与第四配向区104之间,以及第四配向区104与第一配向区101之间。本实施例的第二像素电极16为透明电极,其材料为透明导电材料例如氧化铟锡(ITO)、氧化铟锌(IZO)或其它透明导电材料,但不以此为限。在其它变化实施例中,第二像素电极16亦可为不透明电极,其材料可为不透明导电材料例如金属。第二像素电极16可为单层结构或复合层堆迭结构。共通电极22设置于第二基板20上。本实施例的共通电极22为透明电极,其材料为透明导电材料例如氧化铟锡(ΙΤ0)、氧化铟锌(IZO)或其它透明导电材料,但不以此为限。此外,本实施例的共通电极22为一整面电极,也就是说,共通电极22大致上完整涵盖第一配向区101、第二配向区102、第三配向区103以及第四配向区104,且不具有狭缝或开口等,但不以此为限。如图5所示,本实施例的显示面板的像素结构I另包括一第一配向膜18与一第二配向膜24。第一配向膜18设置于第一基板10上并覆盖绝缘层14与第二像素电极16,且第二配向膜24设置于第二基板20上并覆盖共通电极22。也就是说,第一配向膜18与第二配向膜24分别位于液晶层30的两相对侧,用以对液晶分子LC进行配向。在本实施例中,第一配向膜18与第二配向膜24可利用高分子聚合配向(polymerstabilizedalignment,PSA)技术形成,但不以此为限。举例而言,第一配向膜18具有一第一聚合高分子辅助配向层,且第二配向膜24具有一第二聚合高分子辅助配向层,但不以此为限。[0102]在本实施例中,第一像素电极12另包括主体部12M。第一像素电极12的主体部12M位于任两相邻的配向区的共同边界,也就是说,主体部12M位于第一配向区101与第二配向区102之间、第二配向区102与第三配向区103之间、第三配向区103与第四配向区104之间,以及第四配向区104与第一配向区101之间。此外,第一像素电极12的主体部12M分别与各第一分支电极121的第一端121A、各第二分支电极122的第一端122A、各第三分支电极123的第一端123A以及各第四分支电极124的第一端124A连接。在一垂直投影方向Z上,第一像素电极12的主体部12M与第二像素电极16实质上彼此重迭。举例而言,第一像素电极12的主体部12M与第二像素电极16实质上分别包含十字形电极,且第一像素电极12的主体部12M的宽度大于第二像素电极16的宽度,但不以此为限。由垂直投影方向Z观看,第一像素电极12的主体部12M将第一基板10区分成四个象限,而第一配向区101、第二配向区102、第三配向区103以及第四配向区104分别位于第一象限、第二象限、第三象限与第四象限。在本实施例中,第一分支电极121实质上沿第一方向Dl延伸排列,第二分支电极122实质上沿第二方向D2延伸排列,第三分支电极123实质上沿第三方向D3延伸排列,以及第四分支电极124实质上沿第四方向D4延伸排列。此外,第一方向Dl与第二方向D2实质上彼此垂直,第二方向D2与第三方向D3实质上彼此垂直,第三方向D3与第四方向D4实质上彼此垂直,以及第四方向D4与第一方向Dl实质上彼此垂直。举例而言,若将图1的向右水平方向的方位角定义为O度,且逆时针方向定义为正向,则第一方向Dl实质上为45度,第二方向D2实质上为135度,第三方向D3实质上为225度,且第四方向D4实质上为315度,但不以此为限。在一变化实施例中,第一方向D1、第二方向D2、第三方向D3与第四方向D4可彼此不垂直。举例而言,第一方向Dl与第四方向D4的夹角可为80度,且第二方向D2与第三方向D3的夹角可为80度。此外,第一像素电极12另可包括一外框部12P。外框部12P环绕包围第一配向区101、第二配向区102、第三配向区103以及第四配向区104并连接第一分支电极121、第二分支电极122、第三分支电极123以及第四分支电极124,举例而言,外框部12P分别与各第一分支电极121的第二端121B、各第二分支电极122的第二端122B、各第三分支电极123的第二端123B以及各第四分支电极的第二端124B连接。[0103]本实施例的显示面板的像素结构的驱动方式如下所述。如图4与图5所示,当液晶分子LC在未受到电场驱动时,位于第一配向区101、第二配向区102、第三配向区103以及第四配向区104的液晶分子LC实质上会垂直站立,且分别朝向第一方向D1、第二方向D2、第三方向D3与第四方向D4预倾(pretilt)。请再参考图6与图7。图6绘示了本发明的第一实施例的显示面板的像素结构在受到电场驱动时的上视示意图,而图7为沿图6的A-A’剖线所绘示的显示面板的像素结构的剖面示意图。如图6与图7所示,在本实施例中,第一像素电极12与开关元件(图未示)的漏极电性连接,藉此可具有一第一驱动电压(例如像素电压),而共通电极22与共通线(图未示)电性连接,藉此可具有共通电压。另外,第二像素电极16则可与第一像素电极12电性连接,并同样具有第一驱动电压(例如像素电压)。当液晶分子LC在受到第一像素电极12与共通电极22之间的电场以及第二像素电极16与共通电极22之间的电场驱动时,位于第一配向区101、第二配向区102、第三配向区103以及第四配向区104的液晶分子LC会倾倒而具有不同的配向方向。举例而言,位于第一配向区101、第二配向区102、第三配向区103以及第四配向区104的液晶分子LC实质上会分别朝向第一方向D1、第二方向D2、第三方向D3与第四方向D4倾倒。由于第一像素电极12的主干部12M的边缘以及分支电极的边缘会因为边缘电场效应过大而产生电场扭曲,因此设置于第一像素电极12与液晶层30之间的绝缘层14具有隔离功能,可以减弱边缘电场对液晶分子LC的影响,进而使得对应于主干部12M的边缘以及分支电极的边缘的液晶分子LC仅感受到些微的电场扭曲,使液晶分子LC在高电压操作时,不会受到过强的电场扭曲影响而偏离配向区的方向,进而提高穿透率。另外,第二像素电极16可以提供规律的等电位面变化,其可以取代第一像素电极12的主干部12M的边缘电场,发挥驱动液晶分子LC的作用,可有效缩减配向区的共同边界(交界处)的黑线宽度,进而提高穿透率。藉由上述驱动方式,可以有效消除液晶分子LC的不规则排列现象,并避免暗纹产生。值得说明的是,在其它变化实施例中,第二像素电极16亦可不与第一像素电极12电性连接,而具有不同或相同于第一像素电极12的第一驱动电压(例如像素电压)。举例而言,第二像素电极16可具有一第二驱动电压,且第二像素电极16的第二驱动电压较佳大于第一像素电极12的第一驱动电压,但不以此为限。另外,第二驱动电压可由一固定电压源提供,也就是各像素结构的第二像素电极16具有相同的第二驱动电压,或者各像素结构的第二像素电极16分别由一对应的开关元件控制例如薄膜电晶体元件),藉此各像素结构的第二像素电极16可具有不同的第二驱动电压。[0104]请参考图8。图8绘示了本实施例的显示面板的像素结构与对照实施例的显示面板的像素结构的穿透率分布图,其中对照实施例的显示面板的像素结构仅设置有第一像素电极而未设置绝缘层以及第二像素电极,曲线A绘示了对照实施例的显示面板的像素结构的穿透率分布,曲线B绘示了本实施例的显示面板的像素结构的穿透率分布,横轴为显示面板的像素结构的水平方向的距离(单位为微米),纵轴为穿透率(无单位)。如图8所示,曲线A显示出穿透率分布具有明显的高低交替的情形,代表了对照实施例的显示面板的像素结构具有严重的暗纹问题。曲线B显示出穿透率分布较为平滑且连续,证实了本实施例的显示面板的像素结构确实可以改善电场扭曲的问题,而有效地消除了暗纹问题。[0105]请参考图9。图9绘示了本实施例的显示面板的像素结构与对照实施例的显示面板的像素结构的穿透率与驱动电压的关系图,其中对照实施例的显示面板的像素结构仅设置有第一像素电极而未设置绝缘层以及第二像素电极,曲线C绘示了对照实施例的显示面板的像素结构的穿透率与驱动电压的关系图,曲线D绘示了本实施例的显示面板的像素结构的穿透率与驱动电压的关系图,横轴为驱动电压(单位为伏特),纵轴为穿透率。如图9所示,在驱动电压大于约6伏特(6V)的情况下,曲线D的穿透率均高于曲线C的穿透率,证实了本实施例的显示面板的像素结构确实可以改善在高灰阶操作下电场扭曲的问题,而有效提升穿透率。[0106]本发明的显示面板的像素结构并不以上述实施例为限。下文将依序介绍本发明的其它实施例的显示面板的像素结构,且为了便于比较各实施例的相异处并简化说明,在下文的各实施例中使用相同的符号标注相同的元件,且主要针对各实施例的相异处进行说明,而不再对重复部分进行赘述。[0107]请参考图10至图12。图10绘示了本发明的第二实施例的显示面板的像素结构的第一像素电极的上视示意图,图11绘示了本发明的第二实施例的显示面板的像素结构的上视示意图,图12为沿图11的B-B’剖线所绘示的显示面板的像素结构的剖面示意图。如图10至图12所示,不同于第一实施例,本实施例的显示面板的像素结构2的第一像素电极12不包括主体部,且各分支电极与另一对应的分支电极连接。精确地说,一部分的第一分支电极121的第一端121A与一部分的第二分支电极122的第一端122A连接,另一部分的第一分支电极121的第一端121A与一部分的第四分支电极124的第一端124A连接;一部分的第二分支电极122的第一端122A与一部分的第一分支电极121的第一端121A连接,另一部分的第二分支电极122的第一端122A与一部分的第三分支电极123的第一端123A连接;一部分的第三分支电极123的第一端123A与一部分的第二分支电极122的第一端122A连接,另一部分的第三分支电极123的第一端123A与一部分的第四分支电极124的第一端124A连接;一部分的第四分支电极124的第一端124A与一部分的第三分支电极123的第一端123A连接,以及另一部分的第四分支电极124的第一端124A与一部分的第一分支电极121的第一端121A连接。此外,第二像素电极16实质上包含十字形电极,且第二像素电极16与第一分支电极121的第一端121A、第二分支电极122的第一端122A、第三分支电极123的第一端123A以及第四分支电极124的第一端124A实质上在垂直投影方向Z上重迭。[0108]请参考图13至图15。图13绘示了本发明的第三实施例的显示面板的像素结构的第一像素电极的上视示意图,图14绘示了本发明的第三实施例的显示面板的像素结构的上视示意图,图15为沿图14的C-C’剖线所绘示的显示面板的像素结构的剖面示意图。如图13至图15所示,不同于前述实施例,本实施例的显示面板的像素结构3的第一像素电极12的主体部12M位于一部分的第一配向区101、一部分的第二配向区102、一部分的第三配向区103、一部分的第四配向区104内以及任两相邻的配向区的共同边界。此外,第一像素电极12的主体部12M分别与各第一分支电极121的第一端121A、各第二分支电极122的第一端122A、各第三分支电极123的第一端123A以及各第四分支电极124的第一端124A连接,且第一像素电极12的主体部12M与第二像素电极16实质上在垂直投影方向Z上重迭。举例而言,本实施例的第一像素电极12的主体部12M实质上包括一矩形电极(或可视为一菱形电极),矩形电极包括一第一侧边S1、一第二侧边S2、一第三侧边S3与一第四侧边S4,其中第一侧边SI位于第一配向区101内并实质上与第一分支电极121垂直,第二侧边S2位于第二配向区102内并实质上与第二分支电极122垂直,第三侧边S3位于第三配向区103内并实质上与第三分支电极123垂直,第四侧边S4位于第四配向区104内并实质上与第四分支电极124垂直,且第二像素电极16实质上包含十字形电极,但不以此为限。矩形电极的第一侧边S1、第二侧边S2、第三侧边S3与第四侧边S4并不限定为与对应的第一分支电极121、第二分支电极122、第三分支电极123与第四分支电极124垂直。在一变化实施例中,矩形电极的第一侧边S1、第二侧边S2、第三侧边S3与第四侧边S4与对应的第一分支电极121、第二分支电极122、第三分支电极123与第四分支电极124也可不垂直,亦即具有不为直角的夹角。[0109]请参考图16至图18。图16绘示了本发明的第四实施例的显示面板的像素结构的第一像素电极的上视示意图,图17绘示了本发明的第四实施例的显示面板的像素结构的上视示意图,图18为沿图17的D-D’剖线所绘示的显示面板的像素结构的剖面示意图。如图16至图18所示,本实施例的显示面板的像素结构4的第一像素电极12的主体部12M的形成与分支电极的连接方式与第三实施例类似,其不同之处在于本实施例的第一像素电极12的主体部12M更具有开口12X对应于任两相邻的配向区的共同边界。也就是说,开口12X位于第一配向区101与第二配向区102之间、第二配向区102与第三配向区103之间、第三配向区103与第四配向区104之间,以及第四配向区104与第一配向区101之间。此夕卜,第一像素电极12的主体部12M的开口12X与第二像素电极16实质上在垂直投影方向Z上至少部分重迭。举例而言,第一像素电极12的主体部12M的开口12X实质上包含十字形开口,且第二像素电极16实质上包含十字形电极。此外,第一像素电极12的主体部12M的开口12X的宽度可略大于第二像素电极16的宽度,但不以此为限。[0110]请参考图19至图21。图19绘示了本发明的第五实施例的显示面板的像素结构的第一像素电极的上视示意图,图20绘示了本发明的第五实施例的显示面板的像素结构的上视示意图,图21为沿图20的F-F’剖线所绘示的显示面板的像素结构的剖面示意图。如图19至图21所示,在本实施例的显示面板的像素结构5中,第一像素电极12的主体部12M位于任两相邻的配向区的一共同边界,也就是说,主体部12M位于第一配向区101与第二配向区102之间、第二配向区102与第三配向区103之间、第三配向区103与第四配向区104之间,以及第四配向区104与第一配向区101之间。此外,第一像素电极12的主体部12M与一部分的第一分支电极12的一第一端121A与一第二端121B、一部分的第二分支电极122的一第一端122A与一第二端122B、一部分的第三分支电极123的一第一端123A与一第二端123B以及一部分的第四分支电极124的一第一端124A与一第二端124B连接。再者,夕卜框部12P与另一部分的第一分支电极121的一第一端121A与一第二端121B、另一部分的第二分支电极122的一第一端122A与一第二端122B、另一部分的第三分支电极123的一第一端123A与一第二端123B以及另一部分的第四分支电极124的一第一端124A与一第二端124B连接。此外,第二像素电极16位于第一配向区101的一外侧边界(例如图中的右侧边界)、第二配向区102的一外侧边界(例如图中的左侧边界)、第三配向区103的一外侦_界(例如图中的左侧边界)、第四配向区104的一外侧边界(例如图中的右侧边界)、第一配向区101与第四配向区104的一共同边界以及第二配向区102与第三配向区103的一共通边界。举例而言,在本实施例中,第一像素电极12的主体部12M实质上包含十字形电极,且第二像素电极16实质上包含一H字形电极,但不以此为限。[0111]请参考图22。图22绘示了本发明的第五实施例的一变化实施例的显示面板的像素结构的上视示意图。如图22所示,在本变化实施例的显示面板的像素结构5’中,第一像素电极12的图案与第五实施例的第一像素电极12的图案相同。不同于第五实施例之处在于,第二像素电极16位于第一配向区101的两外侧边界(例如图中的右侧边界及上侧边界)、第二配向区102的两外侧边界(例如图中的左侧边界及上侧边界)、第三配向区103的两外侧边界(例如图中的左侧边界及下侧边界)以及第四配向区104的两外侧边界(例如图中的右侧边界及下侧边界),也就是说,第二像素电极16实质上包含一口字形电极,环绕包围第一配向区101、第二配向区102、第三配向区103以及第四配向区104。[0112]请参考图23与图24。图23绘示了本发明的第六实施例的显示面板的像素结构的第一像素电极的上视示意图,图24绘示了本发明的第六实施例的显示面板的像素结构的上视示意图。如图23与图24所示,在本实施例的显示面板的像素结构6中,第一像素电极12的图案与第一实施例的第一像素电极12的图案类似,其主体部12M、外框部12P以及分支电极的配置在此不再赘述。不同于第一实施例的处在于,本实施例的第二像素电极16位于第一配向区101的两外侧边界(例如图中的右侧边界与上侧边界)、第二配向区102的外侧边界(例如图中的左侧边界与上侧边界)、第三配向区103的外侧边界(例如图中的左侧边界与下侧边界)以及第四配向区104的外侧边界(例如图中的右侧边界与下侧边界)。精确地说,第一像素电极12的主体部12M实质上包含十字形电极,第二像素电极16实质上包含一口字形电极,环绕包围第一配向区101、第二配向区102、第三配向区103以及第四配向区104。[0113]请参考图25至图29。图25绘示了本发明的第七实施例的显示面板的像素结构的第一像素电极的上视示意图,图26绘示了本发明的第七实施例的显示面板的像素结构的图案化绝缘层的上视示意图,图27绘示了本发明的第七实施例的显示面板的像素结构的第二像素电极的上视示意图,图28绘示了本发明的第七实施例的显示面板的像素结构的上视示意图,而图29为沿图28的E-E’剖线所绘示的显示面板的像素结构的剖面示意图。如图25、图28与图29所示,不同于前述第一至第六实施例,在本实施例的显示面板的像素结构7中,第一像素电极12实质上为一整面电极,其大致上完整涵盖第一配向区101、第二配向区102、第三配向区103以及第四配向区104,且不具有狭缝或开口等。此外,本实施例的绝缘层为一图案化绝缘层15,而不是整面绝缘层,如图20、图23与图24所示。图案化绝缘层15设置于第一基板10上并部分覆盖第一像素电极12,其中图案化绝缘层15包括多条绝缘分支图案,其包括多条第一绝缘分支图案151、多条第二绝缘分支图案152、多条第三绝缘分支图案153以及多条第四绝缘分支图案154。第一绝缘分支图案151设置于第一配向区101内且至少一部分的第一绝缘分支图案151实质上朝向第一方向Dl延伸;第二绝缘分支图案152设置于第二配向区102内且至少一部分的第二绝缘分支图案152实质上朝向第二方向D2延伸;第三绝缘分支图案153设置于第三配向区103内且至少一部分的第三绝缘分支图案153实质上朝向第三方向D3延伸;以及第四绝缘分支图案154设置于第四配向区104内且至少一部分的第四绝缘分支图案154实质上朝向第四方向D4延伸,其中第一方向Dl、第二方向D2、第三方向D3与第四方向D4彼此不同。此外,任两相邻的绝缘分支图案之间具有一狭缝15S。本实施例的第二像素电极16可与前述实施例相同,例如第二像素电极16实质上包含十字形电极,但不以此为限。此外,本实施例的图案化绝缘层15更可包括绝缘主体部15M,位于一部分的第一配向区101、一部分的第二配向区102、一部分的第三配向区103、一部分的第四配向区104内以及任两相邻的配向区的共同边界。绝缘主体部15M分别与各第一绝缘分支图案151的一端151A、各第二绝缘分支图案152的一端152A、各第三绝缘分支图案153的一端153A以及各第四绝缘分支图案154的一端154A连接,其中第二像素电极16与图案化绝缘层15的绝缘主体部15M实质上在垂直投影方向Z上重迭。举例而言,图案化绝缘层15的绝缘主体部15M具有一矩形绝缘图案,矩形绝缘图案包括一第一侧边Z1、一第二侧边Z2、一第三侧边Z3与一第四侧边Z4。第一侧边Zl位于第一配向区101内并实质上与第一方向Dl垂直,第二侧边Z2位于第二配向区102内并实质上与第二方向D2垂直,第三侧边Z3位于第三配向区103内并实质上与第三方向D3垂直,第四侧边TA位于第四配向区104内并实质上与第四方向D4垂直。另外,第一配向膜18设置于第一基板10上并覆盖第二像素电极16、图案化绝缘层15与第一像素电极12,而第二配向膜24设置于第二基板20上并覆盖共通电极22。[0114]本发明的第二至第七实施例的显示面板的像素结构的驱动方式与第一实施例的显示面板的像素结构相同,在此不再赘述。[0115]请参考图30与图31。图30绘示了本发明的第八实施例的显示面板的像素结构的上视示意图,图31为沿图30的G-G’剖线所绘示的显示面板的像素结构的剖面示意图。如图30与图31所示,本实施例的显示面板的像素结构8与第七实施例的显示面板之像素结构7类似,其不同之处在于本实施例的显示面板的像素结构8未包括第二像素电极。也就是说,本实施例的显示面板的像素结构8仅利用第一像素电极12以及设置于其上的图案化绝缘层15,即可达到缩减配向区的共同边界的黑线宽度并提高穿透率的效果。在没有第二像素电极的情况下,第一配向膜18设置于第一基板10上并覆盖图案化绝缘层15与第一像素电极12,而第二配向膜24设置于第二基板20上并覆盖共通电极22。[0116]综上所述,本发明的显示面板的像素结构于第一像素电极与液晶层之间设置绝缘层,以减少第一像素电极的主干部的边缘以及分支电极的边缘因为边缘电场效应所产生的电场扭曲,并利用设置于绝缘层与液晶层之间的第二像素电极提供的等电位面变化来取代边缘电场,可以有效消除液晶分子的不规则排列现象,避免暗纹产生并提高穿透率。[0117]以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。【权利要求】1.一种显示面板的像素结构,包括:一第一基板,该第一基板具有多个配向区,且所述多个配向区包括一第一配向区、一第二配向区、一第三配向区以及一第四配向区;一第二基板,与该第一基板面对设置;一液晶层,包括多个液晶分子,其中所述多个液晶分子设置于该第一基板与该第二基板之间,且位于该第一配向区、该第二配向区、该第三配向区以及该第四配向区的所述多个液晶分子具有不同的配向方向;一第一像素电极,设置于该第一基板上,其中该第一像素电极为一图案化电极,其包括:多条第一分支电极,设置于该第一配向区内,其中至少一部分的所述多条第一分支实质上沿一第一方向排列;多条第二分支电极,设置于该第二配向区内,其中至少一部分的所述多条第二分支实质上沿一第二方向排列;多条第三分支电极,设置于该第三配向区内,其中至少一部分的所述多条第三分支实质上沿一第三方向排列;以及多条第四分支电极,设置于该第四配向区内,其中至少一部分的所述多条第四分支实质上沿一第四方向排列,该第一方向、该第二方向、该第三方向与该第四方向彼此不同,且所述多条第一分支电极、所述多条第二分支电极、所述多条第三分支电极以及所述多条第四分支电极电性相接;一绝缘层,设置于该第一基板上并覆盖该第一像素电极;一第二像素电极,设置于该绝缘层上,其中该第二像素电极为一图案化电极,设置于各该配向区的至少一边界;以及一共通电极,设置于该第二基板上。2.如权利要求1所述的显示面板的像素结构,其中该第一像素电极另包括一外框部,环绕包围该第一配向区、该第二配向区、该第三配向区以及该第四配向区,并连接所述多条第一分支电极、所述多条第二分支电极、所述多条第三分支电极以及所述多条第四分支电极。3.如权利要求2所述的显示面板的像素结构,其中该第一像素电极另包括一主体部,该第一像素电极的该主体部位于任两相邻的所述多个配向区的一共同边界,且该第一像素电极的该主体部分别与各该第一分支电极的一第一端、各该第二分支电极的一第一端、各该第三分支电极的一第一端以及各该第四分支电极的一第一端连接,且该外框部与各该第一分支电极的一第二端、各该第二分支电极的一第二端、各该第三分支电极的一第二端以及各该第四分支电极的一第二端连接。4.如权利要求3所述的显示面板的像素结构,其中该第二像素电极位于任两相邻的所述多个配向区的该共同边界,且该第一像素电极的该主体部与该第二像素电极实质上在一垂直投影方向上重迭。5.如权利要求3所述的显示面板的像素结构,其中该第二像素电极环绕包围该第一配向区、该第二配向区、该第三配向区以及该第四配向区,且该第一像素电极的该外框部与该第二像素电极实质上在一垂直投影方向上重迭。6.如权利要求1所述的显示面板的像素结构,其中一部分的所述多条第一分支电极的一第一端与一部分的所述多条第二分支电极的一第一端连接,另一部分的所述多条第一分支电极的一第一端与一部分的所述多条第四分支电极的一第一端连接,一部分的所述多条第三分支电极的一第一端连接与另一部分的所述多条第二分支电极的一第一端连接,另一部分的所述多条第三分支电极的一第一端与另一部分的所述多条第四分支电极的一第一端连接,且该第二像素电极与所述多条第一分支电极的该第一端、所述多条第二分支电极的该第一端、所述多条第三分支电极的该第一端以及所述多条第四分支电极的该第一端实质上在一垂直投影方向上重迭。7.如权利要求2所述的显示面板的像素结构,其中该第一像素电极另包括一主体部,该第一像素电极的该主体部位于一部分的该第一配向区、一部分的该第二配向区、一部分的该第三配向区、一部分的该第四配向区内以及任两相邻的所述多个配向区的一共同边界,该第一像素电极的该主体部与各该第一分支电极的一第一端、各该第二分支电极的一第一端、各该第三分支电极的一第一端以及各该第四分支电极的一第一端连接,该外框部与各该第一分支电极的一第二端、各该第二分支电极的一第二端、各该第三分支电极的一第二端以及各该第四分支电极的一第二端连接,且该第二像素电极位于任两相邻的所述多个配向区的该共同边界。8.如权利要求7所述的显示面板的像素结构,其中该第一像素电极的该主体部具有一矩形电极,该矩形电极包括一第一侧边、一第二侧边、一第三侧边与一第四侧边,该第一侧边位于该第一配向区内并实质上与所述多条第一分支电极垂直,该第二侧边位于该第二配向区内并实质上与所述多条第二分支电极垂直,该第三侧边位于该第三配向区内并实质上与所述多条第三分支电极垂直,该第四侧边位于该第四配向区内并实质上与所述多条第四分支电极垂直,且该第二像素电极包括一十字形电极。9.如权利要求8所述的显示面板的像素结构,其中该第一像素电极的该主体部具有一开口对应于任两相邻的所述多个配向区的该共同边界,且该第一像素电极的该主体部的该开口与该第二像素电极在一垂直投影方向上至少部份重迭。10.如权利要求2所述的显示面板的像素结构,其中该第一像素电极另包括一主体部,该第一像素电极的该主体部位于任两相邻的所述多个配向区的一共同边界,该第一像素电极的该主体部与一部分的所述多条第一分支电极的两端、一部分的所述多条第二分支电极的两端、一部分的所述多条第三分支电极的两端以及一部分的所述多条第四分支电极的两端连接,该外框部与另一部分的所述多条第一分支电极的两端、另一部分的所述多条第二分支电极的两端、另一部分的所述多条第三分支电极的两端以及另一部分的所述多条第四分支电极的两端连接。11.如权利要求10所述的显示面板的像素结构,其中该第二像素电极位于该第一配向区的一外侧边界、该第二配向区的一外侧边界、该第三配向区的一外侧边界、该第四配向区的一外侧边界、该第一配向区与该第四配向区的一共同边界以及该第二配向区与该第三配向区的一共通边界。12.如权利要求10所述的显示面板的像素结构,其中该第二像素电极位于该第一配向区的两外侧边界、该第二配向区的两外侧边界、该第三配向区的两外侧边界以及该第四配向区的两外侧边界,以环绕包围该第一配向区、该第二配向区、该第三配向区以及该第四配向区。13.如权利要求1所述的显示面板的像素结构,其中该第一像素电极与该第二像素电极彼此电性连接。14.如权利要求1所述的显示面板的像素结构,其中该第一像素电极与该第二像素电极彼此未连接,该第一像素电极具有一第一驱动电压,该第二像素电极具有一第二驱动电压,其中第二驱动电压大于该第一驱动电压。15.如权利要求1所述的显示面板的像素结构,另包括:一第一配向膜,设置于该第一基板上并覆盖该绝缘层与该第二像素电极,其中该第一配向膜具有一第一聚合高分子辅助配向层;以及一第二配向膜,设置于该第二基板上并覆盖该共通电极,其中该第二配向膜具有一第二聚合高分子辅助配向层。16.—种显示面板的像素结构,包括:一第一基板,该第一基板具有多个配向区,且所述多个配向区包括一第一配向区、一第二配向区、一第三配向区以及一第四配向区;一第二基板,与该第一基板面对设置;一液晶层,包括多个液晶分子,其中所述多个液晶分子设置于该第一基板与该第二基板之间,且位于该第一配向区、该第二配向区、该第三配向区以及该第四配向区的所述多个液晶分子具有不同的配向方向;一第一像素电极,设置于该第一基板上,其中该第一像素电极实质上为一整面电极,设置于该第一配向区、该第二配向区、该第三配向区与该第四配向区内;一图案化绝缘层,设置于该第一基板上并覆盖该第一像素电极,其中该图案化绝缘层包括:多条第一绝缘分支图案,设置于该第一配向区内,其中至少一部分的所述多条第一绝缘分支图案实质上朝向一第一方向延伸;多条第二绝缘分支图案,设置于该第二配向区内,其中至少一部分的所述多条第二绝缘分支图案实质上朝向一第二方向延伸;多条第三绝缘分支图案,设置于该第三配向区内,其中至少一部分的所述多条第三绝缘分支图案实质上朝向一第三方向延伸;以及多条第四绝缘分支图案,设置于该第四配向区内,其中至少一部分的所述多条第四绝缘分支图案实质上朝向一第四方向延伸,且该第一方向、该第二方向、该第三方向与该第四方向彼此不同;以及一共通电极,设置于该第二基板上。17.如权利要求16所述的显示面板的像素结构,另包括:一第一配向膜,设置于该第一基板上并覆盖该图案化绝缘层,其中该第一配向膜具有一第一聚合高分子辅助配向层;以及一第二配向膜,设置于该第二基板上并覆盖该共通电极,其中该第二配向膜具有一第二聚合高分子辅助配向层。18.如权利要求16所述的显示面板的像素结构,其中该图案化绝缘层更包括一绝缘主体部,位于一部分的该第一配向区、一部分的该第二配向区、一部分的该第三配向区、一部分的该第四配向区内以及任两相邻的所述多个配向区的一共用边界,该绝缘主体部与各该第一绝缘分支图案的一端、各该第二绝缘分支图案的一端、各该第三绝缘分支图案的一端以及各该第四绝缘分支图案的一端连接。19.如权利要求18所述的显示面板的像素结构,其中该绝缘主体部具有一矩形绝缘图案,该矩形绝缘图案包括一第一侧边、一第二侧边、一第三侧边与一第四侧边,该第一侧边位于该第一配向区内并实质上与该第一方向垂直,该第二侧边位于该第二配向区内并实质上与该第二方向垂直,该第三侧边位于该第三配向区内并实质上与该第三方向垂直,该第四侧边位于该第四配向区内并实质上与该第四方向垂直。20.如权利要求18所述的显示面板的像素结构,另包括一第二像素电极,设置于该图案化绝缘层上,其中该第二像素电极位于任两相邻的所述多个配向区的该共用边界,且该第二像素电极与该图案化绝缘层的该绝缘主体部实质上在一垂直投影方向上重迭。21.如权利要求20所述的显示面板的像素结构,其中该第一像素电极与该第二像素电极彼此电性连接。22.如权利要求20所述的显示面板的像素结构,另包括:一第一配向膜,设置于该第一基板上并覆盖该图案化绝缘层与该第二像素电极,其中该第一配向膜具有一第一聚合高分子辅助配向层;以及一第二配向膜,设置于该第二基板上并覆盖该共通电极,其中该第二配向膜具有一第二聚合高分子辅助配向层。23.如权利要求20所述的显示面板的像素结构,其中该第一像素电极与该第二像素电极彼此未连接,该第一像素电极具有一第一驱动电压,该第二像素电极具有一第二驱动电压,且该第二驱动电压大于该第一驱动电压。【文档编号】G02F1/1333GK104267548SQ201410534173【公开日】2015年1月7日申请日期:2014年10月11日优先权日:2014年7月18日【发明者】郑伟成,丁天伦,锺介文申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1