非易失性存储器件的制作方法

文档序号:6766248阅读:120来源:国知局
非易失性存储器件的制作方法
【专利摘要】一种非易失性存储器件包括第一存储块至第N存储块,其中N为整数且N>3。该第一存储块至第N存储块中的每一存储块包括:第一存储串至第M-1存储串,其中该第一存储串至第M-1存储串中的每一存储串包括漏极侧存储器单元、源极侧存储器单元、以及连接所述漏极侧存储器单元与所述源极侧存储器单元的管道晶体管,其中M为整数且M>2;以及第M存储串,其包括邻近第一存储串至第M-1存储串中的该第一存储串而形成的漏极侧存储器单元,且包括邻近该第一存储串至第M-1存储串中的第M-1存储串而形成的源极侧存储器单元。
【专利说明】非易失性存储器件
[0001] 相关申请的交叉引用
[0002] 本申请主张2013年5月31日申请的申请号为10-2013-0062288号的韩国专利申 请的优先权,该申请的全文以引用的方式并入本文中。

【技术领域】
[0003] 本发明的例示性实施涉和非易失性存储器件,且更具体而言,涉和包括以三维方 式布置层叠的存储器单元的非易失性存储器。

【背景技术】
[0004] 对高度集成的存储器件的需求正不断增加。传统地,已通过减少二维地布置于半 导体衬底上的存储器单元的大小而增加了存储器件的集成度。然而,减少存储器单元的大 小具有物理限制。出于此原因,已提出用于通过将存储器单元三维地布置于半导体衬底上 而增加存储器件的集成度的方法,如韩国专利特许公开2013-005434中所公开。当以三维 方式布置存储器单元时,可以有效地利用半导体衬底的面积,且与以二维方式布置存储器 单元的情况相比,可以更多地改良集成度。
[0005] 图1为传统的三维非易失性存储器件的配置图。
[0006] 参看图1,三维非易失性存储器件包括多个存储块BLK1至BLK3。
[0007] 在图1的X-Y平面中,存储块包括两个单元存储串。举例而言,存储块BLK2包括以 U形形成的两个单元存储串。存储块BLK2的第一单元存储串包括:层叠于漏极选择晶体管 (其由漏极选择线DSL0控制)与管道晶体管(其对应于由管道栅极PG控制的晶体管中的 左侧晶体管)之间的存储器单元,和层叠于管道晶体管(其对应于由管道栅极PG控制的晶 体管中的左侧晶体管)与源极选择晶体管(其对应于由源极选择线SSL控制的晶体管中的 左侧晶体管)之间的存储器单元。由字线WL8至WL15控制层叠于漏极选择晶体管与管道 晶体管之间的存储器单元,且由字线WL0至WL7控制层叠于管道晶体管与源极选择晶体管 之间的存储器单元。此外,存储块BLK2的第二单元存储串包括层叠于漏极选择晶体管(其 由漏极选择线DSL1控制)与管道晶体管(其对应于由管道栅极PG控制的晶体管中的右侧 晶体管)之间的存储器单元,和层叠于管道晶体管(其对应于由管道栅极PG控制的晶体管 的右侧晶体管)与源极选择晶体管(其对应于由源极选择线SSL控制的晶体管中的右侧晶 体管)之间的存储器单元。由字线WL8至WL15控制层叠于漏极选择晶体管与管道晶体管 之间的存储器单元,且由字线WL0至WL7控制层叠于管道晶体管与源极选择晶体管之间的 存储器单元。
[0008] 存储块BLK1至BLK3中的每一个对应于非易失性存储器件的操作中的擦除操作的 单元。此外,除了图1中的位线BL和源极线SL之外,由相同符号表示但属于不同存储块 的线彼此不同。举例而言,可以分别将不同的电压施加至存储块BLK1的字线WL和存储块 BLK2的字线WL3。
[0009] 图2为图1的横截面图。参看图2,可以看到在Z轴方向上以及在图1的X-Y平面 上布置单元存储串。在图2中,201、202、203及204表示用于隔离各存储块BLK1、BLK2及 BLK3的字线WL的绝缘体。举例而言,绝缘体202将存储块BLK1的字线WL〈15: 8>与存储块 BLK2的字线WL〈15:8>电隔离。因此,存储块BLK1和BLK2可以独立地操作。
[0010] 由于两个邻近的单元存储串共用存储块BLK1至BLK3的字线中的字线WL〈7:0>,因 此,字线WL〈7:0>可以具有大宽度。然而,由于邻近的单元存储串并不共用字线WL〈15:8>, 因此字线WL〈15:8>具有比字线WL〈7:0>的宽度小的宽度。由于字线WL〈15:8>具有较小宽 度,因此其具有大电阻值。因此,字线WL〈15:8>可以使非易失性存储器件的性能降级。此 夕卜,当层叠具有较小宽度的字线WL〈15:8>以制造非易失性存储器件时,制造工艺的难度等 级必然增加。


【发明内容】

[0011] 各种实施针对一种能够在层叠的非易失性存储器中形成具有大宽度的字线的技 术。
[0012] 一种例示性非易失性存储器件包括第一存储块至第N存储块,其中N为整数,且 N > 3,且其中第一存储块至第N存储块中的每一存储块包括:第一存储串至第M-1存储串, 其中第一存储串至第M-1存储串中的每一存储串包括漏极侧存储器单元、源极侧存储器单 元以及连接所述漏极侧存储器单元与所述源极侧存储器单元的管道晶体管,其中Μ为整数 且Μ > 2 ;以及第Μ存储串,其包括邻近第一存储串至第Μ-1存储串中的第一存储串而形成 的漏极侧存储器单元,且包括邻近第一存储串至第Μ-1存储串中的第Μ-1存储串而形成的 源极侧存储器单元。
[0013] 一种例示性非易失性存储器件,其包括多个存储块,其中多个存储块中的每一存 储块包括:布置于第一漏极侧存储串中的多个第一漏极侧存储器单元,以及布置于第一源 极侧存储串中的多个第一源极侧存储器单元,其中由第一管道晶体管连接第一漏极侧存储 串和第一源极侧存储串;布置于第二漏极侧存储串中的多个第二漏极侧存储器单元和布置 于第二源极侧存储串中的多个第二源极侧存储器单元,其中该第二漏极侧存储串经由第二 管道晶体管连接至多个存储块中的邻近存储块的第二源极侧存储串,且所述第二源极侧存 储串经由第三管道晶体管连接至多个存储块中的不同邻近存储块的第二漏极侧存储串。

【专利附图】

【附图说明】
[0014] 图1为传统的三维非易失性存储器件的配置图。
[0015] 图2为图1的横截面图。
[0016] 图3为例示性非易失性存储器件的配置图。
[0017] 图4为图3的横截面图。
[0018] 图5为说明图3的例示性电连接的电路图。
[0019] 图6为说明用于编程存储块BLK2的完整存储串中的对应于第一字线WL1的存储 器单元601的例示性操作的图。
[0020] 图7为说明用于编程存储块BLK2的漏极侧半存储串中的对应于第14字线WL14 的存储器单元701的例示性操作的图。
[0021] 图8为说明用于编程存储块BLK2的源极侧半存储串中的对应于第一字线WL1的 存储器单元801的例示性操作的图。
[0022] 图9为说明用于擦除存储块BLK2的例示性操作的图。
[0023] 图10为说明用于存储块BLK2的完整存储串中的对应于第一字线WL1的存储器单 元601的例示性操作的图。
[0024] 图11为说明用于读取存储块BLK2的漏极侧半存储串中的对应于第14字线WL14 的存储器单元701的例示性操作的图。
[0025] 图12为说明用于读取存储块BLK2的源极侧半存储串中的对应于第一字线WL1的 存储器单元801的例示性操作的图。

【具体实施方式】
[0026] 以下将参考随附附图较详细地描述各种实施。然而,本发明可以以不同形式体现, 且不应将其视为限于本文中所阐述的实施。实情为,提供此等实施,使得本发明将全面和完 整的,和将本发明的范围完全传达至本领域技术人员。贯穿本发明,附图标记直接对应于本 发明的各种图和实施例中的类似编号的部分。
[0027] 附图未必按比例绘制,且在一些情况下,可以已夸大比例,以便清楚地说明实施的 特征。应容易地理解,应以最宽广的方式解译本发明中的"在……上"和"在……之上"的意 思,使得"在……上"不仅意谓"直接在……上",而且意谓在某物上,同时其间具有中间特征 或层,且"在……之上"不仅意谓直接在正上面,而且意谓在某物上面,同时其间具有中间特 征或层。
[0028] 图3为例示性非易失性存储器件的配置图。
[0029] 参看图3,非易失性存储器件包括多个存储块BLK1至BLK3。
[0030] 如图3中所展示,在X-Y平面中,一个存储块包括两个单元存储串。存储块BLK1 至BLK3中的每一个包括其中形成有一个完整存储串的一个存储串和两个半存储串。
[0031] 存储块BLK2包括U形完整存储串、漏极侧半存储串和源极侧半存储串。U形完整 存储串包括漏极侧存储器单元306、源极侧存储器单元307、以及连接存储器单元306与307 且对应于由管道栅极PG控制的两个晶体管中的左侧晶体管的管道晶体管。漏极侧半存储 串包括漏极侧存储器单元305,且源极侧半存储串包括源极侧存储器单元308。当将两个半 存储串305和308组合在一起时,可以形成一个存储串。因此,可以认为基于X-Y平面,存 储块BLK2包括两个存储串。由于漏极侧存储器单元305和306被层叠并形成于由漏极选 择线DSL0和DSL1控制的漏极选择晶体管所处的一侧,因此将其命名为漏极侧存储器单元, 且由于源极侧存储器单元307和308被层叠并形成于由源极选择线SSL控制的源极选择 晶体管所处的一侧,因此将其命名为源极侧存储器单元。类似存储块BLK2,存储块BLK1亦 包括一个完整存储串302及303,以及两个半存储串301和304。类似存储块BLK2,存储块 BLK3亦包括一个完整存储串310及311,以及两个半存储串309和312。亦即,存储块BLK1 至BLK3包括位于其中心处的完整存储串和位于各区块之间的边界处的半存储串。
[0032] 邻近存储块的半存储串经由管道晶体管连接。举例而言,存储块BLK1的源极侧半 存储串304和存储块BLK2的漏极侧半存储串305经由其间的管道晶体管而连接,且存储块 BLK2的源极侧半存储串308和存储块BLK3的漏极侧半存储串309经由其间的管道晶体管 而连接。
[0033] 在图3中,除了位线BL和源极线SL之外,由相同符号表示但属于不同存储块的线 (信号)彼此不同。举例而言,可以将不同的电压施加至存储块BLK1的字线WL7和存储块 BLK3的字线WL7。
[0034] 图4为图3的横截面图。参看图4,可以看到单元存储串布置于Z轴方向以及图3 的X-Y平面上。由于邻近区块的半存储串彼此连接,因此可以不使用绝缘体201、202、203 及204(图2中所说明)。
[0035] 参看图3和图4,存储块BLK1至BLK3内部的所有字线WL0至WL15被邻近存储器 单元共用,且被形成为具有大宽度。因此,可能解决传统存储器件的因传统字线WL8至WL15 具有比传统字线WL0至WL7的宽度较小的宽度而发生的问题。亦即,可以实质上防止存储 器件的性能降级和制造工艺的难度等级增加。
[0036] 图3说明一个存储块包括两个存储串(一个完整存储串+两个半存储串)。然而, 在替代性的例示性实施中,一个存储块可以包括三个或三个以上存储串。在此状况下,一个 存储块可以包括在X-Y平面中自左至右按"漏极侧半存储串"完整存储串"完整存储 串…"完整存储串源极侧半存储串"的次序布置的存储串。亦即,若一个存储块包 括N个存储串,则基于X-Y平面,该存储块可以包括(N-1)个完整存储串和两个半存储串。
[0037] 图5为说明图3中所展示的例示性非易失性存储器件的电连接的电路图。现在,将 参考例示性电路图描述用于编程、擦除以及读取例示性非易失性存储器件的例示性操作。 [0038][编程操作]
[0039] 取决于用于编程存储块的完整存储串的操作、用于编程漏极侧半存储串的操作或 用于编程源极侧半存储串的操作,可以以不同方式实施用于编程例示性非易失性存储器件 的例示性操作。参看图6至图8,将描述各例示性编程操作。通过参看图5和图6至图8, 将更加容易地理解用于编程的例示性操作。
[0040] 图6为说明用于编程存储块BLK2的完整存储串中的对应于第一字线WL1的存储 器单元601的例示性操作的图。
[0041] 参看图5和图6,取决于编程数据的逻辑值,位线BL具有电源电压VCC或接地(0V) 的电压电平。此外,可以将电源电压VCC施加至选中的区块BLK2的漏极选择线DSL1,可以 将用于导通存储器单元的导通电压Vpass施加至未选中的字线WL0和WL2至WL15,且可以 将约15V至19V的编程电压Vpgm施加至选中的字线WL1。因此,当位线BL的电压电平为 0V时,编程存储器单元601,已经当位线BL的电压电平为电源电压VCC时,不编程存储器单 元601。将图6中所说明的电压施加至源极选择线SSL、漏极选择线DSL0和DSL1以及未选 中的区块BLK1和BLK3的字线WL0至WL15。供参考,在图6中,F指示未将电压施加至对应 线,且该线被浮置。
[0042] 图7为说明用于编程存储块BLK2的漏极侧半存储串中的对应于第14字线WL14 的存储器单元701的例示性操作的图。
[0043] 参看图5和图7,取决于编程数据的逻辑值,位线具有电源电压VCC或接地(0V) 的电压电平。此外,可以将电源电压VCC施加至选中的区块BLK2的漏极选择线DSL0。在 用于编程存储块BLK2的漏极侧半存储串的例示性操作期间,可以将相同电压施加至存储 块BLK2和BLK1的字线WL0至WL15和管道栅极PG,因为存储块BLK2的漏极侧半存储串和 存储块BLK1的源极侧半存储串必须作为一个存储串进行操作。亦即,在区块BLK1和BLK2 中,将导通电压Vpass施加至字线WLO至WL13和WL15,将编程电压Vpgm施加至字线WL14, 且可以将导通电压Vpass施加至管道栅极PG。结果,当位线BL具有0V的电压电平时,仅编 程图7中所说明的存储器单元中的存储器单元701。
[0044] 图8为说明用于编程存储块BLK2的源极侧半存储串中的第一字线WL1的存储器 单元801的例示性操作的图。
[0045] 参看图8,取决于编程数据的逻辑值,位线BL具有电源电压VCC或接地电压(0V) 的电压电平。此外,可以将电源电压VCC施加至未选中的区块BLK3而非选中的区块BLK2的 漏极选择线DSL0。在用于编程存储块BLK2的源极侧半存储串的例示性操作期间,可以将相 同电压施加至存储块BLK2和BLK3的字线WL0至WL15和管道栅极PG,此因为存储块BLK2 的源极侧半存储串和存储块BLK3的漏极侧半存储串必须作为一个存储串进行操作。亦即, 在区块BLK2和BLK3中,将导通电压Vpass施加至字线WL0和WL2至WL15,可以将编程电压 Vpgm施加至字线WL1,且可以将导通电压Vpass施加至管道栅极PG。结果,当位线具有0V 的电压电平时,仅编程图8中所说明的存储器单元中的存储器单元801。
[0046] [擦除操作]
[0047] 图9为说明用于存储块BLK2的例示性擦除操作的图。
[0048] 参看图9,可以向位线BL和源极线SL供应约15V的擦除电压Vera。此外,可以向 存储块BLK1至BLK3的漏极选择线DSL0和DSL1、以及存储块BLK1至BLK3的源极选择线 SSL供应选择电压Verasg,其为低于擦除电压Vera的高电压,且可以向管道栅极PG供应擦 除电压Vera。选中的存储块BLK2的字线WL0至WL15可以具有0V的电压电平,且未选中 的存储块BLK1和BLK3的字线WL0至WL15可以具有实质上等于擦除电压Vera的电压电 平。接着,在选中的存储块BLK2的漏极选择晶体管和源极选择晶体管中发生栅致漏极泄漏 (GIDL),且空穴被注入沟道中。结果,存储块BLK2的所有存储器单元被擦除。
[0049] 供参考,图9的各种线的电压电平可以通过直接将对应电压施加至各线而设定, 或可以通过浮置对应线并将所述线耦接至周围线而设定。举例而言,可以直接将擦除电压 Vera施加至位线BL,使得位线BL具有擦除电压Vera的电平。然而,可以浮置位线BL并将 其耦接至源极线SL,以便使其具有擦除电压Vera的电平。
[0050] [读取操作]
[0051] 取决于用于读取存储块的完整存储串的操作、用于读取漏极侧半存储串的操作或 用于读取源极侧半存储串的操作,可以以不同方式实施用于读取例示性非易失性存储器件 的例示性操作。参看图10至图12,将描述例示性读取操作。通过参看图10至图12和图 5,可以更加容易地理解读取操作。
[0052] 图10为说明用于读取存储块BLK2的完整存储串中的第一字线WL1的存储器单元 601的例示性操作的图。
[0053] 参看图10,将恒定预充电电压Vbl(例如,IV)施加至位线BL。此外,将用于导通对 应晶体管的选择电压Vsg施加至选中的存储块BLK2的漏极选择线DSL1和源极选择线SSL。 接着,将读取电压Vread施加至选中的存储块BLK2的选中的字线WL1,且可以将导通电压 Vpass施加至未选中的字线WL0和WL2至WL15和管道栅极PG。此外,未选中的存储块BLK1 和BLK3的漏极选择线DSL0和DSL1以及源极选择线SSL接地(0V),且字线WL0至WL15和 管道栅极PG浮置。结果,当存储器单元601的阈值电压低于读取电压Vread时,形成经由 包括存储器单元601的存储串的电流路径,和当存储器单元601的阈值电压高于读取电压 Vread时,不形成经由包括存储器单元601的存储串的电流路径。因此,可以检测到位线BL 的电压降,或自位线BL流至源极线SL的电流,以读取储存于存储器单元601中的数据。
[0054] 图11为说明用于读取存储块BLK2的漏极侧半存储串中的第14字线WL14的存储 器单元701的例示性操作的图。
[0055] 参看图11,可以将恒定预充电电压Vbl施加至位线BL。接着,可以将选择电压Vsg 施加至选中的存储块BLK2的漏极选择线DSL0。亦可以将选择电压Vsg施加至存储块BLK1 的源极选择线SSL。在读取存储块BLK2的漏极侧半存储串期间,可以将相同电压施加至存 储块BLK2和BLK1的字线WL0至WL15和管道栅极PG,此因为存储块BLK2的漏极侧半存储 串和存储块BLK1的源极侧半存储串必须作为一个存储串进行操作。亦即,在区块BLK1和 BLK2中,将导通电压Vpass施加至字线WL0至WL13和WL15,可以将读取电压Vread施加至 字线WL14,且可以将导通电压Vpass施加至管道栅极PG。结果,取决于存储器单元701的 阈值电压低于读取电压Vread还是高于Vread,可以形成经由包括存储器单元701的存储串 的电流路径或可以不形成该路径。可以检测到是否形成电流路径以读取储存于存储器单元 701中的数据。
[0056] 图12为说明用于读取存储块BLK2的源极侧半存储串中的第一字线WL1的存储器 单元801的例示性操作的图。
[0057] 参看图12,可以将恒定预充电电压Vbl施加至位线BL。此外,可以将选择电压Vsg 施加至未选中的区块BLK3而非选中的区块BLK2的漏极选择线DSL0。亦可以将选择电压 Vsg施加至选中的区块BLK2的源极选择线SSL。在用于读取存储块BLK2的源极侧半存储 串的例示性操作期间,可以将相同电压施加至存储块BLK2和BLK3的字线WL0至WL15和管 道栅极PG,此因为存储块BLK2的源极侧半存储串和存储块BLK3的漏极侧半存储串必须作 为一个存储串进行操作。亦即,在区块BLK2和BLK3中,可以将导通电压Vpass施加至字 线WL0和WL2至WL15,可以将读取电压Vread施加至字线WL1,且可以将导通电压Vpass施 加至管道栅极PG。结果,取决于存储器单元801的阈值电压低于读取电压Vread还是高于 Vread,可以形成经由包括存储器单元801的存储串的电流路径或可以不形成该路径。可以 检测到是否形成电流路径以判定储存于存储器单元801中的数据。
[0058] 根据本发明的例示性实施,字线可以以较大宽度形成于层叠的非易失性存储器 中。因此,可能防止由具有较小宽度的字线所引起的电阻和制造工艺的困难等级的增加。
[0059] 尽管已出于说明性目的描述例示性实施,但对于本领域技术人员而言,可以在不 脱离如以下权利要求范围中所定义的本发明的精神和范围的情况下,作出各种改变和修改 将是显而易见的。
[0060] 通过以上实施例可以看出,本申请提供了以下的技术方案。
[0061] 技术方案1. 一种非易失性存储器件,所述非易失性存储器件包括第一存储块至 第N存储块,其中N为整数且N彡3,以及
[0062] 其中所述第一存储块至第N存储块中的每一存储块包括:
[0063] 第一存储串至第M-1存储串,其中所述第一存储串至第M-1存储串中的每一存储 串包括漏极侧存储器单元、源极侧存储器单元、以及连接所述漏极侧存储器单元与所述源 极侧存储器单元的管道晶体管,其中Μ为整数且Μ彡2 ;以及
[0064] 第Μ存储串,其包括邻近第一存储串至第M-1存储串中的所述第一存储串而形成 的漏极侧存储器单元,且包括邻近所述第一存储串至第M-1存储串中的第M-1存储串而形 成的源极侧存储器单元。
[0065] 技术方案2.如技术方案1所述的非易失性存储器件,其中由第一管道晶体管连接 所述第一存储块至第N存储块中的第X存储块的第Μ存储串的所述漏极侧存储器单元与所 述第一存储块至第Ν存储块中的第Χ-1存储块的所述第Μ存储串的所述源极侧存储器单 元,其中X为整数且2彡X彡Ν-1,且其中
[0066]由第二管道晶体管连接所述第X存储块的所述第Μ存储串的源极侧存储器单元与 第Χ+1存储块的所述第Μ存储串的漏极侧存储器单元。
[0067] 技术方案3.如技术方案2所述的非易失性存储器件,其中在所述第一存储块至第 Ν存储块中的每一存储块中,所述第一存储串的所述漏极侧存储器单元与所述第Μ存储串 的所述漏极侧存储器单元共用字线,以及
[0068] 其中所述第Μ-1存储串的所述源极侧存储器单元和所述第Μ存储串的所述源极侧 存储器单元共用字线。
[0069] 技术方案4.如技术方案2所述的非易失性存储器件,其中在用于对所述第X存储 块的所述第Μ存储串的所述漏极侧存储器单元中的漏极侧存储器单元进行编程的操作期 间,所述第X存储块的所述第Μ存储串的所述漏极侧存储器单元和所述第Χ-1存储块的所 述第Μ存储串的所述源极侧存储器单元被控制成作为一个存储串进行操作。
[0070] 技术方案5.如技术方案2所述的非易失性存储器件,其中在用于对所述第X存储 块的所述第Μ存储串的所述源极侧存储器单元中的源极侧存储器单元进行编程的操作期 间,所述第X存储块的所述第Μ存储串的所述源极侧存储器单元和所述第Χ+1存储块的所 述第Μ存储串的所述漏极侧存储器单元被控制成作为一个存储串进行操作。
[0071] 技术方案6.如技术方案2所述的非易失性存储器件,其中在用于对所述第X存储 块进行擦除的操作期间,将擦除电压施加至所述第一存储串至第Μ-1存储串的每一存储串 的端部,以及将低于所述擦除电压的电压施加至对应于所述第一存储串至第Μ-1存储串的 存储器单元的字线。
[0072] 技术方案7.如技术方案6所述的非易失性存储器件,其中在用于所述第X存储块 的擦除操作期间,对应于不同于所述第X存储块的存储块的存储器单元的字线具有与所述 擦除电压相同的电压电平。
[0073] 技术方案8.如技术方案1所述的非易失性存储器件,其中所述第一存储块至第Ν 存储块中的每一存储块包括多个所述第一存储串至第Μ存储串。
[0074] 技术方案9. 一种非易失性存储器件,所述非易失性存储器件包括多个存储块,其 中所述多个存储块中的每一存储块包括:
[0075] 布置于第一漏极侧存储串中的多个第一漏极侧存储器单元,以及布置于第一源极 侧存储串中的多个第一源极侧存储器单元,其中由第一管道晶体管连接所述第一漏极侧存 储串和所述第一源极侧存储串;
[0076] 布置于第二漏极侧存储串中的多个第二漏极侧存储器单元和布置于第二源极侧 存储串中的多个第二源极侧存储器单元,其中
[0077] 所述第二漏极侧存储串经由第二管道晶体管连接至所述多个存储块中的邻近存 储块的第二源极侧存储串,以及
[0078] 所述第二源极侧存储串经由第三管道晶体管连接至所述多个存储块中的不同邻 近存储块的第二漏极侧存储串。
[0079] 技术方案10.如技术方案9所述的非易失性存储器件,其中存储块中的每一个存 储块对应于擦除操作的单位。
[0080] 技术方案11.如技术方案9所述的非易失性存储器件,其中所述多个存储块包括 第一存储块、邻近所述第一存储块布置的第二存储块、以及邻近所述第二存储块布置的第 三存储块。
[0081] 技术方案12.如技术方案11所述的非易失性存储器件,其中在对所述第二存储块 的第二漏极侧存储串进行编程的操作期间,所述第二存储块的所述第二漏极侧存储串和所 述第一存储块的所述第二源极侧存储串被控制成作为一个存储串进行操作。
[0082] 技术方案13.如技术方案11所述的非易失性存储器件,其中在对所述第二存储块 的所述第二源极侧存储串进行编程的操作期间,所述第二存储块的所述第二源极侧存储串 和所述第三存储块的所述第二漏极侧存储串被控制成作为一个存储串进行操作。
【权利要求】
1. 一种非易失性存储器件,所述非易失性存储器件包括第一存储块至第N存储块,其 中N为整数且N彡3,以及 其中所述第一存储块至第N存储块中的每一存储块包括: 第一存储串至第M-1存储串,其中所述第一存储串至第M-1存储串中的每一存储串包 括漏极侧存储器单元、源极侧存储器单元、以及连接所述漏极侧存储器单元与所述源极侧 存储器单元的管道晶体管,其中Μ为整数且Μ彡2 ;以及 第Μ存储串,其包括邻近第一存储串至第Μ-1存储串中的所述第一存储串而形成的漏 极侧存储器单元,且包括邻近所述第一存储串至第Μ-1存储串中的第Μ-1存储串而形成的 源极侧存储器单元。
2. 如权利要求1所述的非易失性存储器件,其中由第一管道晶体管连接所述第一存储 块至第Ν存储块中的第X存储块的第Μ存储串的所述漏极侧存储器单元与所述第一存储块 至第Ν存储块中的第Χ-1存储块的所述第Μ存储串的所述源极侧存储器单元,其中X为整 数且2彡X彡Ν-1,且其中 由第二管道晶体管连接所述第X存储块的所述第Μ存储串的源极侧存储器单元与第 Χ+1存储块的所述第Μ存储串的漏极侧存储器单元。
3. 如权利要求2所述的非易失性存储器件,其中在所述第一存储块至第Ν存储块中的 每一存储块中,所述第一存储串的所述漏极侧存储器单元与所述第Μ存储串的所述漏极侧 存储器单元共用字线,以及 其中所述第Μ-1存储串的所述源极侧存储器单元和所述第Μ存储串的所述源极侧存储 器单元共用字线。
4. 如权利要求2所述的非易失性存储器件,其中在用于对所述第X存储块的所述第Μ 存储串的所述漏极侧存储器单元中的漏极侧存储器单元进行编程的操作期间,所述第X存 储块的所述第Μ存储串的所述漏极侧存储器单元和所述第Χ-1存储块的所述第Μ存储串的 所述源极侧存储器单元被控制成作为一个存储串进行操作。
5. 如权利要求2所述的非易失性存储器件,其中在用于对所述第X存储块的所述第Μ 存储串的所述源极侧存储器单元中的源极侧存储器单元进行编程的操作期间,所述第X存 储块的所述第Μ存储串的所述源极侧存储器单元和所述第Χ+1存储块的所述第Μ存储串的 所述漏极侧存储器单元被控制成作为一个存储串进行操作。
6. 如权利要求2所述的非易失性存储器件,其中在用于对所述第X存储块进行擦除的 操作期间,将擦除电压施加至所述第一存储串至第Μ-1存储串的每一存储串的端部,以及 将低于所述擦除电压的电压施加至对应于所述第一存储串至第Μ-1存储串的存储器单元 的字线。
7. 如权利要求6所述的非易失性存储器件,其中在用于所述第X存储块的擦除操作期 间,对应于不同于所述第X存储块的存储块的存储器单元的字线具有与所述擦除电压相同 的电压电平。
8. 如权利要求1所述的非易失性存储器件,其中所述第一存储块至第Ν存储块中的每 一存储块包括多个所述第一存储串至第Μ存储串。
9. 一种非易失性存储器件,所述非易失性存储器件包括多个存储块,其中所述多个存 储块中的每一存储块包括: 布置于第一漏极侧存储串中的多个第一漏极侧存储器单元,以及布置于第一源极侧存 储串中的多个第一源极侧存储器单元,其中由第一管道晶体管连接所述第一漏极侧存储串 和所述第一源极侧存储串; 布置于第二漏极侧存储串中的多个第二漏极侧存储器单元和布置于第二源极侧存储 串中的多个第二源极侧存储器单元,其中 所述第二漏极侧存储串经由第二管道晶体管连接至所述多个存储块中的邻近存储块 的第二源极侧存储串,以及 所述第二源极侧存储串经由第三管道晶体管连接至所述多个存储块中的不同邻近存 储块的第二漏极侧存储串。
10.如权利要求9所述的非易失性存储器件,其中存储块中的每一个存储块对应于擦 除操作的单位。
【文档编号】G11C16/10GK104217758SQ201410003375
【公开日】2014年12月17日 申请日期:2014年1月3日 优先权日:2013年5月31日
【发明者】朴进寿 申请人:爱思开海力士有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1