单次可编程存储器架构中的自锁存感测时序的制作方法

文档序号:11709037阅读:来源:国知局

技术特征:

技术总结
本发明涉及一种单次可编程存储器架构中的自锁存感测时序。可编程存储器(19)包含自锁存读取数据路径。感测放大器(28)感测位线处的电压电平,所述位线传送在其相关联的列中的所选择的存储器单元(32)的数据状态。耦合到所述感测放大器(28)的输出的数据锁存器(30)传递所述感测到的数据状态。提供在所述读取数据路径中接收所述数据锁存器(30)的输出的设置复位逻辑(34),且所述设置复位逻辑(34)响应于所述数据状态在读取循环中的转变锁存所述数据锁存器(30)并将其与所述感测放大器(28)隔离。所述设置复位逻辑(34)在下一读取循环的开始处使所述数据锁存器(30)复位。在一些实施例中,提供定时器(27),使得所述锁存器(30)在其中无数据转变发生的较长读取循环中在超时周期之后被复位。

技术研发人员:邱云晨;大卫·J·图普斯;哈罗德·L·戴维斯
受保护的技术使用者:德州仪器公司
技术研发日:2016.12.16
技术公布日:2017.07.18
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1