制造快闪存储器件的方法

文档序号:7233415阅读:152来源:国知局
专利名称:制造快闪存储器件的方法
技术领域
本发明 一般涉及快闪存储器件,更具体涉及一种制造快闪存储器件 的方法,该方法可减少工艺步骤的数量。
技术背景图1A~1D是图示说明根据常规的制造快闪存储器件的方法的横 截面图。参考图1A,通过常规的工艺,在半导体衬底10的单元区域中形 成多个存储单元Cell和选择晶体管SelTr。在半导体衬底10的周边区 域中形成晶体管Tr。在包括周边和单元区域的半导体衬底10的整个 表面上形成绝缘层11。通过蚀刻过程在选择晶体管SelTr之间的漏极 区域中形成漏极接触孔12。利用多晶硅层13a填充漏极接触孔12。参考图1B,对多晶硅层13a实施化学机械抛光(CMP)过程以暴 露绝缘层ll的顶表面。因此,形成漏极接触13。参考图1C,实施蚀刻过程,使得邻近周边区域中晶体管Tr的结 区暴露,从而形成金属接触孔14。形成鵠层15a以填充金属接触孔14。参考图1D,对鴒层15a实施CMP过程,使得绝缘层11的顶表面 被暴露。因此,形成金属接触15。在上述的方法中,在漏极接触13的顶表面上形成缝。在对多晶硅 层13a实施CMP过程之后的清洗过程中缝被弱化。此外,在鴒层15a 的沉积过程中,鴒渗透缝区,引起接触电阻值的变化。对于单元区域中漏极接触13和周边区域中金属接触15的每一个, 上述的方法也需要单独的蚀刻、沉积和CMP步骤。此外,即使用于 形成漏极接触13的CMP过程和用于形成金属接触15的CMP过程所 得到的最终抛光高度相同,但是必须实施两个CMP过程。因此,增 长加工时间并增加生产成本。发明内容因此,本发明解决上述问题,并公开一种制造快闪存储器件的方
法,其中当形成单元区域的漏极接触和周边区域的金属接触时,在两 个区域的接触塞形成后同时实施抛光步骤,因此,有效地去除由漏极 接触弯曲所引起的缝。此外,能够减少工艺步骤的数量和总存取时间(TAT),从而降低制造成本。根据本发明的一个方面,提供一种制造快速存储器件的方法,包 括步骤在具有单元区域和周边区域的半导体衬底上形成多个单元、 多个选择晶体管、和晶体管,其中在单元区域中形成所述多个单元和 所述多个选择晶体管,在周边区域中形成所述晶体管;在所得表面上 形成绝缘层;部分地蚀刻绝缘层,使得邻近晶体管的结区暴露,从而 形成第一接触孔;沉积第一接触材料以填充第一接触孔;部分地蚀刻 第一接触材料和绝缘层,使得邻近选择晶体管的漏极区域暴露,从而 形成第二接触孔;沉积第二接触材料以填充第二接触孔;以及实施 CMP过程以暴露绝缘层的顶表面,从而同时形成第一接触和第二接 触。根据本发明的另一个方面,提供一种制造快速存储器件的方法, 包括步骤在具有单元区域和周边区域的半导体衬底上形成多个单元、 多个选择晶体管、和晶体管,其中在单元区域中形成所述多个单元和 所述多个选择晶体管,在周边区域中形成所述晶体管;在所述表面上 形成绝缘层;部分地蚀刻绝缘层,使得邻近选择晶体管的漏极区域暴 露,从而形成第一接触孔;沉积第一接触材料以填充第一接触孔;部 分地蚀刻第一接触材料和绝缘层,使得邻近晶体管的结区暴露,从而 形成第二接触孔;沉积第二接触材料以填充第二接触孔;以及实施 CMP过程以暴露绝缘层的顶表面,从而同时形成第一接触和第二接


图1A~1D是图示说明根据常规的制造快闪存储器件的方法的横 截面图。图2A~2D是图示说明根据本发明的第一实施方案制造快闪存储 器件的方法的横截面图。 图3A~3C是图示说明根据本发明的第二实施方案制造快闪存储 器件的方法的横截面图。
具体实施方式
下面参考附图描述本发明的实施方案。 第一实施方案参考图2A,在半导体衬底100的单元区域中形成多个存储单元 Cell以及选择晶体管Sel Tr。在这种情况下,多个存储单元Cell的每 一个都具有隧道绝缘层、浮栅、介电层和控制栅极的结构,选择晶体管SelTr具有隧道绝缘层、浮栅和控制栅极的结构。此外,在半导体 衬底100的周边区域中形成晶体管Tr。在包括多个存储单元Cell、选择晶体管SelTr和晶体管Tr的整个 表面上形成绝缘层101。蚀刻绝缘层101以暴露邻近周边区域的晶体管Tr的结区,从而形 成第一接触孔102。沉积金属层103a以填充第一接触孔102。优选地, 由鴒形成金属层103a。参考图2B,蚀刻金属层103a和绝缘层101以暴露单元区域的各 选择晶体管SelTr之间的漏极区域,从而形成第二接触孔104。参考图2C,沉积接触材料105a以填充第二接触孔104。优选地, 用多晶硅形成接触材料105a。在这种情况下,由于在绝缘层101的顶 表面上的金属层103a的附加厚度,相对于现有技术,第二接触孔104 的高度增加。因此,接触材料105a的形成引起接触孔104的上侧面的 弯曲(即,顶部,相比于现有技术)。参考图2D,通过去除金属材料103a和接触材料105a的顶部,实 施CMP过程以暴露绝缘层101的顶表面。因此,分别形成金属接触 103和漏极接触105。优选利用相对于全部材料具有相同的抛光速率的 低选择性浆料(LSS)实施CMP过程。在这种情况下,由于CMP过 程而在接触材料105a顶表面上由弯曲所产生的缝被去除。此外,因为仅实施一次用于形成金属接触103和漏极接触105的 CMP过程,所以相对于现有技术,减少了工艺步骤的数量。
第二实施方案参考图3A,在半导体衬底200的单元区域中形成多个存储单元 Cell和选择晶体管Sel Tr。多个存储单元Cell的每一个都具有隧道绝 缘层、浮栅、介电层和控制栅极的结构,选择晶体管SelTr具有隧道 绝缘层、浮栅和控制栅极的结构。此外,在半导体衬底200的周边区 域中形成晶体管Tr。在包括多个存储单元Cell、选择晶体管SelTr和晶体管Tr的整个 表面上形成绝缘层201。蚀刻绝缘层201以暴露单元区域的选择晶体管Sel Tr之间的漏极 区域,从而形成第一接触孔202。沉积接触材料203a以填充第一接触 孔202。优选地,由多晶硅形成接触材料203a。此后,蚀刻接触材料层203a和绝缘层201以暴露邻近周边区域的 晶体管Tr的结区,因此形成第二接触孔204。参考图3B,沉积金属材料205a以完全填充第二接触孔204。优选 地,用鵠形成金属材料205a。参考图3C,实施CMP过程,以通过去除金属材料205a和接触材 料203a的顶部来暴露绝缘层201的顶表面。因此,分别形成漏极接触 203和金属接触205。可利用相对于全部材料具有相同的抛光速率的 LSS实施CMP过程。因为仅实施一次用于形成金属接触205和漏极 接触203的CMP过程,所以相对于现有技术,减少了工艺步骤的数 量。如上所述,根据本公开的第一实施方案,在形成漏极接触和金属 接触的方法中,在形成金属接触孔后,沉积金属材料。然后形成漏极 接触孔而没有CMP过程介入。在沉积接触材料后,对金属和接触材 料实施单一的CMP过程。因此,由于升高的漏极接触的弯曲位置, 可省略额外的CMP过程。此外,由于减少了工艺步骤的数量,因此 可减少TAT并降低生产成本。根据本发明的第二实施方案,在形成漏极接触和金属接触的方法 中,形成漏极接触孔,然后沉积接触材料。然后形成金属接触孔而没 有CMP过程介入。在沉积金属材料后,对金属和接触材料实施单一的CMP过程。因此,由于减少了工艺步骤的数量,因此可减少TAT并降低生产成本。尽管已参考不同的实施方案在前面描述了本发明,但是本领 域技术人员应该理解,在不背离本发明公开和所附权利要求的范围 和精神的情况下,可对本发明公开进行各种变化和修改。
权利要求
1.一种制造快闪存储器件的方法,包括步骤在具有单元区域和周边区域的半导体衬底上形成多个单元、多个选择晶体管、和晶体管,其中,在所述单元区域中形成所述多个单元和所述多个选择晶体管,在所述周边区域中形成所述晶体管;在所述多个单元、所述多个选择晶体管、所述晶体管和所述半导体衬底上形成绝缘层;蚀刻所述绝缘层以暴露邻近所述晶体管的结区,从而形成第一接触孔;沉积第一接触材料以填充所述第一接触孔;蚀刻所述第一接触材料和所述绝缘层以暴露邻近所述选择晶体管的漏极区域,从而形成第二接触孔;沉积第二接触材料以填充所述第二接触孔;和实施化学机械抛光(CMP)过程以暴露所述绝缘层的顶表面,从而形成第一接触和第二接触。
2. 根据权利要求l所述的方法,其中 所述第一接触是金属接触,和 所述第二接触是漏极接触。
3. 根据权利要求l所述的方法,其中所述第一接触材料包含鵠。
4. 根据权利要求1所述的方法,其中所述第二接触材料包含多晶硅。
5. 根据权利要求1所述的方法,其中利用相对于全部材料具有相同 的抛光速率的低选择性浆料(LSS)实施所述CMP过程。
6. —种制造快闪存储器件的方法,包括步骤在具有单元区域和周边区域的半导体衬底上形成多个单元、多个选 择晶体管、和晶体管,其中,在所述单元区域中形成所述多个单元和所 述多个选择晶体管,在所述周边区域中形成所述晶体管;在所述多个单元、所述多个选择晶体管、所述晶体管和所述半导体衬底上形成绝缘层;蚀刻所述绝缘层以暴露邻近所述选择晶体管的漏极区域,从而形 成第一接触孔;沉积第一接触材料以填充所述第一接触孔;蚀刻所述第一接触材料和所述绝缘层以暴露邻近所述晶体管的结 区,从而形成第二接触孔;沉积第二接触材料以填充所述第二接触孔;和实施CMP过程以暴露所述绝缘层的顶表面,从而形成第一接触和 第二接触。
7. 根据权利要求6所述的方法,其中 所述第一接触是漏极接触,和 所述第二接触是金属接触。
8. 根据权利要求6所述的方法,其中所述第一接触材料包含多晶硅。
9. 根据权利要求6所述的方法,其中所述第二接触材料包含鵠。
10. 根据权利要求6所述的方法,其中利用相对于全部材料具有相 同的抛光速率的低选择性浆料(LSS)实施CMP过程。
全文摘要
本发明涉及一种制造快闪存储器件的方法。在包括单元区域和周边区域的半导体衬底上形成多个单元、多个选择晶体管和晶体管。在整个表面上形成绝缘层。蚀刻金属接触孔并利用金属接触层填充。还蚀刻漏极接触孔并利用漏极接触层填充。可以颠倒金属接触层形成和漏极接触层形成的顺序。实施单一化学机械抛光步骤以去除金属和漏极接触层的顶部,从而暴露间层绝缘层的顶表面并同时形成金属和漏极接触。
文档编号H01L21/8247GK101154630SQ20071012947
公开日2008年4月2日 申请日期2007年7月17日 优先权日2006年9月29日
发明者朴丙洙 申请人:海力士半导体有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1