半导体封装结构的制作方法

文档序号:6966192阅读:144来源:国知局
专利名称:半导体封装结构的制作方法
技术领域
本实用新型涉及一种半导体封装结构,具体地讲,涉及一种利用模塑通孔技术并 采用无衬底封装的半导体封装结构。
背景技术
近年来,随着半导体技术的不断进步,电子产品朝着轻薄、小巧的方向发展。而在 电子产品的制造过程中,半导体芯片的封装对最终的产品的尺寸及性能有着重要的影响。 因此,对半导体器件的封装提出了越来越高的要求。在传统的半导体封装结构中,引线键合(wire bonding)是一种常用的封装形式。 图1是示出引线键合封装结构的示意图。参照图1,芯片通过胶或薄膜粘在基板上并由基板 支撑,芯片通过金线与基板实现互连,基板通过内部走线实现位置再分布,基板背面贴有焊 球以实现封装器件与外部系统器件的电气互连,芯片由塑胶包封,从而得到保护。然而,这 种封装结构的问题在于由于使用引线键合,互连距离较长,封装结构的厚度较大,难以实现 封装件薄小化的要求,且由于使用金线,也产生制造成本较高的问题。此外,这种封装结构 的散热性能较差,且由于导线的电阻会造成信号延迟,从而降低了芯片的电学性能。倒装片(flip chip)是另一种传统的封装形式。图2是示出倒装片封装结构的示 意图。如图2所示,芯片通过焊球与基板倒装互连。倒装片封装结构具有优良的电学性能 及封装尺寸小等优点,然而,倒装片封装成本高,价格昂贵。因此,需要散热性能好、具有优良的电学性能且封装成本较低的封装结构。

实用新型内容本实用新型的目的在于提供一种半导体封装结构,其特征在于所述半导体封装结 构包括半导体芯片,半导体芯片上设置有多个接合焊盘;塑封料,包封半导体芯片,芯片 背面暴露于空气中,塑封料上形成有与外界电连接所需要的图案,所述图案上形成有暴露 接合焊盘的通孔;导电材料,填充所述通孔,用于将焊盘与外部电连接。所述多个接合焊盘 以矩阵形式排列。与外界电连接所需要的图案可以是球形栅格阵列封装的焊盘或智能卡接 触面。

通过
以下结合附图进行的描述,本实用新型的上述和其他目的和特点将会变得更 加清楚,其中图1是示出引线键合封装结构的示意图;图2是示出倒装片封装结构的示意图;图3是示出形成在临时载板上的芯片的示意图;图4是示出包封芯片的塑封料的示意图;图5是示出在塑封料上形成通孔的示意图;[0013]图6是示出导电材料填充通孔的示意图;图7是示出去除临时载板后半导体封装结构的示意图。
具体实施方式
以下,参照附图来详细说明本实用新型的实施例。参照图7,半导体封装结构包括半导体芯片1,半导体芯片1上设置有多个接合焊 盘2,半导体芯片1固定于临时载板5上,临时载板5被去除后,半导体芯片1的背面暴露于 空气中;塑封料3,设置在半导体芯片1上,包封半导体芯片1,塑封料上形成有与外界电连 接所需要的图案,所述图案上形成有暴露接合焊盘的通孔;导电材料4,填充所述通孔。导 电材料4用于将焊盘2与外部电连接。形成临时载板5的材料可包括玻璃或树脂。与外界 电连接所需要的图案可以是例如球形栅格阵列封装的焊盘(FBGA ball land)或智能卡接 触面(Card contact surface)等。与外界电连接所需要的图案可通过模具成型。形成半导体封装结构的过程包括如下步骤参照图3,首先在芯片1上设置多个接 合焊盘2,接合焊盘2可以以矩阵形式排列,将芯片1设置在临时载板5上;之后,参照图4, 用塑封料3将半导体芯片1包封,并形成与外界电连接所需要的图案;参照图5,在所述图 案上形成通孔以暴露接合焊盘;参照图6,用导电材料4填充通孔以与外界实现电连接;最 后,参照图7,去除临时载板5,使芯片背面暴露于空气中。所述半导体封装结构利用模塑通孔技术并采用无衬底封装,减小了封装尺寸,缩 短了互连距离,具有优良的电信号连接和良好的散热性能,实现了低成本的芯片尺寸封装。
权利要求一种半导体封装结构,其特征在于所述半导体封装结构包括半导体芯片,半导体芯片上设置有多个接合焊盘;塑封料,包封半导体芯片,芯片背面暴露于空气中,塑封料上形成有与外界电连接所需要的图案,所述图案上形成有暴露接合焊盘的通孔;导电材料,填充所述通孔,用于将焊盘与外部电连接。
2.如权利要求1所述的半导体封装结构,其特征在于,所述多个接合焊盘以矩阵形式 排列。
3.如权利要求1所述的半导体封装结构,其特征在于,与外界电连接所需要的图案是 球形栅格阵列封装的焊盘或智能卡接触面。
专利摘要本实用新型提供一种半导体封装结构,其特征在于所述半导体封装结构包括半导体芯片,半导体芯片上设置有多个接合焊盘;塑封料,包封半导体芯片,芯片背面暴露于空气中,塑封料上形成有与外界电连接所需要的图案,所述图案上形成有暴露接合焊盘的通孔;导电材料,填充所述通孔,用于将焊盘与外部电连接。所述多个接合焊盘以矩阵形式排列。所述半导体封装结构利用模塑通孔技术并采用无衬底封装,减小了封装尺寸,缩短了互连距离,具有优良的电信号连接和良好的散热性能,实现了低成本的芯片尺寸封装。
文档编号H01L21/50GK201655787SQ20102016787
公开日2010年11月24日 申请日期2010年4月6日 优先权日2010年4月6日
发明者阮春燕, 陈松, 马慧舒 申请人:三星半导体(中国)研究开发有限公司;三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1