一种绑定方法及装置与流程

文档序号:13839260阅读:709来源:国知局

本发明属于计算机技术领域,尤其涉及一种绑定方法及装置。



背景技术:

在对服务器进行性能压测的时候,为了保证压测达到服务器的最大性能即cpu利用率达到100%,通常会进行压测进程与cpu逻辑核绑定,绑定时一是要考虑逻辑核个数,二是要考虑逻辑核的排列情况。例如:某型号cpu有28个物理核core,56个逻辑核,进行压测时可启动28个进程,一个进程绑定2个逻辑核:如进程1绑定3(十六进制中3为0011,此处绑定意思为进程1使用第一、二位的逻辑核),进程2绑定c(十六进制中c为1100,此处意思为进程2绑定第三、四位的逻辑核),进程3绑定30(十六进制中30为00110000,此处意思为进程3绑定第五、六位的逻辑核),以此类推进行绑定。

但是purley平台下的cpu的逻辑核排列不是连续的,这就导致如果该进程绑定的位置上没有逻辑核,则该进程没有起到压测的作用,导致测试结果无效。

因此,迫切需要提供一种绑定方案来解决上述技术问题。



技术实现要素:

本发明提供一种绑定方法及装置,以解决上述问题。

本发明实施例提供一种绑定方法,包括以下步骤:获取非统一内存访问节点numanode中的cpu特征信息,其中,所述cpu特征信息包括逻辑核位置;

将各个进程与对应位置的逻辑核进行绑定。

本发明实施例还提供一种绑定装置,包括处理器,适于实现各指令;存储设备,适于存储多条指令,所述指令适于由所述处理器加载并执行;

获取非统一内存访问节点numanode中的cpu特征信息,其中,所述cpu特征信息包括逻辑核位置;

将各个进程与对应位置的逻辑核进行绑定。

本发明实施例提供以下技术方案:获取非统一内存访问节点numanode中的cpu特征信息,其中,所述cpu特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。

上述技术方案中,通过获取逻辑核位置并将各个进程与对应位置的逻辑核进行绑定,避免了cpu逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:

图1所示为本发明实施例1的绑定方法流程图;

图2所示为本发明实施例2的绑定装置结构图。

具体实施方式

下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

本发明通过使用coreinfo工具查看cpu特征信息、numanode个数;其中,所述cpu特征信息包括cpu型号、cpu主频、cpu物理核个数、逻辑核位置。然后根据显示的numanode个数和逻辑核位置进行进程绑定。

具体实现流程如下:

1)把coreinfo工具拷贝到要运行压测的服务器系统下,打开cmd命令窗口,找到coreinfo工具所在目录;

2)在cmd窗口中执行:coreinfo,回车后即显示当前服务器cpu信息;

也可以执行:coreinfo>cpuinfo.txt,在同目录下打开cpuinfo.txt进行查看;

3)在显示的结果中查找如下信息:

此处显示的numanode0和1为当前系统下的numanode数量,进行进程绑定时可根据这个数量进行分组;每个numanode下面显示的“*”代表每个numanode下的逻辑核位置:numanode0显示前56个逻辑核位置,numanode1显示了后56个逻辑核位置。

4)进行进程与逻辑核绑定,以numanode0后两个逻辑核为例:

绑定方法为:绑定方法:start/node[0,1]/affinity[3,c,30,c0…]后跟“压测进程”,例如:

start/node0/affinity3″specpower_ssj,jvm%i%of%jvms%″%java%%javaopti0ns_ssj%org.spec.power.ssj.specpowerssj-jvmid%i%-numjvms%jvms%-director%director_host%-setid%setid%。

本发明实施例采用coreinfo工具进行对逻辑核排列位置查看,并依此进行进程绑定,避免了cpu逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性,并且coreinfo工具适用于各个型号的处理器,兼容性高,使用方法简单快捷,有效提升了工作效率。

图1所示为本发明实施例1的绑定方法流程图,包括以下步骤:

步骤101:获取非统一内存访问节点numanode中的cpu特征信息,其中,所述cpu特征信息包括逻辑核位置;

进一步地,通过核信息查看工具即coreinfo工具获取非统一内存访问节点numanode中的cpu特征信息、numanode个数。

进一步地,根据所述numanode个数,对所述进程进行分组。

进一步地,所述根据所述numanode个数,对所述进程进行分组之后,还包括:

建立分组后的进程与numanode之间的对应关系。

进一步地,所述cpu特征信息还包括cpu型号、cpu主频、cpu物理核个数。

步骤102:将各个进程与对应位置的逻辑核进行绑定。

进一步地,将分组后的进程与numanode中对应位置的逻辑核进行绑定。

本发明实施例通过使用coreinfo工具查看cpu详细信息,包括cpu型号、cpu主频、cpu物理核个数、逻辑核位置、numanode个数等,然后根据显示的numanode个数和逻辑核的排列位置情况进行进程绑定,避免了cpu逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。

图2所示为本发明实施例2的绑定装置结构图,包括处理器,适于实现各指令;存储设备,适于存储多条指令,所述指令适于由所述处理器加载并执行;

获取非统一内存访问节点numanode中的cpu特征信息,其中,所述cpu特征信息包括逻辑核位置;

将各个进程与对应位置的逻辑核进行绑定。

进一步地,进一步地,通过核信息查看工具即coreinfo工具获取非统一内存访问节点numanode中的cpu特征信息、numanode个数。

进一步地,根据所述numanode个数,对所述进程进行分组。

进一步地,所述根据所述numanode个数,对所述进程进行分组之后,还包括:

建立分组后的进程与numanode之间的对应关系。

进一步地,将分组后的进程与numanode中对应位置的逻辑核进行绑定。

进一步地,所述cpu特征信息还包括cpu型号、cpu主频、cpu物理核个数。

本发明实施例提供以下技术方案:获取非统一内存访问节点numanode中的cpu特征信息,其中,所述cpu特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。

上述技术方案中,通过获取逻辑核位置并将各个进程与对应位置的逻辑核进行绑定,避免了cpu逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。

以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1