待嵌入板中的多层陶瓷电子元件及其制造方法以及具有多层陶瓷电子元件的印刷电路板的制作方法

文档序号:8499235阅读:423来源:国知局
待嵌入板中的多层陶瓷电子元件及其制造方法以及具有多层陶瓷电子元件的印刷电路板的制作方法
【专利说明】待嵌入板中的多层陶瓷电子元件及其制造方法以及具有多层陶瓷电子元件的印刷电路板
[0001]相关申请的交叉引用
[0002]本申请要求于2014年2月3日在韩国知识产权局提交的申请号为10-2014-0012189的韩国专利申请的优先权,其公开内容通过引用结合于此。
【背景技术】
[0003]本公开涉及一种待嵌入板中的多层陶瓷电子元件及其制造方法,还涉及一种具有多层陶瓷电子元件的印刷电路板。
[0004]随着电子电路已经变得高致密和高集成,在印刷电路板(PCB)上的用于无源元件的安装空间变得不足,为了解决这种缺陷,已经做出持续地努力使元件能够安装在板(即嵌入式装置)中。具体地,已经提出了多种用于将作为电容性元件的多层陶瓷电子元件安装到板中的方法。
[0005]在将多层陶瓷电子元件安装到板中的多种方法中的一者中,与用于多层陶瓷电子元件的相同的电介质材料用作用为板和铜线等的材料,用作用为多层陶瓷电子元件的电极。用于实施待嵌入板中的多层陶瓷电子元件的其它方法包括通过在板中形成具有高介电常数的聚合基片和电介质薄膜而形成待嵌入板中的多层陶瓷电子元件方法,以及将多层陶瓷电子元件安装在板中的方法等。
[0006]通常,多层陶瓷电子元件包括多个由陶瓷材料制成的电介质层,以及设在电介质层之间的内电极。通过将该多层陶瓷电子元件设置在板中,可以实现具有高电容的待嵌入板中的多层陶瓷电子元件。
[0007]在将多层陶瓷电子元件嵌入板中之后,使用激光形成转接孔以使多层陶瓷电子元件的外电极穿过树脂暴露,并且用镀铜填充转接孔以将多层陶瓷电子元件的外部电线和外电极彼此电连接。
[0008]在这种情况下,为了通过转接孔连接多层陶瓷电子元件的外电极和外部电线,需要形成具有预定或更大的长度的外部电极的带状表面。然而,在使用现有的浸溃法等形成具有预定或更大的长度的外部电极的带状表面的情况下,外电极的厚度变厚,使得由于外电极厚度的增加,不能保证陶瓷本体具有足够的厚度。由于待嵌入板中的多层陶瓷电子元件的整个芯片厚度小于不嵌入多层陶瓷电子元件的厚度,在外电极的带状表面形成为具有较大的厚度的情况下,陶瓷本体的厚度可以非常小,从而可能使芯片强度下降,并且可能导致损坏。
[0009]另外,当因多层陶瓷电子元件的陶瓷本体和外电极的厚度差而产生的台阶增大时,多层陶瓷电子元件和膜之间的间隙变大,使得发生分层的可能性进一步增大。因此,为了减少上述分层,需要减小外电极的厚度。
[0010][现有技术文献]
[0011](专利文献I)韩国专利公开号KR2011-0122008

【发明内容】

[0012]本公开一方面提供了一种待嵌入板中的多层陶瓷电子元件,在该多层陶瓷电子元件中,通过不允许增加外电极的厚度发生并且形成具有预定或更大的长度的用于通过转接孔将外电极连接至外部电线的外电极的带状表面,以增大陶瓷本体的整个芯片的厚度,还提供了一种制造该多层陶瓷电子元件的方法以及具有多层陶瓷电子元件的印刷电路板。
[0013]根据本公开的一个方面,一种多层陶瓷电子元件,该多层陶瓷电子元件包括:陶瓷本体,该陶瓷本体包括电介质层,并且具有沿长度方向的两个端表面、沿宽度方向的两个表面、以及沿厚度方向的两个表面;第一内电极和第二内电极,该第一内电极和第二内电极形成为交替地暴露于所述陶瓷本体的沿所述长度方向的两个端表面,所述第一内电极和第二内电极之间设有电介质层;导电图案层,该导电图案层形成在所述陶瓷本体的沿厚度方向的至少一个表面上;以及第一外电极和第二外电极,该第一外电极和第二外电极形成在所述陶瓷本体的沿所述长度方向的两个端表面上,所述第一外电极电连接至所述第一内电极,所述第二外电极电连接至所述第二内电极,其中,所述第一外电极和第二外电极延伸至形成在所述陶瓷本体的沿所述厚度方向的至少一个表面上的所述导电图案层上。
[0014]所述陶瓷本体的厚度可以等于或大于包括所述外电极的所述多层陶瓷电子元件的总厚度的80%。
[0015]包括所述外电极的所述多层陶瓷电子元件的总厚度可以为110 μ m或更小。
[0016]所述导电图案层可以包含从由铜(Cu)、镍(Ni)、钯(Pd)、钼(Pt)、金(Au)、银(Ag)和铅(Pb)所构成的组中选择的至少一者。
[0017]当延伸至所述导电图案层上并且形成在所述陶瓷本体的沿所述厚度方向的至少一个表面上的所述第一外电极和第二外电极的带状表面的厚度定义为tp时,可以满足tp ^ 20 μ m。
[0018]所述导电图案层可以形成为在所述陶瓷本体的沿所述厚度方向的至少一个表面的两端端部上彼此分离。
[0019]当延伸至所述导电图案层上并且形成在所述陶瓷本体的沿所述厚度方向的至少一个表面上的所述第一外电极和第二外电极的带状表面的宽度定义为BWl和BW2时,BWl和BW2中的每一者可以等于或大于所述陶瓷本体的长度的35%。
[0020]所述导电图案层和延伸至所述导电图案层上的所述第一外电极和第二外电极可以仅形成在所述陶瓷本体的沿所述厚度方向的一个表面上。
[0021]所述陶瓷本体可以包括活性层,该活性层包括所述第一内电极和第二内电极,以形成电容;以及上覆盖层和下覆盖层,该上覆盖层和下覆盖层形成在所述活性的上部和下部;并且当与所述陶瓷本体的一个表面相邻的所述覆盖层的厚度定义为tcl,且所述第一外电极和第二外电极的带状表面在所述一个表面上延伸至所述导电图案层上,并且与所述陶瓷本体的另一个表面相邻的所述覆盖层的厚度定义为tc2,且所述另一个表面上未形成有所述第一外电极和第二外电极的带状表面时,tcl/tc2可以小于I。
[0022]延伸至所述导电图案层上的所述第一外电极和第二外电极可以通过电镀形成。
[0023]根据本公开的另一方面,一种待嵌入板中的多层陶瓷电子元件,该待嵌入板中的多层陶瓷电子元件包括:陶瓷本体,该陶瓷本体包括电介质层,并且具有沿长度方向的两个端表面、沿宽度方向的两个表面、以及沿厚度方向的两个表面;第一内电极和第二内电极,该第一内电极和第二内电极形成为交替地暴露于所述陶瓷本体的沿所述长度方向的两个端表面,所述第一内电极和第二内电极之间设有电介质层;导电图案层,该导电图案层形成在所述陶瓷本体的沿厚度方向的至少一个表面上;以及第一外电极和第二外电极,该第一外电极和第二外电极形成在所述陶瓷本体的沿所述长度方向的两个端表面上,所述第一外电极电连接至所述第一内电极,所述第二外电极电连接至所述第二内电极,其中,所述第一外电极和第二外电极包括第一基电极和第二基电极以及镀层,所述第一基电极和第二基电极形成在所述陶瓷本体的沿所述长度方向的两个端表面上,所述镀层形成在所述第一基电极和第二基电极上,所述镀层延伸至形成在所述陶瓷本体的沿所述厚度方向的至少一个表面上的所述导电图案层上。
[0024]根据本公开的另一方面,一种待嵌入板中的多层陶瓷电子元件的制造方法,该制造方法包括:制备多个陶瓷基片;使用导电膏在每个所述陶瓷基片上形成内电极图案;通过堆叠其上形成有所述内电极图案的所述陶瓷基片,以形成内部包括彼此相对的第一内电极和第二内电极的陶瓷本体;压制并烧结所述陶瓷本体;以及使用导电膏在所述陶瓷本体的沿厚度方向的至少一个表面上形成导电图案;并且形成第一外电极和第二外电极,以使所述第一外电极和第二外电极与暴露于所述陶瓷本体的沿长度方向的两个端表面的所述第一内电极和第二内电极相接触,从而电连接至所述第一内电极和第二内电极,其中,所述第一外电极和第二外电极形成为延伸至形成在所述陶瓷本体的沿所述厚度方向的至少一个表面上的导电图案上。
[0025]形成所述第一外电极和第二外电极可以包括:在所述陶瓷本体的沿所述长度方向的两个端表面上形成第一基电极和第二基电极,并且在所述第一基电极和
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1