栅极驱动单元电路、阵列基板及显示装置制造方法

文档序号:2549982阅读:106来源:国知局
栅极驱动单元电路、阵列基板及显示装置制造方法
【专利摘要】本发明公开了一种栅极驱动单元电路、阵列基板及显示装置,属于显示【技术领域】,解决了现有技术中使用更多的G-COF导致成本较高的问题。该栅极驱动单元电路,包括第一选择单元和第二选择单元;第一选择单元的输入端和第二选择单元的输入端连接覆晶薄膜中的同一条栅极信号线,第一选择单元的输出端和第二选择单元的输出端分别连接两条栅线;在第一扫描周期,第一选择单元接收栅极信号线输出的高电平,并输出高电平,第二选择单元输出低电平;在第二扫描周期,第二选择单元接收栅极信号线输出的高电平,并输出高电平,第一选择单元输出低电平。本发明可用于高分辨率的液晶显示器中。
【专利说明】栅极驱动单元电路、阵列基板及显示装置

【技术领域】
[0001]本发明涉及显示【技术领域】,具体地说,涉及一种栅极驱动单元电路、阵列基板及显示装置。

【背景技术】
[0002]随着显示技术的发展,液晶显示器已经成为最为常见的显示装置。在液晶显示器中,由基板上纵横交错的栅线和数据线控制各个像素,以实现图像的显示。栅极驱动信号和数据信号是从液晶显示器中的控制芯片发出的,并利用覆晶薄膜(Chip On Film,简称C0F)将栅极驱动信号和数据信号分别传输至基板上的栅线和数据线。其中,覆晶薄膜可根据用途分为栅极覆晶薄膜(Gate-Chip On Film,简称G-C0F)和数据覆晶薄膜(Source-Chip OnFilm,简称 S-C0F)。
[0003]阵列基板上的一条栅线与G-COF中的一条栅极信号线连接,以接收栅极驱动信号。因为一个G-COF中栅极信号线的数量有限,而阵列基板上栅线的数量很多,所以液晶显示器中会使用至少两个G-C0F。随着当前液晶显示器的分辨率不断提高,阵列基板上栅线的数量也随之增加,因此也需要使用更多的G-COF来传输栅极驱动信号,导致了液晶显示器的成本较高的问题。


【发明内容】

[0004]本发明的目的在于提供一种栅极驱动单元电路、阵列基板及显示装置,以解决现有技术中使用更多的G-COF导致成本较高的问题。
[0005]本发明提供一种栅极驱动单元电路,包括第一选择单元和第二选择单元;
[0006]所述第一选择单元的输入端和所述第二选择单元的输入端连接覆晶薄膜中的同一条栅极信号线,所述第一选择单元的输出端和所述第二选择单元的输出端分别连接两条栅线;
[0007]在第一扫描周期,所述第一选择单元接收所述栅极信号线输出的高电平,并输出高电平,所述第二选择单元输出低电平;
[0008]在第二扫描周期,所述第二选择单元接收所述栅极信号线输出的高电平,并输出高电平,所述第一选择单元输出低电平。
[0009]进一步,该栅极驱动单元电路还包括复位单元;
[0010]所述复位单元的输入端连接所述栅极信号线,所述复位单元的输出端连接所述第一选择单元的输出端和所述第二选择单元的输出端;
[0011]在第三扫描周期,所述复位单元接收所述栅极信号线输出的低电平,并输出低电平。
[0012]优选的,所述第一选择单元包括第一晶体管和第一开关器;
[0013]所述第一晶体管的栅极和所述第一开关器的控制端连接选择信号线,所述第一晶体管的源极为所述第一选择单元的输入端,所述第一晶体管的漏极为所述第一选择单元的输出端,所述第一开关器的输入端连接低电平信号线,所述第一开关器的输出端连接所述第一晶体管的漏极;
[0014]在第一扫描周期,所述选择信号线输出高电平,使所述第一晶体管导通,所述第一开关器截止,所述栅极信号线输出的高电平通过所述第一晶体管输出;
[0015]在第二扫描周期,所述选择信号线输出低电平,使所述第一晶体管截止,所述第一开关器导通,所述低电平信号线输出的低电平通过所述第一开关器输出。
[0016]优选的,所述第二选择单元包括第二晶体管和第二开关器;
[0017]所述第二晶体管的栅极和所述第二开关器的控制端连接选择信号线,所述第二开关器的输入端为所述第二选择单元的输入端,所述第二开关器的输出端为所述第二选择单元的输出端,所述第二晶体管的源极连接低电平信号线,所述第二晶体管的漏极连接所述第二开关器的输出端;
[0018]在第一扫描周期,所述选择信号线输出高电平,使所述第二晶体管导通,所述第二开关器截止,所述低电平信号线输出的低电平通过所述第二晶体管输出;
[0019]在第二扫描周期,所述选择信号线输出低电平,使所述第二晶体管截止,所述第二开关器导通,所述栅极信号线输出的高电平通过所述第二开关器输出。
[0020]优选的,所述复位单元包括第三开关器;
[0021]所述第三开关器的输入端为所述复位单元的输入端,所述第三开关器的输出端为所述复位单元的输出端,所述第三开关器的控制端连接所述第三开关器的输入端;
[0022]在第三扫描周期,所述栅极信号线输出低电平,使所述第三开关器导通,所述栅极信号线输出的低电平通过所述第三开关器输出。
[0023]进一步,所述第一开关器、所述第二开关器或所述第三开关器中包括第三晶体管和第四晶体管;
[0024]所述第三晶体管的栅极为开关器的控制端,所述第三晶体管的源极输入高电平,所述第三晶体管的漏极输入低电平;
[0025]所述第四晶体管的栅极连接所述第三晶体管的源极,所述第四晶体管的源极为开关器的输入端,所述第四晶体管的漏极为开关器的输出端。
[0026]本发明还提供一种阵列基板,所述阵列基板上设置有若干栅线和上述的栅极驱动单元电路;
[0027]所述阵列基板中的两条栅线通过所述栅极驱动单元电路,与覆晶薄膜中的一条栅极信号线连接。
[0028]本发明还提供一种显示装置,包括彩膜基板和上述的阵列基板。
[0029]本发明带来了以下有益效果:使用本发明提供的栅极驱动单元电路,可以使G-COF中的一条栅极信号线通过第一选择单元和第二选择单元分别与两条栅线连接。在第一扫描周期,由第一选择单元将栅极信号线上的高电平输出至第一栅线,同时由第二选择单元向第二栅线输出低电平。在第二扫描周期,由第二选择单元将栅极信号线上的高电平输出至第二栅线,同时由第一选择单元向第一栅线输出低电平。
[0030]因此,本发明提供的技术方案实现了由G-COF中的一条栅极信号线驱动两条栅线,从而能够使G-COF的使用数量减少一半,显著降低了液晶显示器的制造成本。
[0031]本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

【专利附图】

【附图说明】
[0032]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
[0033]图1是本发明实施例提供的栅极驱动单元电路的示意图;
[0034]图2是本发明实施例提供的栅极驱动单元电路的电路图;
[0035]图3是图2中开关器的电路图;
[0036]图4是本发明实施例提供的阵列基板示意图。

【具体实施方式】
[0037]以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
[0038]如图1所示,本发明实施例提供一种栅极驱动单元电路,包括第一选择单元和第二选择单元。第一选择单元的输入端和第二选择单元的输入端连接覆晶薄膜(G-COF)中的同一条栅极信号线GN,第一选择单元的输出端和第二选择单元的输出端分别连接两条栅线。
[0039]本实施例中,G-COF中栅极信号线GN的高电平的持续时间为扫描周期的2倍,即在连续的两个扫描周期内,栅极信号线GN都输出高电平。在第一扫描周期,第一选择单元接收栅极信号线GN输出的高电平,并输出高电平,第二选择单兀输出低电平。在第二扫描周期,第二选择单元接收栅极信号线GN输出的高电平,并输出高电平,第一选择单元输出低电平(本发明实施例中所提及的高电平均为3.3V,低电平均为-7V)。
[0040]使用本发明实施例提供的栅极驱动单元电路,可以使G-COF中的一条栅极信号线GN通过第一选择单元和第二选择单元分别与两条栅线Gn、Gn+l连接。在第一扫描周期,由第一选择单元将栅极信号线GN上的高电平输出至Gn,同时由第二选择单元向Gn+Ι输出低电平。在第二扫描周期,由第二选择单元将栅极信号线GN上的高电平输出至Gn+Ι,同时由第一选择单兀向Gn输出低电平。
[0041]因此,本发明实施例提供的栅极驱动单元电路实现了由G-COF中的一条栅极信号线驱动两条栅线,从而能够使G-COF的使用数量减少一半,显著降低了液晶显示器的制造成本,以满足液晶显示器的高分辨率的需求。
[0042]进一步,本发明实施例提供的栅极驱动单元电路还包括复位单元。复位单元的输入端连接栅极信号线GN,复位单元的输出端连接第一选择单元的输出端和第二选择单元的输出端。
[0043]在第三扫描周期,复位单元接收栅极信号线GN输出的低电平,并输出低电平。通过设置复位单元,能够保证在栅极信号线GN输出低电平时,Gn和Gn+Ι也输出低电平,以避免串扰等不良现象。
[0044]如图2所示,本实施例中,第一选择单元具体包括第一晶体管Tl和第一开关器SI。Tl的栅极和SI的控制端a连接选择信号线Va,Tl的源极为第一选择单元的输入端,Tl的漏极为第一选择单元的输出端。SI的输入端b连接低电平信号线Vb,SI的输出端c连接Tl的漏极。其中,选择信号线Va输出的信号为幅值为3.3V/-7V的周期性方波,其周期为扫描周的2倍。
[0045]第二选择单元包括第二晶体管T2和第二开关器S2。T2的栅极和S2的控制端a连接选择信号线Va, S2的输入端b为第二选择单元的输入端,S2的输出端c为第二选择单元的输出端,T2的源极连接低电平信号线,T2的漏极连接S2的输出端C。
[0046]本实施例中,SI与S2的电路结构相同,如图3所示,开关器中包括第三晶体管T3和第四晶体管T4。T3的栅极为开关器的控制端a,T3的源极输入高电平(3.3V),电阻R为T3导通时的等效电阻,T3的漏极输入低电平(-7V)。T4的栅极连接T3的源极,T4的源极为开关器的输入端b,T4的漏极为开关器的输出端C。
[0047]开关器的工作原理为:当控制端a为高电平时,T3导通,使T4的栅极为低电平,T4截止,即开关器的控制端a为高电平时,输入端b与输出端c之间截止。当控制端a为低电平时,T3截止,使T4的栅极为高电平,T4导通,即开关器的控制端a为低电平时,输入端b与输出端c之间导通。
[0048]在第一扫描周期,选择信号线Va输出高电平,使Tl导通,SI截止,栅极信号线GN输出的高电平通过Tl输出至Gn。同时,选择信号线Va输出的高电平使T2导通,S2截止,低电平信号线Vb输出的低电平通过T2输出至Gn+1。
[0049]在第二扫描周期,选择信号线Va输出低电平,使Tl截止,SI导通,低电平信号线Vb输出的低电平通过SI输出至Gn。同时,选择信号线Va输出的低电平使T2截止,S2导通,栅极信号线GN输出的高电平通过S2输出至Gn+1。
[0050]进一步,本实施例中,复位单元包括第三开关器S3,S3的电路结构及工作原理与S1、S2相同。S3的输入端b为复位单元的输入端,S3的输出端C为复位单元的输出端,S3的控制端a连接S3的输入端b。
[0051 ] 在第三扫描周期,栅极信号线GN输出低电平,使S3导通,栅极信号线GN输出的低电平通过S3输出至Gn和Gn+1,以避免串扰等不良现象。
[0052]如图4所示,本发明实施例还提供一种阵列基板。该阵列基板I的显示区域11中设置有若干栅线和上述的栅极驱动单元电路(图中未示出),在阵列基板I的左侧设置有两个G-COF 2,在阵列基板I的上侧设置有四个S-COF 3,G-COF 2和S-COF 3通过引线区域12的扇形引线分别连接至显示区域11中的栅线和数据线。该阵列基板中的两条栅线可通过栅极驱动单元电路与G-COF 2中的一条栅极信号线连接,从而减少了 G-COF 2的使用数量。
[0053]本发明实施例还提供一种显示装置,可以为液晶电视、液晶显示器、手机、平板电脑等。该显示装置包括彩膜基板和上述实施例提供的阵列基板。
[0054]因为本发明实施例提供的阵列基板及显示装置,与上述本发明实施例提供的栅极驱动单元电路具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
[0055]虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属【技术领域】内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
【权利要求】
1.一种栅极驱动单元电路,包括第一选择单元和第二选择单元; 所述第一选择单元的输入端和所述第二选择单元的输入端连接覆晶薄膜中的同一条栅极信号线,所述第一选择单元的输出端和所述第二选择单元的输出端分别连接两条栅线.在第一扫描周期,所述第一选择单元接收所述栅极信号线输出的高电平,并输出高电平,所述第二选择单元输出低电平; 在第二扫描周期,所述第二选择单元接收所述栅极信号线输出的高电平,并输出高电平,所述第一选择单元输出低电平。
2.如权利要求1所述的栅极驱动单元电路,其特征在于,还包括复位单元; 所述复位单元的输入端连接所述栅极信号线,所述复位单元的输出端连接所述第一选择单元的输出端和所述第二选择单元的输出端; 在第三扫描周期,所述复位单元接收所述栅极信号线输出的低电平,并输出低电平。
3.如权利要求1所述的栅极驱动单元电路,其特征在于,所述第一选择单元包括第一晶体管和第一开关器; 所述第一晶体管的栅极和所述第一开关器的控制端连接选择信号线,所述第一晶体管的源极为所述第一选择单元的输入端,所述第一晶体管的漏极为所述第一选择单元的输出端,所述第一开关器的输入端连接低电平信号线,所述第一开关器的输出端连接所述第一晶体管的漏极; 在第一扫描周期,所述选择信号线输出高电平,使所述第一晶体管导通,所述第一开关器截止,所述栅极信号线输出的高电平通过所述第一晶体管输出; 在第二扫描周期,所述选择信号线输出低电平,使所述第一晶体管截止,所述第一开关器导通,所述低电平信号线输出的低电平通过所述第一开关器输出。
4.如权利要求1所述的栅极驱动单元电路,其特征在于,所述第二选择单元包括第二晶体管和第二开关器; 所述第二晶体管的栅极和所述第二开关器的控制端连接选择信号线,所述第二开关器的输入端为所述第二选择单元的输入端,所述第二开关器的输出端为所述第二选择单元的输出端,所述第二晶体管的源极连接低电平信号线,所述第二晶体管的漏极连接所述第二开关器的输出端; 在第一扫描周期,所述选择信号线输出高电平,使所述第二晶体管导通,所述第二开关器截止,所述低电平信号线输出的低电平通过所述第二晶体管输出; 在第二扫描周期,所述选择信号线输出低电平,使所述第二晶体管截止,所述第二开关器导通,所述栅极信号线输出的高电平通过所述第二开关器输出。
5.如权利要求2所述的栅极驱动单元电路,其特征在于,所述复位单元包括第三开关器; 所述第三开关器的输入端为所述复位单元的输入端,所述第三开关器的输出端为所述复位单元的输出端,所述第三开关器的控制端连接所述第三开关器的输入端; 在第三扫描周期,所述栅极信号线输出低电平,使所述第三开关器导通,所述栅极信号线输出的低电平通过所述第三开关器输出。
6.如权利要求3至5任一项所述的栅极驱动单元电路,其特征在于,所述第一开关器、所述第二开关器或所述第三开关器中包括第三晶体管和第四晶体管; 所述第三晶体管的栅极为开关器的控制端,所述第三晶体管的源极输入高电平,所述第三晶体管的漏极输入低电平; 所述第四晶体管的栅极连接所述第三晶体管的源极,所述第四晶体管的源极为开关器的输入端,所述第四晶体管的漏极为开关器的输出端。
7.—种阵列基板,所述阵列基板上设置有若干栅线和如权利要求1至6任一项所述的栅极驱动单元电路; 所述阵列基板中的两条栅线通过所述栅极驱动单元电路,与覆晶薄膜中的一条栅极信号线连接。
8.—种显示装置,包括彩膜基板和如权利要求7所述的阵列基板。
【文档编号】G09G3/36GK104332147SQ201410649963
【公开日】2015年2月4日 申请日期:2014年11月14日 优先权日:2014年11月14日
【发明者】徐枫程, 黄笑宇 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1