阵列基板上栅极驱动电路及使用所述电路的液晶显示器的制造方法

文档序号:9688721阅读:177来源:国知局
阵列基板上栅极驱动电路及使用所述电路的液晶显示器的制造方法
【专利说明】
【技术领域】
[0001]本发明涉及一种液晶显示器技术领域,且特别是涉及一种阵列基板上栅极驱动电路及使用所述电路的液晶显示器。
【【背景技术】】
[0002]由于液晶显示器(liquidcrystal display ,LCD)具有低福射、体积小及低耗能等优点,因此逐渐取代传统的阴极射线管(cathode ray tube,CRT)显示器,广泛地应用在笔记型计算机、个人数字助理(personal digital assistant ,PDA)、平面电视,或行动电话等
?目息广品上。
[0003]阵列基板上栅极驱动电路(Gate Driver On Array,简称GOA),是指利用现有的薄膜晶体管液晶显示器的阵列基板(Array)制程将栅级(Gate)行扫描驱动信号电路制作在阵列基板(Array)上,实现对栅级逐行扫描的驱动方式的显示技术。现有的GOA电路设计,使用较多的时钟(CK)信号线和晶体管,不利于窄边框的液晶显示器设计。而且在传统的窄边框GOA电路设计时,只能缩减单级GOA电路宽度的方式产生多级栅极驱动信号。但是,由于目前显示面板制程的限制,GOA电路的缩减相当困难。因此需要发展一种新式的栅极驱动架构,以解决上述的问题。

【发明内容】

[0004]有监于此,本发明的目的在于提供一种阵列基板上栅极驱动电路及使用所述电路的液晶显示器,通过输入模块、锁存模块以及信号处理模块,使用较少的时钟(CK)信号线和晶体管,有利于窄边框的液晶显示器设计。
[0005]为达到上述发明目的,本发明第一实施例中提供一种阵列基板上栅极驱动电路,适用于液晶面板,其特征在于,所述阵列基板上栅极驱动电路设有若干依序连接的栅极驱动单元,每一级栅极驱动单元包括:一输入模块,用以接收前级级传信号Q(N-1)、前级反相级传信号XQ(N-1)以及低电压信号,使所述输入模块产生本级中继信号TP(N)以及本级级传信号Q(N),其中N为正整数;一复位模块,电性连接所述输入模块,用以接收一复位信号、高电压信号以及低电压信号,使所述中继信号TP(N)以及本级级传信号Q(N)在初始状时清零复位,并且所述复位模块依据所述高电压信号以及所述中继信号TP(N)产生一控制信号;一锁存模块,电性连接所述复位模块,用以接收所述控制信号、第一时钟信号以及所述高电压信号,并且所述锁存模块依据所述控制信号以及第一时钟信号产生本级反相级传信号XQ(N);以及一信号处理模块,电性连接所述锁存模块,用以接收所述本级反相级传信号XQ(N)、所述低电压信号、第二时钟信号以及第三时钟信号,所述信号处理模块以所述本级级传信号Q(N)控制两个晶体管的开启状态,使所述两个晶体管分别通过所述第二时钟信号以及所述第三时钟信号以产生第N级栅极信号G(N)以及第N+1级栅极信号G(N+1)。
[0006]在一实施例中,所述的阵列基板上栅极驱动电路的至少三级依序连接的栅极驱动单元分别定义为前级栅极驱动单元、本级栅极驱动单元以及后级栅极驱动单元,所述前级栅极驱动单元形成所述前级级传信号Q(N-1)以及前级反相级传信号XQ(N-1),所述后级栅极驱动单元的锁存模块还设有一第二反相器,包括第二输入端以及第二输出端,所述第二输入端用以接收所述第一时钟信号以产生反相第一时钟信号,并且所述第二输出端输出反相第一时钟信号至所述第十源极以及所述第十一源极。
[0007]本发明第二实施例中提供一种阵列基板上栅极驱动电路,所述阵列基板上栅极驱动电路的信号处理模块包括:一第三反相器,包括第三输入端以及第三输出端,所述第三输入端用以接收所述本级反相级传信号XQ(N)以产生所述本级级传信号Q(N);—第一逻辑单元,耦接所述第三反相器,包括第一与非门以及连接所述第一与非门的第三组反相单元,所述第一与非门的两个输入端分别接收所述本级级传信号Q(N)以及所述第二时钟信号,以使所述第三组反相单元产生所述第N级栅极信号G(N);以及一第二逻辑单元,耦接所述第三反相器,包括第二与非门以及连接所述第二与非门的第四组反相单元,所述第二与非门的两个输入端分别接收所述本级级传信号Q(N)以及所述第三时钟信号,以使所述第四组反相单元产生所述第N+1级栅极信号G(N+1)。
[0008]本发明第三实施例中提供一种阵列基板上栅极驱动电路,包括:一输入模块,用以接收前级级传信号Q(N-l)、前级反相级传信号XQ(N-1)以及低电压信号,使所述输入模块产生本级中继信号TP(N)以及本级级传信号Q(N),其中N为正整数,其中所述前级级传信号Q(N-1)为所述阵列基板上栅极驱动电路的启动信号;一复位模块,电性连接所述输入模块,用以接收一复位信号、高电压信号以及低电压信号,使所述中继信号TP(N)以及本级级传信号Q(N)在初始状时清零复位,并且所述复位模块依据所述高电压信号以及所述中继信号TP(N)产生一控制信号;一锁存模块,电性连接所述复位模块,用以接收所述控制信号、第一时钟信号以及所述高电压信号,并且所述锁存模块依据所述控制信号以及第一时钟信号产生本级反相级传信号XQ(N);以及一信号处理模块,电性连接所述锁存模块,用以接收所述本级反相级传信号XQ(N)、第二时钟信号以及第三时钟信号,所述信号处理模块以所述本级级传信号Q(N)控制若干组晶体管的开启状态,使第一组晶体管通过所述第二时钟信号产生第一级栅极信号G( I),以及使其余各组晶体管通过所述第三时钟信号分别产生第二级栅极信号G(2)至第N级栅极信号G(N)。
【【附图说明】】
[0009]图1A-1B:为根据本发明第一实施例中阵列基板上栅极驱动电路的示意图。
[0010]图2:为根据本发明实施例中阵列基板上栅极驱动电路相对应的波形信号时序图。
[0011]图3A-3B:为根据本发明第二实施例中阵列基板上栅极驱动电路的示意图。
[0012]图4:为根据本发明第三实施例中阵列基板上栅极驱动电路的示意图。
【【具体实施方式】】
[0013]本发明说明书提供不同的实施例来说明本发明不同实施方式的技术特征。实施例中的各组件的配置是为了清楚说明本发明揭示的内容,并非用以限制本发明。在不同的图式中,相同的组件符号表示相同或相似的组件。
[0014]参考图1A-1B,图1A-1B为根据本发明第一实施例中阵列基板上栅极驱动电路的示意图。所述阵列基板上栅极驱动电路,适用于液晶面板的阵列基板上,所述阵列基板上栅极驱动电路设有若干依序连接的栅极驱动单元,每一级栅极驱动单元包括输入模块100、复位模块102、锁存模块104以及信号处理模块106,输入模块100电性连接复位模块102,复位模块102电性连接锁存模块104,锁存模块104电性连接信号处理模块106。
[0015]在图1A中,输入模块100用以接收前级级传信号Q(N-1)、前级反相级传信号XQ(N-
1)以及低电压信号VGL,使所述输入模块100产生本级中继信号TP(N)以及本级级传信号Q(N),其中N为正整数。复位模块102用以接收一复位信号SRE、高电压信号VGH(例如是正电压信号)以及低电压信号(例如是负电压信号)VGL,使所述中继信号TP(N)以及本级级传信号Q(N)在初始状时清零复位(reset),如图2的RS信号,并且所述复位模块102依据所述高电压信号VGH以及所述中继信号TP(N)产生控制信号SC。
[0016]如图1A所示,锁存模块104用以接收所述控制信号SC、第一时钟信号CKl以及所述高电压信号VGH,并且所述锁存模块104依据所述控制信号SC以及第一时钟信号CKl产生本级反相级传信号XQ(N)。信号处理模块106用以接收所述本级反相级传信号XQ(N)、所述低电压信号VGL、第二时钟信号CK2以及第三时钟信号CK3,所述信号处理模块以所述本级级传信号Q(N)控制两个晶体管的开启状态,使所述两个晶
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1