阵列基板及其制作方法以及显示装置的制造方法

文档序号:8338673阅读:167来源:国知局
阵列基板及其制作方法以及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,具体而言,涉及一种阵列基板、一种一种显示装置和一种阵列基板制作方法。
【背景技术】
[0002]现有的栅线屏蔽ADS (高级超维场转换技术)显示面板的结构,对栅线起3屏蔽作用的屏蔽电极I与像素区域的公共电极2相连,等效电路图如图1所示(屏蔽电极I和公共电极2等同于一条导线),而由于2屏蔽电极I位于栅线区域会受到栅线3信号的影响,进而屏蔽电极I会影响像素区域的公共电极2,受到影响的公共电极2会产生公共电极延迟,延迟在面板的不同位置会存在差异,例如图2所示。而在一个面板中,公共电极2延迟的差异会产生MURA(显示器工作时,像素矩阵表面可见的显示不完美)缺陷。

【发明内容】

[0003]本发明所要解决的技术问题是,当栅线区域对栅线起屏蔽作用的屏蔽电极在受到栅线传输信号影响时,不会对像素区域的公共电极造成影响。
[0004]为此目的,本发明提出了一种阵列基板,包括:
[0005]多条栅线和多条数据线,所述多条栅线和多条数据线限定多个像素区域,所述阵列基板还包括:
[0006]设置于栅线区域的屏蔽电极、设置于像素区域的公共电极和像素电极,所述屏蔽电极与所述公共电极同层设置且相绝缘。
[0007]优选地,若所述像素电极位于所述公共电极下方,所述像素电极为板状电极,所述公共电极为条状电极,
[0008]若所述公共电极位于所述像素电极下方,所述公共电极为板状电极,所述像素电极为条状电极。
[0009]优选地,还包括:
[0010]第一信号线,用于为所述屏蔽电极供电;
[0011]第二信号线,用于为所述公共电极供电,
[0012]其中,所述第一信号线和所述第二信号线电隔离。
[0013]优选地,还包括:
[0014]栅绝缘层,设置于所述栅线之上,
[0015]其中,所述屏蔽电极设置于所述栅绝缘层之上与所述栅线相对应的区域。
[0016]优选地,所述屏蔽电极的宽度大于或等于所述栅线的宽度。
[0017]优选地,所述屏蔽电极与所述公共电极的材料相同。
[0018]优选地,所述屏蔽电极与所述公共电极通过同一道工艺形成。
[0019]本发明还提出了一种显示装置,包括上述任一项所述的阵列基板。
[0020]本发明还提出了一种阵列基板制作方法,包括:
[0021]形成多条栅线和多条数据线,以使所述多条栅线和多条数据线限定多个像素区域;
[0022]形成像素区域的像素电极和公共电极;
[0023]在所述栅线所处区域与所述公共电极同层形成屏蔽电极,使所述屏蔽电极与所述公共电极相绝缘。
[0024]优选地,当形成的所述像素电极位于所述公共电极下方时,所述像素电极为板状电极,所述公共电极为条状电极,
[0025]当形成的所述公共电极位于所述像素电极下方时,所述公共电极为板状电极,所述像素电极为条状电极。
[0026]优选地,还包括:
[0027]形成电隔离第一信号线和第二信号线,使所述第一信号线为所述屏蔽电极供电,使所述第二信号线为所述公共电极供电。
[0028]优选地,还包括:
[0029]在所述栅线之上形成栅绝缘层,
[0030]则所述形成屏蔽电极包括:
[0031]在所述栅绝缘层之上与所述栅线相对应的区域形成所述屏蔽电极。
[0032]优选地,所述屏蔽电极的宽度大于或等于所述栅线的宽度。
[0033]优选地,所述屏蔽电极与所述公共电极的材料相同。
[0034]优选地,在形成所述公共电极的同时,形成所述屏蔽电极。
[0035]通过上述技术方案,当栅线中的电信号对屏蔽电极造成影响时,由于屏蔽电极与公共电极绝缘,屏蔽电极中的电信号变化不会对公共电极造成影响,使得显示面板上不同位置的公共电极延迟相同,避免了显示面板MURA缺陷的发生。
【附图说明】
[0036]通过参考附图会更加清楚的理解本发明的特征和优点,附图是示意性的而不应理解为对本发明进行任何限制,在附图中:
[0037]图1示出了现有技术中屏蔽栅线的电极与像素的公共电极相连的等效电路图;
[0038]图2示出了现有技术中面板上公共电极延迟差异分布示意图;
[0039]图3示出了根据本发明一个实施例的阵列基板的结构示意图;
[0040]图4示出了根据本发明一个实施例的屏蔽栅线的电极与像素的公共电极相绝缘的等效电路;
[0041]图5示出了根据本发明一个实施例的阵列基板制作方法的示意流程图。
[0042]附图标号说明:
[0043]1-屏蔽电极;2_公共电极;3_栅线;4_数据线。
【具体实施方式】
[0044]为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和【具体实施方式】对本发明进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
[0045]在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是,本发明还可以采用其他不同于在此描述的其他方式来实施,因此,本发明的保护范围并不受下面公开的具体实施例的限制。
[0046]如图3和图4所示,根据本发明一个实施例的阵列基板,包括:
[0047]多条栅线3和多条数据线4,多条栅线3和多条数据线4限定多个像素区域,阵列基板还包括:
[0048]设置于栅线区域的屏蔽电极1、设置于像素区域的公共电极2和像素电极,屏蔽电极I与公共电极2同层设置且相绝缘。
[0049]设置在栅线区域的屏蔽电极I可以屏蔽栅线3中流过电流时产生的电场对其他布线的影响。
[0050]当栅线3中的电信号对屏蔽电极I造成影响时,由于屏蔽电极I与公共电极2绝缘,屏蔽电极I中的电信号变化不会对公共电极2造成影响,使得显示面板上不同位置的公共电极延迟相同,每个像素区域的公共电极均可以从OV的基准电压开始充电,避免了显示面板MURA缺陷的发生。
[0051]需要说明的是,在本发明提出的阵列基板中还存在数据线4以及源极、漏极和有源层等结构,只是在图3中并没有全部标明,在此不再赘述。
[0052]一般地,若像素电极位于公共电极2下方,像素电极为板状电极,公共电极2为条状电极,
[0053]若公共电极2位于像素电极下方,公共电极2为板状电极,像素电极为条状电极。
[0054]通过将位于下部的像素电极设置为板状,将位于上部的公共电极设置为条状,或将位于下部的公共电极设置为板状,将位于上部的公共电极设置条状,可以保证阵列基板为ADS基板,S卩基于高级超维场转换技术(Advanced Super Dimens1n Switch)的基板。
[0055]由于基板中位于下部的像素电极或公共电极2为板状电极,而位于上部的公共电极2或像素电极为条状,使得像素电极与公共电极之间夹持的液晶分子呈水平排布方式,当外界施加压力时,液晶分子结构向下稍微下陷,但整体仍呈水平状,而现有技术中的软屏液晶分子则呈垂直排列状,当受到外界压力时下陷严重,会呈现“八”字型,且回复时间慢。本申请的基板中的液晶回复速度是软屏的10倍,即基板在遇到外力时,其中液晶分子结构坚固性和稳定性远远优于软屏,基本保持不变,在实物上则表现为按压无水波纹,无屏闪,画质更清晰,更稳定。
[0056]并且本申请中的基板相比其他液晶面板(例如TN面板),上下/左右可视角度均达到178° ;且色彩表现力更高,由于采用了摒弃导致亮度和色彩度降低的金属电极,采用最新高科技ITO透明电极技术,其能够增加开口率和亮度,从而较其他液晶屏(例如IPS面板),具备更高的光透过率和色彩度;另外本申请中的基板还可以采用多维场转换技术,以具备更高的液晶分子响应速度,避免拖尾和重影现象,可以更好的表现运动画面。
[0057]一般地,还包括:
[0058]第一信号线,用于为屏蔽电极I供电;
[0059]第二信号线,用于为公共电极2供电,
[0060]其中,第一信号线和第二信号线电隔离。
[0061]通过电隔离的第一信号线和第二信号线分别为屏蔽电极I和公共电极2供电,可以分别为屏蔽电极I和公共电极2提供不
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1