只读记录介质,再现装置和再现方法

文档序号:6752502阅读:210来源:国知局
专利名称:只读记录介质,再现装置和再现方法
技术领域
本发明涉及记录介质,如光盘,特别涉及到只读数据格式的记录介质。此外,本发明也涉及一种再现装置和一种再现方法,能够对只读记录介质以及记录/再现介质进行复制。
背景技术
作为记录和再现数字数据的技术,我们所知的是使用包括光磁盘在内的光盘来作为记录介质的数据记录技术。光盘的例子有CD(Compact Disk,压缩盘)、MD(Mini-Disk,迷你盘)和DVD(Digital Versatile Disk,数字多用途盘)。光盘是由盘片来实现的记录介质的通用名称,盘片是以塑料保护的金属薄片制成的、当反射光改变时可从其上读出信号的介质。
光盘有两种,即只读型和允许记录用户数据的可记录型。只读光盘的例子有已经知道的CD,CD-ROM和DVD-ROM。另一方面,可记录型光盘的例子有同样已知的MD,CD-R,CD-RW,DVD-R,DVD-RW,DVD+RW以及DVD-RAM。可以采用如光磁记录法、相变记录法或带色片改变法(pigment-film-change recording method)将数据记录在可读型光盘上。带色片改变法也被称为一次写入记录法,即只允许将数据记录在盘上一次,不允许将其它数据记录在已记录的数据之上。带色片改变法对于数据保存应用来说是最适宜的。另一方面,光磁记录法和相变法允许重写数据。因此,光磁记录法和相变法可以在各种应用中采用,如用于记录包括音乐数据、视频数据、游戏软件以及应用程序在内的各种内容。
此外,近几年发展起来的被称为DVR(Data & Video Recording,数据及视频记录)的高密度光盘充分提高了盘的记录容量。
DVR这种高密度光盘的结构包括在盘的厚度方向上约0.1毫米厚度的覆盖层。在此种结构中,在将405纳米波长的激光和NA 0.85物镜相结合的条件下对相变标记进行记录和再现。波长405纳米的激光就是所谓的蓝激光。该结构中有0.32微米的道距和0.12微米/信号位的线密度。在此结构中,使用64KB(kilobytes,千字节)大小的数据块作为记录/再现单元。在82%的格式效率下,直径为12厘米的盘可以记录23.3GB(gigabytes,吉字节)数量的数据,已记录的数据还可以再现。
此外,在相同格式下,如果线密度增加到0.112微米/信号位,盘的记录/再现容量可以提高到25GB。
另外,在包括多个记录层的多层结构中,可以实现盘的记录/再现容量的相当大的提高。举个例子,在包括记录层的多层结构中,记录/再现容量可以翻倍到46.6GB或50GB。
另外,在所述的不同光盘中的只读盘中,数据主要以预先在盘上创造的如压模凹坑式的凹坑来记录在误差校正块单元中,如以上所述,只读盘的例子是DVD-ROM。
此外,依照已知的只读盘的传统数据格式,数据是记录在不分开任何误差校正块的毗邻的区域上。在此种格式下,误差校正块是用作误差校正块单元,表示没有在块之间创建链区域(或缓冲区域)。
与只读盘很象,以将数据记录在和从可记录盘(或记录/再现盘)误差校正块单元再现。
然而在此种情况下,考虑到随机存取可记录性,可能在块之间创建链区域。
链区域的使用提供了可以通过硬件实现在记录/再现装置中对块进行随机存取的优点,这比不用链区域的数据格式更便宜。
另一方面,在将块记录在不被链区段打断的毗邻区域的方法中,直到读时钟信号的PLL(Phase Locked Loop,锁相环)进入稳定状态之前,读出数据的操作都是不稳定的,以至于会有生成读数据误差的危险。这是因为不存在链数据。因此,从随机存取性的观点看,此方法有弱点。
然而在只读盘的情况下,随机存取记录是不用考虑的。因此就不需要链区域。
主要为此原因,将只读盘和记录/再现盘认作是相同类型的盘。例如,用作只读盘的DVD-ROM和用作记录/再现盘的DVD-RAM可以被认作是相同类型的盘。其它的例子还有所述的作为高密度盘(DVR)的记录/再现盘和只读盘。
相同类型的所述盘需要有相互再现兼容性。然而,如果没有链区域的只读盘和有链区域的记录/再现盘在数据排列方法上有差异,兼容性就会不可避免地降低。
就是说,在此种情况下,对只读盘和记录/再现盘设计的再现装置需要拥有为只读盘建立的部件和为记录/再现盘建立的部件,该装置必须根据哪个盘用于数据再现,而从一套部件切换到另一套部件。这些部件包括定时生成电路、同步电路、其它类似的硬件、固件以及软件。
总之,为了维持兼容性,再现装置结构的负荷比较重。

发明内容
本发明的目标是实现让只读记录介质与记录/再现介质有着数据格式的高度兼容性。
本发明提供一种将只读数据记录为块序列的只读记录介质,每个块作为信息记录/再现单元,其中每个所述块具有用于前端缓冲区域的数据启动区、包括多个相继帧的串、以及用于后端缓冲区域的数据停止区,其中所述每个帧除了主数据外还包括同步数据;所述块以一数据格式记录在所述只读记录介质上,该数据格式至少包括记录在多个位置上的同步数据段,所述位置在所述前端和后端缓冲区域中互相分离,其被分别分配至在任何相继的两个所述块之间边界上的所述数据启动区和所述数据停止区,其间距等于所述相继的帧中同步数据间隙的长度。
此外,根据所述的数据格式,在缓冲区域中,同步数据段只记录在互相分离、间距上等于相继的帧中同步数据间隙的长度的位置上。这种形式的数据格式记录只读数据。
另外,缓冲区域里至少有一个同步数据段的数据图案与相继帧中同步数据的数据图案不同。
此外,在本发明提供的只读记录介质中,使用第二倒置间隙的数据图案作为记录于相继帧和缓冲区域中的同步数据,与之相对比的是使用第一倒置间隙的数据图案作为记录于记录/再现介质上的同步数据,记录/再现介质是允许数据记录并允许已经记录的数据进行再现的。与所述的本发明提供的只读记录介质很象,在记录/再现介质中数据是以每个都作为信息记录/再现单元的块序列形式记录在记录/再现介质上的,每个块有一个用于前端缓冲区域的数据启动区,一个包括多个相继帧的串,其中每个帧除了主数据外还包括同步数据,以及一个用于后端缓冲的数据停止区。
本发明提供的再现装置是用来再现来自使用第一倒置间隙的数据图案作为同步数据的记录/再现介质,以及使用第二倒置间隙的数据图案作为同步数据的只读记录介质数据的再现装置。
该再现装置包括读出装置,从安装在其上的记录介质上读出信息;数据解码装置,用于进行帧同步处理以及基于同步数据进行数据解码处理,从安装的记录介质上由所述读出装置所读出的信息中检测该同步数据;地址解码装置,基于同步数据进行帧地址检测处理,从安装的记录介质上由所述读出装置所读出的信息中检测该同步数据;以及控制装置,执行控制以完成在将所述只读记录介质用作所述安装的记录介质的情况下,通过检测所述第二倒置间隙的数据图案来检测所述同步数据的处理;以及在将所述记录/再现介质用作所述安装的记录介质的情况下,通过检测所述第一倒置间隙的数据图案来检测所述同步数据的处理。
本发明提供的再现方法是再现装置中采用的,用来再现来自使用第一倒置间隙的数据样本作为同步数据的记录/再现介质,以及使用第二倒置间隙的数据样本作为同步数据的只读记录介质数据的再现。再现方法包括以下步骤再现方法包括步骤确定所述再现装置上安装的记录介质是所述记录/再现介质还是所述只读记录介质;如果所述安装的介质是所述只读记录介质则通过检测所述第二倒置间隙的数据图案来进行检测所述同步数据的处理,或者如果所述安装的介质是所述记录/再现介质,则通过检测所述第一倒置间隙的数据图案来进行检测所述同步数据的处理;以及进行帧同步的处理,数据解码处理以及基于检测出的同步数据进行的帧地址检测处理。
本发明提供的所述只读记录介质采用的数据格式(或数据排列方法)包括缓冲区域,用于与在每个块前部和后部的记录/再现介质保持兼容,而这些块是作为从记录介质上记录和再现数据的单元。在块之前的缓冲区域用于数据启动区,在块之后的缓冲区域用于数据停止区。
此外,同步数据段是记录在用于数据启动区和数据停止区的缓冲区域中互相分离,间距在长度上等于相继帧中同步数据的间隙。因此,同步数据总是以相等的间隔出现在再现信号中。
此外,本发明提供的再现装置和再现方法能够对只读记录介质同步图案和记录/再现介质同步图案之间倒置间隙的差异进行复制。


图1是展示由本发明的实施例来实现RAM盘和ROM盘中使用的RUB(记录单元块,Recording Unit Block)的结构的说明图。
图2是展示RAM盘数据格式的说明图。
图3是展示由本实施例实现的ROM盘的典型数据格式①的说明图。
图4是展示由本实施例实现的RAM盘的典型数据格式②的说明图。
图5A是展示RAM盘中使用的帧同步的同步图案的说明图,图5B是展示帧同步图案在RAM盘中是以何种顺序排列的说明图。
图6A是对在ROM盘中使用的帧同步的同步图案的[例子1]进行展示的说明图,图6B是对帧同步图案在RAM盘中是以何种顺序排列进行展示的[例子1]的说明图。
图7A是对在ROM盘中使用的帧同步的同步图案的[例子2]进行展示的说明图,图7B是对帧同步图案在RAM盘中是以何种顺序排列进行展示的[例子2]的说明图。
图8A是对在ROM盘中使用的帧同步的同步图案的[例子3]进行展示的说明图,图8B是对帧同步图案在RAM盘中是以何种顺序排列进行展示的[例子3]的说明图。
图9A是对在ROM盘中使用的帧同步的同步图案的[例子4]进行展示的说明图,图9B是对帧同步图案在RAM盘中是以何种顺序排列进行展示的[例子4]的说明图。
图10A是对在ROM盘中使用的帧同步的同步图案的[例子5]进行展示的说明图,图10B是对帧同步图案在RAM盘中是以何种顺序排列进行展示的[例子6]的说明图。
图11A是对在ROM盘中使用的帧同步的同步图案的[例子6]进行展示的说明图,图11B是对帧同步图案在RAM盘中是以何种顺序排列进行展示的[例子6]的说明图。
图12是展示由本实施例实现的ROM盘的典型数据格式③的说明图。
图13是展示由本实施例实现的再现装置的框图。
图14是展示表示着当盘装于装置上时,再现装置所执行的操作的流程图。
具体实施例方式
在以下描述中,作为本发明提供的实现只读记录介质的实施例,将对只读光盘进行解释。此外,以下的描述也解释了能够从只读光盘和记录/再现盘上再现数据并允许在其上进行数据记录的再现装置。
要注意的是本实施例实现的只读光盘此后作为是ROM盘,记录/再现盘此后作为是RAM盘。以下面排列的章节来给出描述。
1.RAM盘的数据格式2.ROM盘的典型数据格式①3.ROM盘的典型数据格式②4.同步图案及其顺序5.ROM盘的典型数据格式③6.再现装置1.RAM盘的数据格式本实施例实现的ROM盘的一个目标是提供与RAM盘高度兼容的数据格式。为此,在对由本实施例实现的ROM盘的数据格式进行解释之前,先对RAM盘的数据格式进行解释。
将所述的RAM盘归于前面作为DVR盘而提及的高密度盘一类。
就是说,RAM盘是有着12厘米直径及在盘厚度方向上有大约0.1毫米厚度覆盖层结构的光盘。在此结构中,在将405纳米波长的激光和NA为0.85的物镜相结合的条件下对相变标记进行记录和再现。波长405纳米的激光就是所谓的蓝激光。该结构中有0.32微米的的道距和0.12微米/信号位的线密度。在此结构中,使用64KB(kilobytes,千字节)大小的数据块作为记录/再现单元。
用作DVR盘的RAM盘的记录/再现单元总共有498帧。156个符号×496帧组成了ECC(纠错码,error correction code)块(串),余下的2帧加到ECC块的前面和后面,作为其它用途中的PLL同步链区域。将该记录/再现单元称为RUB(Recording Unit Block)。
要注意到的是,在RAM盘的情况下,在盘上会创建有着摆动形状的凹槽。此摆动盘是用作记录轨道。凹槽的摆动形状包括称之为ADIP(Address InPre-groove,预凹槽寻址)的数据。就是说,通过检测嵌入在凹槽中的摆动信息,就可以获得盘上的地址。
在创建为记录轨道的摆动凹槽上,将记录标记作为相变标记来记录。相变标记通过典型地采用RLL(1,7)PP调制方法以0.12微米/信号位和0.08微米/信道信号位的线密度进行记录,其中RLL是行程长度限制(Run LengthLimited)的缩写,PP是奇偶保留/阻止重复最小转换游程(rmtr,repeatedminimum transition runlength)。
如果取1信道信号位作为1T,在最小标记长度2T的条件下,标记的长度是2T到8T的范围内。
图1展示作为再现信道数据单元(记录再现单元)使用的RUB的结构。
RUB是记录在由地址指定的作为盘上位置的预定位置上,排列成组以形成从数据记录起始位置开始的连续序列。图1展示了将RUB记录为以RUB地址A1起始的M块序列的情况。
RUB的结构是以包括2760个信道信号位的数据启动区(data run-in)为起始的。数据启动区在下文中也简化称为启动区。数据启动区后面跟着的是一组调制用户数据和同步图案的串。RUB的构造是以包括1104个信道信号位的数据停止区(data run-out)为终止的。下文中数据停止区也简化称为停止区。
启动区和停止区占据了称为链区域的区域。
如图所示,串包括496个帧,即帧0到帧495。在每一帧的头部都有帧同步FS(frame synchronization)。帧同步FS后是帧数据FD(frame data)。帧同步FS包括30个信道信号位。帧数据FD记录的用户数据。
图2是展示了在两个连续RUB之间的边界上的,作为由启动区和停止区占据的链区域的细节图示。
如图2(a)所示,跟随任何指定RUB的最后一帧(帧495)的停止区区段与跟随指定RUB的RUB的第一帧(帧0)之前的启动区区段相交迭。停止区和启动区占据着有着等于两个被记录的帧的总尺寸长度的间隔的链区域。换言之,当指定的RUB持续记录在跟随着前一个RUB的位置上时,位置是从前一个RUB停止区内的NSP(Nominal Start Point,名义起始点)起始,以使所指定的RUB的启动区与前一个RUB停止区的后端区段相交迭。
交迭区段在前一个RUB和最近写入的RUB之间没有间隙。
这个用作由停止区和启动区占据的链区域的两帧间隔可以由RUB缓冲区域的多种功能来提供。
例如,启动区是用于在数据记录/再现时引入PLL时钟信号的区域。此外,启动区可以用于数据记录时间内,激光功率的自动功率控制(APC,Auto PowerControl),例如,假如启动区域在记录时间对交迭具有保护区域,则该区域可以用于对光源功率的自动控制来记录信号图案。
停止区域也可以有许多用途。与启动区很象,停止区是应付记录位置变化的缓冲区域,该变化是由SPS和记录起始位置精度产生的。要注意的是,代表标准位置移动(standard position shift)的SPS意味着位置移动,这是由于每个记录单元块的起始位置从标称起始位置(NPS)移动一个对应随机数量的信道信号位的距离,以阻止由于重复执行的记录操作使盘过度恶化而发生的。
基于时间,停止区也可以作为对如再现时间中Viterbi解码过程和波形均衡过程这样耗时过程进行缓冲的缓冲区域。如果停止区有信号处理时间控制的结束标签,后同步信号可以用于记录再现时钟信号的PLL的信号图案。正如该图案,对用于再现时间中Viterbi解码过程和波形均衡过程这样耗时的过程的再现时钟信号的PLL,使用重复图案最优化是很理想的。
此外,在块记录操作的最后,停止区可以用于激光功率的自动功率控制。
图2(b)是展示在停止区中的数据DRO和在启动区中的数据DRI的图示。典型地,由数据DRO和DRI段占据的区域可以用于为所述用途于此处提供的数据和图案。
如图2(a)和2(b)所示,包含着停止区和启动区的链区域用于记录同步数据段S1、S2和S3,以及6-被重复的-9T图案(9T×6图案)。
后面会详细描述到,包括在所述每个帧中的帧同步FS都包括2-相继的-9T同步图案。相似地,同步数据段S1,S2和S3每一个也都包括2-相继的-9T同步图案。
包括着同步数据段S1,S2及第一帧(帧0)头部的帧同步FS的三个同步图案的区段允许建立高可靠度的帧同步。就是说,在再现时间,启动区段首先用于引入PLL时钟信号。然后,包括着同步数据段S1,S2及FS的区段用来引入帧。
此外,包括在停止区的6-被重复的-9T图案是作为检测再现块数据终点的图案。就是说,再现装置能够通过检测RUB中6-被重复的-9T图案这独一无二的图案来检测块的终点。
此种RAM盘的数据格式有如下属性●数据记录在RAM盘的RUB单元。在向RUB单元记录和再现数据的过程中,链区域的发挥的是改善随机存取性的缓冲的功能。
●由于作为所述移动起始位置的结果而获得的SPS,盘可以避免由重复执行对盘进行重写入相同数据的操作而导致的恶化。因为链区域发挥缓冲区域的功能,该SPS操作就可以执行。
●在再现时间,再现PLL时钟信号是由使用启动区和帧带来的,帧是由使用同步数据段S1,S2及有高可靠度的FS带来的。
●链区域中同步数据的帧间间隙与如帧0到495的帧区段间的均匀间隙是不同的。就是说,在对应着与两帧大小相等的链区域中的第二帧的头部的位置是不包括同步数据的。这是因为在RAM盘中,记录单元到最后是完全以RUB单元组成的,以使链区域不必象有着均匀的帧区段间间隙的帧同步那样包括相同的帧间间隙。此外,这也是因为启动区和停止区区段互相交迭,并执行了SPS操作。其它原因包括以下因素对于在对应第二帧头部的大致位置引入时钟信号,提供短倒置间隙形式的数据图案是很理想的;以及,在此位置上存在9T大小的长倒置间隙形式的同步是不合适的。在图2中,对应于第二帧头部的位置是包括在启动区数据DRI中的位置。
要注意的是,在RAM盘中,地址可以由摆动凹槽获得。因此,帧中记录的地址的重要性比起ROM盘来相对要小。
此外,盘的转速可以由嵌入于摆动凹槽内的信息获得。这意味着在数据阵列中有规律地出现同步是不必要的。就是说,由出现同步的间隔来检测转速是不必要的。由此,链区域中同步数据外表间隙是不规律的这一因素不会导致问题。
2.ROM盘的典型数据格式①下述解释的是由本实施例实现的ROM盘的第一个典型数据格式①,该数据格式与前述的RAM盘的数据格式是高度兼容的。
考虑到RAM盘的兼容性时,首先,可能想到是有着与图2所示的RAM盘的数据格式完全相同的数据格式的ROM盘。就是说,RAM盘的数据格式是以包括停止区和启动区的链区域提供的,链区域包括如图2所示的同步数据段S1、S2和S3,以及6-被重复的-9T图案(9T×6图案)。
然而,通过提供这种数据格式,链区段中同步的外表间隙变得不规律了,引发了下面的问题。
在ROM盘的情况下,盘的表面不形成摆动凹槽。反之,会在ROM的表面上形成作为凹坑阵列的轨道。就是说,ROM盘的地址和转速都不可能从这种摆动凹槽中检测出来。由此,在ROM盘的情况下,同步数据用于生成轴PLL的定时信号。这是因为同步有规律地在连续帧区段、甚至在异步状态出现,以使同步外表间隙可以用作指示转速的信息。因此,基于同步检测,可以进行轴转动控制。
在此情况下,停止区和启动区区段中同步外表间隙不规律这一因素使得正确地获得链区段的定时信号是不可能的。于是,在链区段中获取的定时信号是不正确或不准确的。不正确或不准确的定时信号引发了问题,即在使用同步图案的轴PLL中,相位误差信号没有正确地生成。
此外,为了应付链区段中不规律的同步,有必要制作同步电路来跟上不规律同步的可变同步区段,结果使同步电路不可避免地在规模上变得复杂而庞大。于是,从引入同步的观点看,也会引发问题。
据此,在本实施例中,ROM盘的数据格式如下设置。
首先,将本实施例实现的ROM盘的RUB结构设置成与图1所示的结构相同。就是说,RUB包括用作缓冲区域的启动区,由帧0到495这496个帧组成的串,以及也用作缓冲区域的停止区。
图3是特别展示本实施例实现的ROM盘的链区段细节的图示。
如图3(a)所示,有着包括停止区和启动区的两个帧大小的链区域是在链区域之前帧的最后一阵(帧495)与链区域之后下个RUB的第一帧(帧0)之间的间隔。
RUB的后端是包括如图3(a)所示的1104个信道信号位的后区域。这个后区域就是停止区。
在另一方面,RUB的前端是包括828个信道信号位的缓冲区域和包括1932个信道信号位的预帧(pre frame)。这个前端就是启动区。
前述的包括停止区和启动区的链区域(或缓冲区域)与RAM盘是相同的,提供了与RAM盘相兼容的优点。
如图3(a)和3(b)所示,将包括停止区和启动区的链区域用作以与如图2所示的RAM盘数据格式的相同方式来记录同步数据段S1、S2和S3,以及6-被重复的-9T图案(9T×6图案)。
然而在ROM盘的数据格式的情况下,链区域也包括如图所示的同步数据SA。
在图3(b)中很明显,同步数据SA是在由有着两帧大小的链区域的第二帧所占据的片段的头部位置。
另一方面,同步数据S3是在有着前述两帧大小的链区域的第一帧所占据的片段的头部位置。在此方式下,链区域中的同步数据S3和同步数据SA,以及每帧(帧0到495)头部位置的帧同步FS都在等间隔的位置上作为同步图案出现。等间隔是指每个都有着一帧长度的间隔。
要注意到的是,图3(b)中所示的每个阴影的区域都可以是任何记录的数据或记录的图案。如果阴影区域是用来记录引入再现时钟信号图案的,举例来说,有着相对短倒置间隙的图案可在其上记录。
此外,预定的控制数据及/或预定的伪数据也可以在其上记录。
通过对所述由本实施例实现的ROM盘的数据格式进行构造,可以获得以下效果。
●通过链区域,可以进行与RAM盘共有的帧解码过程,提供与RAM盘相兼容的优点。此外,链区域也提供了极好的随机存取性。就是说,可以轻松设计RAM和ROM盘的再现装置,从而简化装置并减少装置的费用。
●在RAM盘中将同步数据SA记录在从起点开始就没有数据被特别指定的位置上,因此,同步数据SA对RAM盘的数据格式几乎不会有影响。
●既然同步图案对于包括在链区域中作为以同步数据S3起始的帧的第一帧以及在链区域中作为以同步数据SA起始的帧的第二帧来说的每一帧都是有规律地生成的,数据格式在帧同步保护和引入帧同步的操作中是有价值的。
●既然ROM盘没有摆动凹槽,轴转速信息可以基于同步检测来获取,由于同步图案是按每帧有规律地生成,所述同步检测可以很好地进行。就是说,此数据格式为通过使用同步图案的轴PLL生成相位误差信号提供了优点。特别地,轴转速信息甚至可以在PLL同步状态,从生成同步图案的间隔中获取到。
3.ROM盘的典型数据格式②
以下描述解释了本实施例实现的更好的ROM盘典型的数据格式②。
同样在这种情况下,将由本实施例实现的ROM盘RUB结构与图1所示RAM盘的结构设置为相同的。就是说,RUB包括用作缓冲区域的启动区,由帧0到495这496个帧组成的串,以及也用作缓冲区域的停止区。
图4是特别展示由本实施例实现的ROM盘的链区段细节的图示。
如图4(a)所示,包括停止区和启动区的有着两个帧大小的链区域是在链区域之前帧的最后一阵(帧495)与链区域之后下个RUB的第一帧(帧0)之间的间隔。
RUB的后端是包括如图4(c)所示的1104个信道信号位的后区域。这个后区域就是停止区。
在另一方面,RUB的前端是包括828个信道信号位的缓冲区域和包括1932个信道信号位的预帧。这个前端就是启动区。
前述的包括停止区和启动区的链区域(或缓冲区域)与RAM盘是相同的,提供了与RAM盘相兼容的优点。
如图4(a)和4(b)所示,包括停止区和启动区的链区域不以如图2所示的RAM盘数据格式的相同方式来记录同步数据段S1、S2,以及6-被重复的-9T图案(9T×6图案)。
链区域也包括图中所示的同步数据SA和S3。
在图4(b)中很明显,该同步数据SA是位于在由有着两帧大小的链区域的第二帧所占据的片段的头部位置。
另一方面,同步数据S3是位于在前述有着两帧大小的链区域的第一帧所占据着的片段的头部位置。在此方式下,链区域中的同步数据S3和同步数据SA,以及每帧(帧0到495)头部位置的帧同步FS都在等间隔的位置上作为同步图案出现。等间隔是指每个都有着一帧长度的间隔。
就是说,包括在ROM盘典型数据格式①中的同步数据段S1、S2,以及6-被重复的-9T图案(9T×6图案)是排除在典型数据格式②之外的。
要注意到的是,图4(b)中所示的每个阴影的区域都可以是任何记录的数据或记录的图案。如果阴影区域是用来记录引入再现时钟信号图案的,举例来说,有着相对短倒置间隙的图案可在其上记录。此外,预定的控制数据及/或预定的伪数据也可以在其上记录。
通过对所述由本实施例实现的ROM盘的数据格式进行构造,可以获得以下作用。
●通过提供链区域,可以进行与RAM盘共有的帧解码过程,提供与RAM盘相兼容的优点。此外,链区域也提供了极好的随机存取性。就是说,可以轻松设计RAM和ROM盘的再现装置,从而简化装置并减少装置的费用。
●同步数据SA记录在RAM盘从起点开始就没有数据被特别指定的位置上,因此,同步数据SA对RAM盘的数据格式几乎不会有影响。
●既然同步图案是对于包括在链区域中作为以同步数据S3起始的帧的第一帧以及在链区域中作为以同步数据SA起始的帧的第二帧来说的每一帧都是有规律地生成的,数据格式在帧同步保护和引入帧同步的操作中是有价值的。
●既然ROM盘没有摆动凹槽,轴转速信息可以基于同步检测来获取,由于同步图案是按每帧有规律地生成,所述同步检测可以充分地进行。就是说,此数据格式为通过使用同步图案生成轴PLL的相位误差信号提供了优势。特别地,轴转速信息甚至可以在PLL同步状态,从生成同步图案的间隔中获取到。
●在所述典型数据格式①中,除了帧间隔处的同步数据段SA和S3,链区域也包括同步数据段S1、S2,以及每个都是同步数据图案的6-被重复的-9T图案(9T×6图案)。然而作为同步图案,同步数据段S1、S2,以及6-被重复的-9T图案(9T×6图案)是不规律出现的,由此干扰了轴PLL的相位误差信号的生成。在某些情况下,同步数据段S1、S2,以及6-被重复的-9T图案造成了对在相等间隔生成的同步图案的不正确识别,以及由此对转速误差信息的不正确检测。因此,从第二典型数据格式中消除同步数据段S1、S2,以及6-被重复的-9T图案对于轴PLL的相位误差信号的生成有很大的好处。要注意到的是,正如对RAM盘数据格式的描述所解释的,同步数据段S1和S2是作为改善引入帧性能的同步数据提供的。然而,在用于连续记录用户数据的ROM盘的情况下,对每个RUB单元来说引入帧性能不是那么重要的。因此,同步数据段S1和S2是不那么重要的。通过使用6-被重复的-9T图案来检测RUB的终点对于ROM盘来说也不是那么有意义的。由此,消除同步数据段S1、S2,以及6-被重复的-9T图案不会引发问题。
4.同步图案及其顺序在ROM盘典型数据格式②及其典型数据格式①中,例如,作为同步图案,为每一帧(帧0到495)提供的帧同步FS以及包括在链区域中的同步数据段SA和S3都是在帧间隔处有规律地生成。
在RAM盘的情况下,分配给每帧的帧号码可以从该帧的帧同步FS中检测出来。
出于数据内部编址的目的,将组成RUB的多个帧分成16个、每个都是物理扇区的地址单元。既然RUB包括496个帧,则组成RUB的16个物理扇区每个都包括31个帧。
包括31个RUB的帧的物理扇区每个都包括该物理扇区在RUB中的记录地址。典型地,物理扇区的地址是记录在RUB开头前三帧中的预定位置,即帧0、1和2。
通过检测帧同步FS的图案,可以检测出分配给组成物理扇区的31个帧的帧号码0到30,从而确定每一帧的地址。就是说,获得帧的数据内部地址是可能的,该地址是作为分配给帧的帧号码和分配给包含该帧的RUB物理扇区的扇区号码的组合。
<RAM盘的帧同步>
解释ROM盘的帧同步之前,首先描述RAM盘的帧同步。
包括30个信道信号位的帧同步FS是处于每一个组成RUB的帧,即帧0到495的头部。
如图5A所示,帧同步FS是7个指定的同步图案FS0到FS6中的一个。
同步图案FS0到FS6每个都包括24信号位长的同步主体以及6信号位长的同步ID。同步主体是不遵守RLL(1,7)PP调制规则的24信号位图案。另一方面,同步ID是用于识别的签名。
同步图案是由经调制的信号位确定的。图5A所示信号位例子中的“1”表示信号的倒置。在将这样的帧同步码记录到盘上的操作前,将帧同步码转换成NRZI信道信号位流。就是说,同步主体是“01010000000010000000010”,并成为图中所示的在“1”处倒置的两个连续9Ts的图案。
同步图案FS0到FS6有着相同的同步主体,并且依据互相不同的同步ID互相区别。
如上所述,将包含496个帧的RUB分成16个每个包含31个帧的物理扇区。这31个帧可以通过使用附加到帧上的帧同步FSes来识别。
然而,7种FS对于识别31个帧是不够的。因此,将7种帧同步FS,即同步图案FS0到FS6按预定的顺序排列到31个帧中,通过同步图案的顺序上的前/后组合来对帧进行识别。
如图5B所示,将同步图案FS0分配给每个物理扇区的第一帧,即帧号码为0的帧。将其它的帧同步图案FS1到FS6分配给图示中帧号码从1到30的其它帧。
如图5B所示,将帧同步FS的同步图案FS0到FS6以确定的顺序分配到31个帧上,从而使任何一个指定的帧都可以从包括附加到指定帧的FS(帧同步)类型和附加到指定帧前一帧的FS(帧同步)类型的组合中识别出来。具体来说,帧号码n可以从附加到指定帧的同步图案和附加到任何有着帧号码(n-1)、(n-2)、(n-3)或(n-4)的前一帧的同步图案的组合中识别出来。
例如,假定分配给当前帧的帧号码为5,即假定当前帧是第5帧。在此情况下,即使分配给前面第一、第二和第三帧的FS(帧同步)类型都丢失了,就是说,即使同步图案FS1、FS2和FS3都丢失了,分配给当前帧的帧号码,即分配给第5帧的帧号码5也可以从附加到前一帧的FS(帧同步)类型和附加到当前帧的FS(帧同步)类型的组合中,即从附加到第4帧的同步图案FS3和附加到第5帧的同步图案FS1中识别出来。这是因为同步图案FS1只是在图5B中的指定位置,即帧号5跟随帧号4的位置上跟随同步图案FS3。
要注意的例外是,同步图案FS0在RAM盘每个链区域的头部是作为同步数据S3的。而图中没有显示出同步图案FS0在RAM盘每个链区域的头部是作为同步数据S3。
<ROM盘的典型帧同步[例1]>
以下描述分别解释了可应用于典型数据格式①和②能被如图3和4所示的ROM盘所采用的不同帧同步。
图6A和6B展示了典型的帧同步[例1]。如图6A所示,典型帧同步[例1]是如RAM盘帧同步一样的7个定义了的同步图案FS0到FS6。
如图6B所示,将帧同步的同步图案FS0到FS6以识别任何帧的顺序分配给31个帧。就是说,同步图案FS0和FS6是以同样的识别帧的目的与分配给帧的帧号码相关联的。
同步图案FS0是作为如图3和4所示的链区域的同步数据S3使用的。
对于同步数据SA,使用了同步图案FS1到FS6的任何一个。可选地,将包括两个连续9T图案作为不被同步ID跟随的同步主体使用也是可能的。
通过使用典型帧同步[例1],可以进行与RAM盘共有的帧同步过程。因此,典型帧同步[例1]提供了兼容性的优点。
<ROM盘的典型帧同步[例2]>
如图7A和7B所示的典型帧同步[例2]。如图7A所示,第二典型帧同步FS的同步主体为“01000000000100000000010”。就是说,使用了10T图案。
除了使用10T图案作为同步主体,典型帧同步[例2]与典型帧同步[例1]相同。更明确地讲,将同步图案FS0到FS6用作FS(帧同步)类型,并通过和典型帧同步[例1]相似的方式与0到30帧号码,同步数据S3和同步数据SA相关联。
如上所述,在ROM盘的情况下,可以从同步间隔获得轴转速信息,数据的倒置间隙为2T到8T。
作为同步图案使用的9T图案对于再现信号的PLL是有优点的。如果轴PLL的相位误差信号是甚至基于异步状态的同步检测来获取的,然而具有最大8T和9T图案长度的数据和用作同步图案的9T图案最可能导致不正确的同步检测。就是说,在没有锁住轴PLL的阶段,同步检测的间隙根据转速而不同。然而在此情况下,很有可能把数据的8T区段不正确地识别为同步图案。不锁住轴PLL阶段的例子是轴转速没有被设定在预定值的阶段。
考虑到所述因素,使用10T图案来作为ROM盘的同步图案FS0到FS6是理想的。就是说,降低不正确地识别数据8T区段的可能性是可能的,10T图案对于轴PLL的定时检测是有优势的。
<ROM盘的典型帧同步[例3]>
如图8A和8B所示的典型帧同步[例3]。作为帧同步FS的同步图案,典型帧同步[例3]除了包括用在RAM盘中的同步图案FS0到FS6之外,还包括同步图案FS7。
更确切地讲,作为通过使用同步ID来互相区别的同步图案中的一个,除了如图8A所示的帧同步FS的同步图案FS0到FS6外,还提供了同步图案FS7。
要注意同步主体是9T图案。
如图8B所示,同步图案FS0到FS6是以与RAM盘相似的方式分配给0到30帧号码。
同步图案FS0是用作链区域同步数据S3的。然而在典型帧同步[例3]的情况下,同步图案FS7是用作链区域同步数据SA的。
在所述典型帧同步[例1]的情况下,同步图案FS0到FS6是主要用以给出与RAM盘基本相同的帧同步。
在RAM盘的情况下,能够使用帧同步FS来识别物理扇区内的帧是足够用了。在有关帧识别中,再考虑链区域是不必要的。此外,假如对帧号码的检测是不准确的,则可以从嵌入到摆动凹槽的ADIP地址中获取准确的地址。
在此概念的基础上,对同步图案FS0到FS6进行设置,从而到最后可以识别31个帧。
同样是在ROM盘的情况下,如果基于能够识别组成RUB物理扇区的每一个帧是足够好的这一概念,那么可以认为典型帧同步[例1]或[例2]是恰当的帧同步。
如果认为检测出的同步图案的使用也可以作为识别链区域中同步数据段S3和SA的应用,而仅通过采用典型帧同步[例1]或[例2],就会有许多不能识别同步数据段S3和SA的相关情况。
就是说,将帧同步的同步图案FS0到FS6以预定的顺序分配到31个帧上,以使帧中指定的任何一个帧都可以从包括附加到指定帧的同步图案和附加到指定帧之前4帧中任何一帧的同步图案的组合之中识别出来。换言之,将帧同步的同步图案FS0到FS6以此顺序分配到0到30帧号码上,以此顺序附加到帧的同步图案的组合在所有帧号码中都从不会重复。
然而,如果将所述规则应用到作为同步数据段S3和SA的任何同步图案的使用中去,同步图案的组合也许会重复,在某些情况下就不可能对帧进行识别。
为了解决此问题,如果同步数据S3和SA也用作识别帧的同步图案,那么在如典型帧同步[例3]的情况下,会使用新的同步图案FS7来作为同步数据SA。
<ROM盘的典型帧同步[例4]>
在图9A和9B示出典型帧同步[例4]。如图9A所示,在典型帧同步[例4]中,使用10T图案作为帧同步FS的同步主体。
除了作为同步主体使用10T图案外,典型帧同步[例4]与典型帧同步[例3]相同。更明确地讲,同步图案FS0到FS7是作为FS(帧同步)类型使用并且与0到30帧号码相关联,而同步图案FS0和FS7以与典型帧同步[例3]相似的方式分别用作同步数据S3和同步数据SA。
正如先前对典型帧同步[例2]的描述所解释的,10T图案的使用对轴PLL的定时检测是有好处的。
<ROM盘的典型帧同步[例5]>
如图10A和10B示出典型帧同步[例5]。作为帧同步FS的同步图案,典型帧同步[例5]除了包括用在RAM盘中的同步图案FS0到FS6之外,还包括同步图案FS7。
更确切地讲,作为通过使用同步ID来互相区别的同步图案中的一个,除了如图10A所示的帧同步FS的同步图案FS0到FS6外,还提供了同步图案FS7和FS8。要注意的是同步主体是9T图案。
如图10B所示,同步图案FS0到FS6是以与RAM盘相似的方式分配给0到30帧号码的。
然而,除了RUB的第16个物理扇区里最后的帧号码30,每个物理扇区的帧号码30都与同步图案FS2相关联。就是说,只是对于帧495,同步图案FS7是附加到RUB的最后一帧(帧495),以取代同步图案FS2。
此外,同步图案FS8和FS7分别用作包括在链区域的同步数据段S3和SA。
既然新的同步图案FS7是用作在典型帧同步[例3]和[例4]情况下的同步数据SA,即使考虑到同步数据段S3和SA,同步图案的组合都是从不会重复的,从而使识别包括链区域中的那些个在内的每个RUB帧是可能的。
如果考虑到所述同步图案和附加到遍布链区域的相继RUB帧的同步图案的组合,任何组合都可以是重复的,以使对帧的识别成为可能。
例如,考虑图8A和8B所示的典型帧同步[例3]及图9A和9B所示的典型帧同步[例4]。在此情况下,附加到任何指定RUB的第二帧(帧1)的帧同步是同步图案FS1,附加到此第二帧之前4帧的帧同步是同步图案FS2。这是因为之前的帧是刚好在指定RUB之前的RUB的最后一帧(有着30帧号码的帧495)。
然而,同步图案FS1和在同步图案FS1之前4帧的同步图案FS2的组合也出现在有着帧号码23的帧上。这是因为附加到有着帧号码23的的帧同步是同步图案FS1,附加到有着在帧号码23之前4帧的、有着帧号码19的帧上的帧同步是同步图案FS2。
为了阻止这种同步图案的组合相重复,有必要只对每个RUB最后一帧(帧495)附加新的同步图案FS7。
这就是为什么只是对于帧495,才将同步图案FS7附加到每个RUB的最后一帧(帧495)以取代所述在第5个典型帧同步中的同步图案FS2。
然而,如果将同步图案FS7附加到最后一帧(帧495),而将同步图案FS0和FS7如它们那样分别用作同步数据S3和SA,同步图案的组合就将会重复。
更明确地讲,附加到帧的同步图案FS0和附加到刚好在前面一帧的同步图案FS7的组合也是附加到链区域的第一帧和帧495的同步图案的组合,又是附加到RUB中第一帧(帧0)和链区域中第二帧的同步图案的组合。
为了阻止这种同步图案的组合相重复,在如图10A和10B所示的典型帧同步[例5]中,分别使用新的同步图案FS8和FS7来作为包括在每个链区域中的同步数据段S3和SA。
通过使用所述的典型帧同步[例5],可靠地确定将帧号码分配给包括那些遍布在链区域里的每一帧是可能的。
特别是在ROM盘的情况下,不能从嵌入在摆动凹槽内的信息中检测出地址。因此即使帧遍布在RUB中,能够检测出分配给每一帧的帧号码都是理想的,即高可靠度地确定地址。
要注意的是也可以对同步图案FS7和FS8进行颠倒附加。就是说,将同步图案FS8附加到最后一帧(帧495),并也作为同步数据SA使用,而将同步图案FS7作为同步数据S3使用。
<ROM盘的典型帧同步[例6]>
在图11A和11B示出典型帧同步[例6]。如图11A所示,在典型帧同步[例6]中,使用10T图案作为帧同步FS的同步主体。
除了作为同步主体使用10T图案外,第6个典型帧同步与典型帧同步[例5]相同。更明确地讲,同步图案FS0到FS8是作为FS(帧同步)类型使用,同步图案FS7只附加到最后一帧(帧495),而将同步帧FS7和FS8分别以与典型帧同步[例5]相似的方式用作同步数据SA和同步数据S3。要注意的是,在典型帧同步[例6]中,同样可以对同步图案FS7和FS8进行颠倒附加。
正如先前对典型帧同步[例2]的描述所解释的,10T图案的使用对轴PLL的定时检测是有好处的。
5.ROM盘的典型数据格式③作为本发明的实施例,图3和4中展示的是ROM盘的典型数据格式。构思由ROM盘采用的作为链区域之外的数据格式的典型数据格式是可能的。图12中展示的是不包括链区域的典型数据格式。
就是说,RUB有着包括帧0到495的496个帧的结构,或是RUB有着不包括缓冲区域的连续格式。
如果采用了这种典型数据格式③,记录容量会增加与缓冲区域之外相等的数量。
此外,既然帧同步FS总是有规律地出现,数据格式在帧同步保护和引入帧同步的过程中有优点。而且,数据格式对于生成轴PLL相位误差信号也有好处。
还有,在使用同步图案识别帧的情况下,作为RAM盘的同步图案的相同设置也同样不会导致同步图案组合的重复。
然而,既然RAM盘RUB的大小都是不同的,典型数据格式③在兼容性方面有缺点。
6.再现装置以下描述解释了能够从本实施例实现的ROM盘再现数据,并与RAM盘保持兼容性的再现装置。
要注意的是,如图5A和5B所示,RAM盘使用9T图案作为同步图案,而如图7A和7B、图9A和9B以及图11A和11B所示,ROM盘使用10T图案作为同步图案。
图13是展示再现装置的框图。
再现装置包括读取头单元51、轴电机52、读取头伺服电路53、轴伺服电路54、再现信号处理器55、轴时钟生成单元56、地址解码器57、定时生成器58、生成数据处理器59,以及控制器63。轴电机52是旋转记录介质的部件。轴伺服电路54是控制轴电机52的部件。读取头伺服电路53是执行读取头单元51的伺服控制的部件。轴时钟生成单元56是从再现信号中提取同步信号,并输出相位误差信号到轴PLL的部件。地址解码器57是从再现信号中提取如用于识别盘50上的位置的地址等信息的部件。定时生成器58是从由地址解码器57提取的地址信息中生成数据的定时的部件。生成数据处理器59是执行如解调制、同步检测以及ECC解码操作等操作的部件。控制器63是包括与如主计算机64这样的外部装置相连接的接口的微计算机。
盘50是有前述数据格式的RAM或ROM盘。
盘50是安装在未在图中示出的转盘上的。再现的时候,轴电机52驱动盘50以恒定的线速度(CLV,constant line velocity)旋转。
读取头单元51从盘50上读取数据。如果盘50是RAM盘,将以相变标记记录在盘上的数据从盘50上读出。另一方面,如果盘50是ROM盘,将以压模凹坑记录在盘50上的数据从盘50上读出。
读取头单元51包括激光二极管、光电检测器、物镜以及未在图中示出的光学系统。激光二极管是生成激光束的源。光电检测器是检测由盘50上反射出的激光束的部件。物镜是作为激光二极管生成的激光束的输出端来使用的部件。光学系统是经由物镜放射激光束到盘50的记录面上、并引导反射激光束的部件。
激光二极管典型地输出所谓的405纳米波长的蓝激光。由光学系统产生的NA为0.85。
物镜是装在读取头单元51中,这样可以通过两轴机构使物镜在循迹和聚焦方向上进行移动。此外,可以通过螺纹机构使整个读取头单元51在半径方向移动。
光电检测器检测由盘50反射的激光束,生成表示所接收到的激光束的光量值的电信号。光电检测器输出电信号到再现信号处理器55中。
再现信号处理器55包括电流电压转换电路和执行矩阵操作以生成所需信号的矩阵处理/放大电路。电流电压转换电路是将组成光电检测器的多个光接收设备输出的电流转换成电压的部件。
由再现信号处理器55生成的信号包括推挽信号和表示从盘50中再现的数据的高频信号。生成的信号也包括用于伺服控制的聚焦误差信号和循迹误差信号。
此外,再现信号处理器55对表示再现数据的高频信号进行不同类型的处理,以生成经再现的信道数据。处理阶段包括自动增益控制(AGC)处理、AD转换处理、波均衡处理以及Viterbi解码处理。
将再现信号处理器55输出的再现数据信号(或再现信道信号)提供到生成数据处理器59、地址解码器57和轴时钟生成单元56中。另一方面,将聚焦误差信号和循迹误差信号提供给读取头伺服电路53。
如上所述,轴时钟生成单元56能够从再现数据信号中提取同步信号并将相位误差信号输出给轴PLL。同步信号就是前面解释过的同步数据段FS、SA及S3。
轴伺服电路54将从轴时钟生成单元56接收到的相位误差信号引进到轴PLL,对驱动盘50旋转的轴电机52执行PLL控制。
此外,轴伺服电路54根据从控制器63接收的轴启/停控制信号生成轴驱动信号,使轴电机52进行如启动、停止、加速或减速操作。
读取头伺服电路53由从再现信号处理器55接收到的聚焦误差信号和循迹误差信号中生成不同的伺服驱动信号,如聚焦、循迹和螺纹驱动信号。
更明确地讲,读取头伺服电路53分别根据聚焦误差信号和循迹误差信号生成聚焦驱动信号和循迹驱动信号,将聚焦和循迹驱动信号分别提供给读取头单元51的两轴机构所采用的聚焦线圈和循迹线圈。于是,读取头单元51、再现信号处理器55、读取头伺服电路53以及两轴机构组成了循迹伺服回路和聚焦伺服回路。
此外,根据从控制器63接收到的轨道跳跃指令,读取头伺服电路53关闭循迹伺服回路,并通过输出跳跃驱动信号来进行轨道跳跃操作。
此外,读取头伺服电路53主要是基于作为循迹误差信号和来自控制器63的存取执行控制信号的低频分量所接收到的螺纹误差信号来生成螺纹驱动信号,并驱动未在图中示出的螺纹机构。螺纹机构是包括持有读取头单元51的主柄、螺纹电机以及传送装置的机构。根据螺纹驱动信号,驱动螺纹电机将读取头51滑行到目的地。
地址解码器57从再现数据信号中检测同步信号,即同步数据段FS、SA和S3,基于同步数据,从再现数据信号中检测地址信息,并对检测出的地址信息进行解码。
定时生成器58基于从控制器63接收到的控制信号,从由地址解码器57检测出的地址信息来生成数据再现定时信号,并将再现定时信号输出到再现数据处理器59。
例如,定时生成器58主要根据从控制器63接收到的再现起始地址指令生成与再现时钟信号相同步的再现定时信号和地址同步信号。
基于从定时生成器58接收到的再现定时信号,生成数据处理器59从再现的信道数据中检测同步图案,进行RLL(1,7)PP解调制操作、交错操作和ECC解码操作,以再现用户数据。
再现的用户数据是经由控制器63传输到主计算机64中。
控制器63通过控制器63的接口功能与主计算机64相连,以使控制器63能够与主计算机64交换数据。此外,控制器63控制整个再现装置。
例如,控制器63接收到来自主计算机64的读指令。假设读指令是这样一条指令,即要求将记录在盘50上的数据传送到主计算机64中。在此情况下,首先,控制器63控制对在由包括在读指令中的地址指定的位置进行搜寻操作。就是说,控制器63对读取头伺服电路53发布搜寻指令。搜寻指令要求读取头伺服电路53驱动读取头单元51去对由在搜寻指令中指定的地址指示的目标进行存取。
其后,执行必要的操作控制以将数据从指定的数据片段传送到主计算机64。就是说,数据是由盘50中读出,并在再现信号处理器55和再现数据处理器59中进行解码以生成所需数据并将产生的数据输出到主计算机64。
另外,RAM盘使用9T图案作为同步图案,而本实施例实现的ROM盘使用10T图案作为所述的同步图案。因此,涉及同步检测及/或帧同步的处理系统需要将同步图案从9T图案切换到10T图案或作相反切换。
同步检测处理是在生成数据处理器59、轴时钟生成单元56和地址解码器57中进行的。要注意的是生成数据处理器59、轴时钟生成单元56以及地址解码器57中每一个都可能被提供同步检测电路以检测包括在再现数据信号中的同步图案。可选地,生成数据处理器59、轴时钟生成单元56以及地址解码器57中只有一个被提供了同步检测电路,将同步检测的结果提供给不包括同步检测电路的其它部件。
在两者中的任一情况下,根据再现数据的盘50是RAM还是ROM盘,控制器63执行控制,以将同步检测电路采用的同步检测方法从9T图案的检测切换到10T图案或作相反的切换的控制。
就是说,在图14所示流程图第一步F101中,当盘50安装在再现装置上时,控制器63进行确定盘50类型的操作。典型地,控制器63采用一项技术来确定安装在再现装置上的盘50是RAM还是ROM盘,该技术是当盘50安装在再现装置上时,用于检测反射性或由从盘50读出的管理信息中取出盘类型数据的方法。
如果发现安装于再现装置上的盘50是ROM盘,再现处理的流程从步骤F102到达采用检测10T图案的方法来作为同步数据检测方法的步骤F103。
如果发现安装于再现装置上的盘50是RAM盘,再现处理的流程从步骤F102到达采用检测9T图案的方法来作为同步数据检测方法的步骤F104。
然后,再现处理流程到达步骤F105。
通过对所述的同步检测方法进行切换,再现装置从RAM和ROM盘上都能够再现数据。
要注意的是,正如对ROM盘①和②中典型数据格式的描述所解释的,例如,即使是在ROM盘的情况下,也可以在每个RUB的前端形成缓冲区域和在每个RUB的后端形成另一个缓冲区域来组成两帧大小的片段,以作为由停止区和启动区占据的链区域。因此,可以用RAM和ROM盘共有的电路系统来进行帧同步处理和解码帧数据的处理。
目前做出的描述已经解释了由本发明的实施例实现的ROM盘和再现装置。然而,本发明并不局限于所述的实施例。就是说,可以考虑不同的修改版本。
作为ROM盘的典型数据格式,提供至少以与RAM盘相同的方式来提供链区域(或缓冲区),以及在帧之间的帧间隔处有规律地获取同步数据段的实施例是足够的。
此外,当再现装置与图13所示的主计算机64相连接时,在再现装置可以与诸如AV(Audio-Visual,音视频)装置一样的另外的装置相连接。此外,提供再现装置与任何装置都不相连接的实施例也是可能。在此种情况下,提供有着操作单元和显示单元的再现装置以给出用于输入和输出数据的接口部件,作为有着与图13所示不同的结构的部件。就是说,根据用户进行的操作来向和从盘50上记录和再现数据,提供终端或扬声器和监视器以作为输入和输出不同种类信息的部件。
此外,当实施例实现再现装置时,实现能够将数据同样记录到RAM上的记录/再现装置也是可能的。
工业应用正如对所述解释的理解,在本发明提供的只读记录介质的数据格式中,分别在块前端和后端提供数据启动区和数据停止区来作为缓冲区域,而块就是RUB,其用作在和从记录介质上记录及再现数据的单元。就是说,记录/再现介质(或RAM盘)所需的链区域是在只读记录介质(或ROM盘)上形成的。因此,只读记录介质采用与记录/再现介质相同的数据排列方法,以便给记录/再现介质带来很好的兼容性效果。
就是说,再现装置通过使用与只读记录介质和记录/再现介质共有的解码处理系统,从只读记录介质和记录/再现介质都能够再现数据。这意味着例如通过给设计用于RAM盘的记录/再现装置增加很小的代价,提供能够从只读记录介质(或ROM盘)再现数据的装置是可能的。
给本发明的只读记录介质提供用作缓冲区域的链区域,该介质就会有很好的随机存取性。因此,正如用作AV存储装置或计算机存储装置的所谓只读介质,由本发明提供的只读记录介质能够显示出优良的性能。
此外,在包括在由本发明提供的只读记录介质中的、作为定位于数据启动区和数据停止区的每个数据区域,同步数据段是记录在互相分离、其间距等于两个相继帧中同步数据间隙的长度的位置上。因此,同步数据总是在再现信号的等间隔中出现。由此,本发明提供的只读记录介质在建立同步和同步保护上有很大优势。此外,本发明提供的只读记录介质提高了再现装置的操作性能。
而且,如果缓冲区域的同步数据段只记录在互相分离、其间距上等于两个相继帧中同步数据间隙的长度的位置上,本发明提供的只读记录介质对防止不正确地识别同步图案也是有好处的,并且对完成同步和包括生成轴相位误差信号的操作在内的各种操作的性能也是适宜的。
此外,至少一个记录在缓冲区域的同步数据段的数据图案与帧序列中同步数据的数据图案不同。因此,本发明提供的只读记录介质对于防止不正确地检测帧地址是适宜的。
此外,如果将有着第一倒置间隙的数据图案用作记录/再现介质(RAM盘)的同步数据,将有着第二倒置间隙的数据图案用作本发明提供的只读记录介质的同步数据。那么,本发明提供的只读记录介质对于防止不正确地检测同步数据是适宜的,而该同步数据是用在如对基于在异步状态所检测出的同步数据来生成轴相位误差信号所进行处理的过程中。
根据本发明提供的再现装置及用于该装置的再现方法,克服甚至是只读记录介质和记录/再现介质之间的倒置间隙有差异的情况是可能的。而且,对检测同步数据的操作执行控制,以跟上将有着第一倒置间隙的数据图案和有着第二倒置间隙的数据图案分别用作同步数据的只读记录介质和记录/再现介质。由此,通过使用只读记录介质和记录/再现介质共有的数据解码系统和地址解码系统可以进行正确的再现处理。
权利要求
1.一种将只读数据记录为块序列的只读记录介质,每个块作为信息记录/再现单元,其中每个所述块具有用于前端缓冲区域的数据启动区、包括多个相继帧的串、以及用于后端缓冲区域的数据停止区,其中所述每个帧除了主数据外还包括同步数据;所述块以一数据格式记录在所述只读记录介质上,该数据格式至少包括记录在多个位置上的同步数据段,所述位置在所述前端和后端缓冲区域中互相分离,其被分别分配至在任何相继的两个所述块之间边界上的所述数据启动区和所述数据停止区,其间距等于所述相继的帧中同步数据间隙的长度。
2.根据权利要求1所述的只读记录介质,其中在所述缓冲区域,所述同步数据段只记录在互相分离的、间距等于所述相继的帧中所述同步数据间隙的长度的所述位置上。
3.根据权利要求1所述的只读记录介质,其中所述缓冲区域里至少有一个所述同步数据段的数据图案与所述相继帧中所提供的同步数据的数据图案不同。
4.根据权利要求1所述的只读记录介质,其中使用第二倒置间隙的数据图案作为记录于所述相继帧和所述缓冲区域中的同步数据,与之相对比的是使用第一倒置间隙的数据图案作为记录于记录/再现介质上的同步数据,记录/再现介质是允许在其中记录数据并允许对已经记录其上的数据进行再现,其中与所述只读记录介质很象将所述数据作为块序列记录到所述只读记录介质上,而每个块都是作为信息记录/再现单元使用;所述块每个都有一数据格式,该数据格式包括一个用于前端缓冲区域的数据启动区,一个包括多个相继帧的串,以及一个用于后端缓冲区域的数据停止区,其中每个帧除了主数据外还包括同步数据。
5.一种对应下面者来再现数据的再现装置允许将数据记录在其上以及允许再现已经记录在其上的数据的记录/再现介质,其中将所述数据作为块序列记录到所述只读记录介质上,而每个块都是作为信息记录/再现单元使用;所述块每个都有一数据格式,该数据格式包括一个用于前端缓冲区域的数据启动区,一个包括多个相继帧的串,以及一个用于后端缓冲区域的数据停止区,其中每个帧除了主数据外还包括同步数据;以及将第一倒置间隙的数据图案用作所述同步数据;和将只读数据记录为块序列的只读记录介质,每个块作为信息记录/再现单元,其中每个所述块具有用于前端缓冲区域的数据启动区、包括多个相继帧的串、以及用于后端缓冲区域的数据停止区,其中所述每个帧除了主数据外还包括同步数据;所述块以一数据格式记录在所述只读记录介质上,该数据格式至少包括记录在多个位置上的同步数据段,所述位置在所述前端和后端缓冲区域中互相分离,其被分别分配至在任何相继的两个所述块之间边界上的所述数据启动区和所述数据停止区,其间距等于所述相继的帧中同步数据间隙的长度;以及使用第二倒置间隙的数据图案作为所述同步数据,所述再现装置包括读出装置,从安装在其上的记录介质上读出信息;数据解码装置,用于进行帧同步处理以及基于同步数据进行数据解码处理,从安装的记录介质上由所述读出装置所读出的信息中检测该同步数据;地址解码装置,基于同步数据进行帧地址检测处理,从安装的记录介质上由所述读出装置所读出的信息中检测该同步数据;以及控制装置,执行控制以完成在将所述只读记录介质用作所述安装的记录介质的情况下,通过检测所述第二倒置间隙的数据图案来检测所述同步数据的处理;以及在将所述记录/再现介质用作所述安装的记录介质的情况下,通过检测所述第一倒置间隙的数据图案来检测所述同步数据的处理。
6.一种在安装了下面两者中任一一种的再现装置中采用的再现方法允许将数据记录在其上以及允许再现已经记录在其上的数据的记录/再现介质,其中将所述数据作为块序列记录到所述只读记录介质上,而每个块都是作为信息记录/再现单元使用;所述块每个都有一数据格式,该数据格式包括一个用于前端缓冲区域的数据启动区,一个包括多个相继帧的串,以及一个用于后端缓冲区域的数据停止区,其中每个帧除了主数据外还包括同步数据;以及将第一倒置间隙的数据图案用作所述同步数据;和将只读数据记录为块序列的只读记录介质,每个块作为信息记录/再现单元,其中每个所述块具有用于前端缓冲区域的数据启动区、包括多个相继帧的串、以及用于后端缓冲区域的数据停止区,其中所述每个帧除了主数据外还包括同步数据;所述块以一数据格式记录在所述只读记录介质上,该数据格式至少包括记录在多个位置上的同步数据段,所述位置在所述前端和后端缓冲区域中互相分离,其被分别分配至在任何相继的两个所述块之间边界上的所述数据启动区和所述数据停止区,其间距等于所述相继的帧中同步数据间隙的长度;以及使用第二倒置间隙的数据图案作为所述同步数据,所述再现方法包括步骤确定所述再现装置上安装的记录介质是所述记录/再现介质还是所述只读记录介质;如果所述安装的介质是所述只读记录介质则通过检测所述第二倒置间隙的数据图案来进行检测所述同步数据的处理,或者如果所述安装的介质是所述记录/再现介质,则通过检测所述第一倒置间隙的数据图案来进行检测所述同步数据的处理;以及进行帧同步的处理,数据解码处理以及基于检测出的同步数据进行的帧地址检测处理。
全文摘要
缓冲区域是在记录/再现单元块(RUB)的前端和末端作为数据启动区和数据停止区形成的,以使数据排列与RAM盘的相类似,从而保证很好的兼容性。在缓冲区域中,将沟槽数据以等于连续帧中沟槽数据间隔的间隔记录在区段上,从而允许沟槽在再现信号中以有规律的间隔恒定地出现,有利地建立和保护了同步。这实现了ROM盘与RAM盘的优良兼容性,对于同步系统是有利的。
文档编号G11B27/19GK1606779SQ0380177
公开日2005年4月13日 申请日期2003年8月27日 优先权日2002年9月9日
发明者立野竜也, 千秋进 申请人:索尼株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1