记录介质、再现和记录方法、再现和记录装置的制作方法

文档序号:6770766阅读:108来源:国知局
专利名称:记录介质、再现和记录方法、再现和记录装置的制作方法
技术领域
本发明涉及记录有地址的记录介质,例如光盘、光盘的再现和记录方法,从记录介质进行数据的记录再现的再现装置、记录装置。
背景技术
专利文献I的图6中表示了 Blu-ray Disc (蓝光光碟)的地址信息的相关,段落
记载了 “地址单元号(AUN)如图6所示,与物理扇区号关联,且与物理ADIP(Address In Pre-groove :地址预制沟槽)地址关联,因此,作为用于寻找记录位置的参照信息有用地使用”。根据附图,在对扇区单元的数据分配了 I地址的物理扇区号(PhysicalSectorNumber> PSN)和嵌入(埋1^ 込打)摆动(Wobble)的物理 ADIP 地址(Physical ADIPAddress,PAA)的关系中,是32*PSN = 3*PAA的关系,但从PSN的位31到位27的5位未分配与PAA对应的位。现有技术文献专利文献专利文献I :日本特开2008 - 41243号公报

发明内容
发明要解决的课题专利文献I的位分配中,在PSN比由现有的27位表现的数据量多的情况下,应嵌入到摆动的PAA的位数不足。另外,在扩展PAA的位数的情况下,需要大幅改造摆动地址结构。本发明的目的在于,提供不实施大幅的摆动结构改造而能够进行摆动地址的扩展的记录介质、地址生成和检测方法、再现和记录装置。解决课题的方案为解决上述问题,生成根据嵌入到摆动地址的一部分或全部的信息的有无以及规则的差异来表现,未记录于光盘的虚拟位。发明的效果根据本发明,能够在现有的摆动地址结构的位结构的状态下进行地址扩展。


图I是本发明第一实施例的多层光盘的地址的关联图。图2是本发明第一实施例的地址检测的时序图。图3是本发明第一实施例的地址检测的检测电路图。图4是本发明第二实施例的多层光盘的地址的关联图。图5是本发明第二实施例的地址检测的时序图。图6是本发明第二实施例的地址检测的检测电路图。
图7是本发明第三实施例的多层光盘的地址的关联图。图8是本发明第三实施例的加扰电路的一例。图9是本发明第三实施例的地址检测的时序图。图10是本发明第三实施例的地址检测的检测电路图。图11是本发明第四实施例的光盘的地址的关联图。图12是本发明第一实施例的光盘记录再现装置。图13是多层光盘的地址字段结构图。图14是多层光盘的数据结构、ECC结构、帧结构图。图15是多层光盘的ADIP数据结构图。图16是多层光盘的ADIP字(Word)结构图。图17是多层光盘的ADIPAux帧结构图。图18是本发明第五实施例的光盘的地址关联图。图19是本发明第五实施例的地址检测的时序图。
具体实施例方式下面,参照

本发明的实施例。图I是本发明第一实施例的多层光盘的地址的关联图。101表示扇区的物理扇区号,即Physical Sector Number (以下称作PSN), 102表示嵌入簇单元的数据的地址,即Address Unit Number (以下称作AUN), 103表示摆动的物理ADIP地址,即PhysicalADIPAddress 的实际的地址(以下称作 PAA), 104 表不 Physical ADIP Address 的实际嵌入摆动中的地址(以下称作PAAW),105表示加扰电路,106表示异或(Ex-OR)。在此,加扰是指在一个运算处理中以地址的各位的值的转换及规则性的转换为目的的处理。表示将PAA 103的高位3bit分配层号,且从现有的24位的PAA扩展Ibit (I位)的地址的情况的例子。另外,地址扩展的虚拟位,即PAA 24的位信息与PAA的低位2位相关联地嵌入到摆动。现有的24位的PAA结构中,在分配为3位的层号、19位的簇号、2位的簇内计数值的情况下,能够对到8层为止的层号和每层32千兆字节(64千字节X219)的数据容量的数据分配地址。但是,在每层超过32千兆字节的高密度的光盘的情况下,通过将簇号扩展为20位,能够对每层64千兆字节(64千字节X22°)的数据容量的数据分配地址,但由于层号的位减少到2位,所以不能生成5层以上的地址。因此,作为层号扩展I位,通过与现有相同的3位生成到8层为止的地址。在此,对摆动地址结构进行说明。如图15的ADIP数据结构图所示,通过记录于光盘的24位ADIP地址(AA23-AA0) 104和存储光盘信息的12位的辅助数据(AUX data、AXl 1-AX0) 1301定义具有36位的信息位的结构,对信息位实施纠错码附加和编码转换,生成每单元数据的编码串。该编码串嵌入每单位周期的摆动结构。摆动结构基于某规则配置摆动的周期性和相位不同的结构,根据配置的不同等来表现同步信号和数据“0” “1”,生成被称作ADIP单元的位结构。因此,如图16的ADIP字结构图所示,在以83位构成的IADIP字的结构的数据60位(4ADIP bit (位)X 15Block (数据块))配置有之前的ADIP数据36位的纠错码附加转换后的值60位的编码串。另外,如图17所示,辅助数据通过将12位的数据结构集合96字再配置,构成144字节(12位X 96字),配置表示光盘信息的数据和纠错码。此外,如32*PSN = 3*PAA的关系,由于在I簇(32*PSN)的数据长度的1/3的周期,在得到一个ADIP地址(PAA)的摆动长度生成摆动地址结构,所以通过转换以摆动的某一定周期得到的编码串,能够得到确定光盘上的物理位置的ADIP地址。因此,最终记录于光盘的ADIP地址为24位,在将ADIP地址的位数增加I位的情况下,需要进行摆动地址结构的大幅改造。需要进行36位的信息位结构、用于转换为编码串的奇偶校验附加方法和转换方法、配置的周期和摆动长度、与PSN的关联等任一个或多个的修改。该情况下,成为难于与现有进行互换的结构,地址的生成、检测电路的冗长化和系统的控制方法的复杂化成为问题。因此,嵌入摆动的地址位数如果能够不实施大幅的摆动结构的改造而直接扩展摆动地址,则控制也变得相当容易。下面,对图I所示的地址的生成方法进行说明。在28位的PSN(剩余4位未使用)的地址范围内,作为摆动上的地址范围,分配25位PAA。其中,在维持图15所示的ADIP结构的情况下,由于利用摆动嵌入光盘的地址的位数仅为24位,因此,最高位的PAA 24作为虚拟地址位向其它位嵌入信息。在本实施例的情况下,输入PAA 24作为决定加扰电路105的加扰处理0N/0FF的控制位,对低位2位的PAA 1-0实施加扰处理并向摆动嵌入。作为嵌入信息的运算处理即加扰电路的一个例子,通过采用使用异或106的方法,在PAA 24为“0”的情况下,PAA 1-0计数为与现有相同的0,I,2,0,I,2,…,在PAA 24为“ I”的情况下,由于
成为异或运算后的值,所以计数为3,2,1,3,2,1,…。S卩,利用虚拟位PAA 24改变PAA 1-0的计数的规则性。因此,通过将来自加扰电路105的输出即PAAW 1-0实际嵌入到摆动,从而能够不将虚拟位PAA 24嵌入到摆动。作为效果,能够在现有的摆动地址的位数的状态下进行地址扩展。其次,使用图2的时序图和图3的检测电路图的一例说明嵌入到摆动的地址PAAW的检测方法。作为摆动地址的检测方法,考虑到误检测或未检测,通过连续地检测地址来进行保护而进行地址的生成。因此,检查PAAW 1-0的低位地址的连续性,进行虚拟位即PAA24的复原。向图3中的低位连续性检测电路304输入从摆动检测到的地址PAAW 1-0、和由解扰电路301解扰的地址位1-0。解扰电路301中,在生成地址时,通过异或106进行加扰,因此,将“I”和PAAW 1-0的异或的结果进行解扰运算后进行输出。虚拟位PAA 24被分配给层号的第3位,因此,根据层号0 3的情况(201)和层号4 7的情况(202),检测结果不同。在层号0 3的情况下(201),PAAW 1-0作为0,1,2,0,1,2,…被输入低位连续性检测电路304,因此,PAA 24输出“0”,PM 1-0原样保持PAAW 1-0的状态输出。另一方面,在层号4 7的情况下(202),PAAff 1-0作为3,2,1,3,2,1,…被输入低位连续性检测电路304。在此,通过检测地址的检测值“3”和连续性的递减(decrement),检测生成地址时有加扰处理,PAA24作为“I”输出。另外,关于低位的PAA 1-0,输出PAAW 1_0的解扰处理后的值即0,1,2,0,1,2,…。由此,根据作为低位连续性检测电路304的输出的簇内计数值(PAA 1-0)的检测,进而根据生成的PAA 24和从摆动检测到的PAAW 23-22,在层号检测电路302中进行层号地址(PAA 24-22)的生成、层号的检测。另外,根据从摆动检测到的PAAff 21-2,在高位地址检测电路303中进行簇号地址(PAA 21_2)的生成、簇号的检测。因此,将由各检测电路302、303、304得到的地址输入PAA地址生成电路305,能够向PAA 24-0的地址进行转换。如上所述,将虚拟位作为信息嵌入其它位,生成地址,且在检测时复原地址,由此,能够不改变摆动的地址结构,且不增加嵌入到摆动的地址的位数而扩展表示物理位置的地址的位数。在Blu-ray Disc的物理ADIP地址中,作为2位的层号和20位的簇号的地址分配,如果以虚拟位扩展层号的地址,则能够适用于到8层为止的层号和到64千兆字节为止的光盘。同样,如果用于通过现有的3位的层号和19位的簇号的地址分配扩展层号的地址的情况,则也能够适用于到16层为止的层号和到每层32千兆字节为止的光盘。此外,如本实施例,由于在层号0 3的情况下作为加扰处理OFF控制虚拟位,所以结果成为PAA23-0与PAAW 23-0成为相同的值,因此,也能够维持与现有的光盘的互换。另外,图12表示从通过本实施例中说明的地址生成而制作的光盘再现数据、记录数据的记录再现装置的一个例子。1201表示光盘,1202表示拾取器,1203表示主轴电动机,1204表示地址再现电路,1205表示数据记录再现电路,1206表示外部主机,1207表示统一控制系统整体的微型计算机。从使用图I所示的地址生成方法制作的光盘1201经由拾取器1202读取的摆动信号,被输入到地址再现电路1204,进行地址信息的检测。由此,通过使用图3中说明的地址检测电路进行构成,能够检测记录再现数据的位置,能够进行经由拾取器1202和数据记录再现电路1205得到的数据向主机1206的输入输出、数据的记录再现。图4是本发明第二实施例的多层光盘的地址的关联图。与第一实施例相同,在维持图15所示的ADIP数据结构的状态下,使用未记录于光盘的虚拟位进行地址的扩展。与图I不同的是虚拟位的分配不是PAA 24而是位21这一点。401为Physical ADIP Address的实际的地址(以下称作PAA),402为Physical ADIP Address的摆动嵌入地址(以下称作PAAW),与图I相同,但仅位分配不同,其它相同。作为地址的生成方法,与第一实施例相同,将PAA 21作为决定加扰电路105的加扰处理0N/0FF的控制位输入,对低位2位的PAA 1-0实施加扰处理,并嵌入到摆动。即,根据虚拟位PAA 21,改变PAA 1-0的计数的规则性。作为效果,能够在现有的摆动地址的位数的状态下进行地址扩展。使用图5的时序图和图6的检测电路图的一例说明嵌入到摆动的地址PAAW的检测方法。在本实施例的情况下,虚拟位PAA 21不分配给层号地址而分配给簇号地址,因此,在各层进行地址生成的切换。另外,作为嵌入信息的运算处理的加扰方法,由于也以异或106作用于低位2位的PAA 1-0,所以也与之前相同,在低位连续性检测电路304中进行加扰处理有无的检测,进行虚拟位PAA 21的生成、PAA 1-0的检测。由此,作为低位连续性检测电路304的输出进行簇内计数值(PAA 1-0)的检测,进而使用低位连续性检测电路304检测到的PAA21和从摆动检测到的PAAW 20_2,在高位地址检测电路303中进行簇号地址(PAA 21-2)的生成和簇号的检测,使用从摆动检测到的PAAW23-22进行层号地址(PAA24-22)的检测。因此,将由各检测电路302、303、304得到的地址输入PAA地址生成电路305,能够转换为PAA 24-0的地址。如上所述,将虚拟位作为信息嵌入其它位,生成地址,在检测时复原地址,由此,能够不改变摆动的地址结构,且不增加嵌入到摆动的地址的位数而扩展表示物理位置的地址的位数。与第一实施例不同,即使不将虚拟位分配给层号而分配给各层的簇号地址,也能够同样地生成、检测。另外,与图12相同,在从通过本实施例中说明的地址生成而制作的光盘再现数据的再现装置和在光盘记录数据的记录装置中,通过使用图6中说明的地址检测电路,能够进行记录再现数据的位置的检测。
图7是本发明第三实施例的多层光盘的地址的关联图。与第一实施例相同,在维持图15所示的ADIP数据结构的状态下,使用未记录于光盘的虚拟位进行地址的扩展。与图I不同的是作为加扰的方法不仅对低位2位的PAA 1-0实施,而且还对位整体的PAA23-0实施这一点。701为Physical ADIP Address的实际的地址(以下称作PAA),702为Physical ADIP Address的摆动嵌入地址(以下称作PAAW),703作为加扰电路,与图I相同,但仅位分配不同,其它相同。作为地址的生成方法,图8表示作为嵌入信息的运算处理的加扰电路703的一个例子。在图8的情况下,对于与簇号地址对应的PAA21-2的各位,使用与PAA 24的异或106原样输入输出其它位。因此,在PAA 24为“0”的情况下,PAA 21_2递增(increment)为与现有相同的0,1,2,3,4,5,…,FFFFFh,在PAA 24为“I”的情况下,成为加扰处理后的值,因此,递减为FFFFFh,FFFFEh,FFFFDh,…,O。即,根据虚拟位PAA 24,改变PAA 21-2的计数的规则性。作为效果,能够在现有的摆动地址的位数的状态下进行地址扩展。使用图9的时序图和图10的检测电路图的一例说明嵌入到摆动的地址PAAW的检测方法。在本实施例的情况下,作为虚拟位的PAA 24检查PAAW 21-2的高位地址的连续性,进行复原。另外,作为加扰方法,由于也以异或106作用于高位20位的PAA21-2,所以在高位连续性检测电路303中,进行加扰的有无(该例中递增和递减的连续性的不同)的检测,进
行虚拟位PAA 24的生成、PAA 21-2的检测。在层号0 3的情况下(901),PAAff 21-2作为0,I,2,3,4,5,…,FFFFFh被输入高位连续性检测电路303,因此,PAA 24输出“0”,PAA21-2原样保持PAAW 21-2的状态输出。另一方面,在层号4 7的情况下(902),PAAW 21-2作为FFFFFh,FFFFEh, FFFFDh,…,0被输入高位连续性检测电路303,因此,检测递减,PAA24作为“I”输出,且输出解扰处理后(该例中为“I”和PAAW 21-2的异或)的值,即0,1,2,3,4,5,…,FFFFFh。由此,作为高位连续性检测电路303的输出可进行簇号地址(PAA 21-2)的生成、簇号的检测。进而根据生成的PAA 24和从摆动检测到的PAAW 23-22,在层号检测电路302中,进行层号地址(PAA 24-22)的生成、层号的检测。另外,根据从摆动检测到的PAAff 1-0,在低位地址检测电路304中进行簇内计数值(PAA 1_0)的检测。因此,将由各检测电路302、303、304得到的地址输入PAA地址生成电路305,能够转换为PAA 24-0的地址。如上所述,将虚拟位作为信息嵌入其它位并生成地址,在进行检测时复原地址,由此,能够不改变摆动的地址结构,且不增加嵌入到摆动的地址的位数而扩展表示物理位置的地址的位数。与第一实施例不同,作为嵌入虚拟位的信息的位置,不仅地址的一部分,即使嵌入地址整体,也能够同样地生成、检测。另外,与图12相同,在从通过本实施例中说明的地址生成而制作的光盘再现数据的再现装置和在光盘记录数据的记录装置中,通过使用图10中说明的地址检测电路,也能够进行记录再现数据的位置的检测。图11是本发明第四实施例的光盘的地址的关联图。与第一实施例相同,在维持图15所示的ADIP数据结构的状态下,使用未记录于光盘的虚拟位进行地址的扩展。与图7不同的是,与PSN 31-27对应,使用PAA 28-24的5位作为虚拟位,作为PAA 103的结构以PAA28-2为簇号、以PAA 1-0为簇内计数值进行分配这一点。1101为PhysicalADIP Address的实际的地址(以下称作PAA),1102为Physical ADIPAddress的摆动嵌入地址(以下称作PAAff), 1103为加扰电路,与图7相同,但仅位分配不同,其它相同。作为加扰电路1103的加扰规则,以多种形式嵌入信息,通过检测各自的加扰规则(在本实施例的情况下追加5位的虚拟位,所以为25=32种)并切换,同样能够进行多个位的虚拟位的生成、检测。即,根据虚拟位PAA 28-24改变PAA 23-0的计数的规则性。作为效果,能够在现有的摆动地址的位数的状态下进行地址扩展。如上所述,将虚拟位作为信息嵌入其它位并生成地址,在进行检测时复原地址,由此,能够不改变摆动的地址结构,且不增加嵌入到摆动的地址的位数而扩展表示物理位置的地址的位数。与第一 第三实施例不同,作为虚拟位不仅仅扩展I位,而是在多个位的情况下也能够同样地进行生成、检测。另外,在第一 第三实施例中,相对于由层号和簇号构成的地址,本实施例中使用仅由簇号构成的地址进行了说明,但同样能够进行生成、检测。另外,与图12相同,在从通过本实施例中说明的地址生成而制作的光盘再现数据的再现装置和在光盘记录数据的记录装置中,也同样能够进行记录再现数据的位置的检测。图18是本发明第五实施例的光盘的地址的关联图。与第一实施例相同,在维持图15所示的ADIP数据结构的状态下,使用未记录于光盘的虚拟位进行地址的扩展。与图I不同的是不仅通过虚拟位PAA 24转换向低位2位的转换的有无和规则性的切换的有无,而且根据PAA2-0的3位信息生成2位的信息(I位设为虚拟位)这一点。1801为
PhysicalADIPAddress 的实际的地址(以下称作 PAA), 1802 为 PhysicalADIP Address 的摆动嵌入地址(以下称作PAAW),与图I相同,但仅位分配不同,其它相同。作为地址的生成方法,在编码电路1803中,利用PAA 2-0的规则性转换为PAAW 1_0并嵌入摆动。S卩,通过对3位的信息实施编码处理并生成2位,能够进行位数的减少。作为效果,能够不改变摆动地址结构,而在现有的摆动地址的位数的状态下进行地址扩展。使用图19的时序图说明嵌入摆动的地址PAAW的检测方法。本实施例中,将PAAI作为不嵌入摆动的虚拟位进行定义,以实施使PAAWl = PAA 2、PAAff 0 = PAAff 0的编码处理并嵌入摆动的情况为例进行说明。该情况下,需要根据PAAW 1-0的规则性进行译码处理,进行PAA I的复原。PAAff 1-0作为00b,01b,00b,10b,llb,10b,00b,…被输入译码电路(未图示),因此,能够容易地从PAAW 0的连续规则性和PAAW I的切换定时等的状态变化复原PAA I。因此,能够使用通过PAAW 1-0的译码处理得到的虚拟位PAA I和PAAW 1-0的值本身,生成PAA 2-0且将其转换为PAA 24-0的地址。如上所述,将可从其它位的规则性复原的位作为虚拟位,不嵌入而生成地址,在检测时复原地址,由此,能够不改变摆动的地址结构,且不增加嵌入摆动的地址的位数而扩展表示物理位置的地址的位数。本实施例中,以PAA I作为虚拟位进行了说明,但如果是从其它位的规则性可容易地复原的位,则能够是任何位,不仅地址的一部分,即使从整体进行编码处理并与特定位相关联,也能够同样地进行生成、检测。另外,与图12相同,在从通过本实施例中说明的地址生成而制作的光盘再现数据的再现装置和在光盘记录数据的记录装置中,通过使用图18中的对地址进行译码而进行地址检测的电路,能够进行记录再再数据的位置的检测。图13及图14是表示本发明第六实施例中使用的AUN结构、数据结构、ECC结构、帧结构的示意图。在作为记录再现单元的簇中包含相对于主数据(I扇区2048字节X32扇区)的 LDC (Long Distance Code :长行程编码)和 BIS (Burst Indicator Subcode :粹发指示符子码)。对于图14 (a)所示的主数据64千字节,如图14 (b)那样进行ECC编码。在作为主数据I扇区的2048字节附加4字节的EDC (Error Detection Code :误差检测码),相对于32扇区被LDC编码。另外,作为适合用作主数据的Burst Indicator (粹发指示符)的数值关系,BIS相对于图14 (c)所示的720B的数据如图14 (d)那样被ECC编码。另外,通过规定的隔行(Interleave)处理将图14 (b)所示的248X304字节的数据转换为152X496字节的LDC数据,且通过规定的隔行处理将图14 (d)所示的62X24字节的数据转换为3X496字节的BIS数据。因此,如图14 (e)所示,对38X3字节(152字节)的LDC数据和1X3字节(3字节)的BIS数据附加同步信号(Frame SYNC、FS)而构成I帧,通过全496帧的数据构成簇。在此,作为对I簇单元附加的地址的AUN,具有图13所示的AddressField (地址字段,以下称作AF)结构,其包含于BIS的数据结构720字节。对4字节的AUN(AF0-AF3) 102和存储各种信息的I字节的flag bits (AF4) 1301,附加4字节的纠错用的奇偶校验(AF5-AF8) 1302,通过16地址构成AF结构。因此,对簇结构32扇区(32个PSN)分配16个AUN。使用图I的多层光盘的地址关联图,对扇区单元分配的两种地址的地址生成方法进行说明。例如考虑对到8层为止的层号和每层64千兆字节的数据容量的数据分配地址的情况。要通过对I扇区分配的PSNlOl分配到8层为止的层号和64千兆字节的数据容量,
需要全28位,但由于作为PSN原来准备了 32位,所以不需要对与以27位表现的数据量相比多的情况进行地址位扩展,能够通过将表示层号的地址位的分配位移而容易地对应。另夕卜,在对由32扇区的PSN 101构成的簇结构分配16个地址的AUN 102的情况下,同样需要28位。由图13可知,AUN 102本来使用4字节(32位)的地址位构成AF结构,所以,不必扩展地址位。因此,AUN 102的地址不从现有的地址结构进行变更,因此,不需要与现有的地址结构进行切换。另外,使用AUN构成的BIS 1404相对于本来30字节附加了 32字节奇偶校验,因此,由于赋予比相对于LDC 1402的用户数据的奇偶校验附加强的ECC,所以能够维持高的可靠性。另一方面,嵌入到摆动的PAA (PAAW 104)以现有的24位的结构难以对到8层为止的层号和每层64千兆字节的数据容量的数据分配地址,需要进行地址扩展。因此,如图I所示,将不嵌入到摆动,未记录于光盘上的虚拟位作为信息嵌入其它位,生成地址,且通过在检测时复原地址,能够不改变摆动的地址结构而进一步维持数据的周期性,能够不增加嵌入到摆动的地址的位数而扩展表示物理位置的地址。如上所述,在需要通过数据容量的高密度化等进行地址的扩展时,如PAA,在地址的位数少且难以进行扩展的情况下,使用未记录于光盘上的扩展位(虚拟位)作为信息嵌入其它位,由此,能够不大幅变更地址结构和周期性而进行地址扩展。另外,如AUN,由于地址的位数充足,进而能够以地址标记等簇周期进行可更新的位的扩展,所以能够不改变周期性而追加位分配等,因此,由于不进行地址扩展和规则性的转换,从而能够将与PSN的亲和性和与现有的地址的互换以及可靠性维持在最大限。在至此的实施例中,对作为信息的嵌入方法使用加扰,作为加扰电路使用一个例子(图I的105、图4的105、图7和图8的703)进行了说明,但不限于本电路,如果是能够使用基于加扰的有无和加扰规则性的差异等的位操作进行信息的嵌入、信息的检测的电路和方法,则同样可适用。其中,作为地址的位操作和值的转换处理说明了加扰,但加扰是指运算处理的一种,如果是进行地址的各位的转换和规则性的转换的处理,则不限于加扰。另夕卜,第五实施例中说明的编码也是指运算处理的一种,作为编码电路使用一例进行了说明,但不限于本电路,只要是利用地址的各位的规则性向其它位进行信息的嵌入和关联、进行转换的电路和方法,则同样能够适用,不限于编码。另外,关于虚拟位的位数、配置虚拟位的位的位置、嵌入加扰信息等信息的位位置、地址的位结构,也不限于本实施例。其中,作为配置虚拟位自身的位置,如果考虑检测稳定性,则作为地址变化的频率越低越好,嵌入加扰信息等信息的位位置如果考虑检测时间,则作为地址变化的频率越高越好。另外,作为本实施例中记录的介质使用光盘、作为地址使用嵌入到摆动的地址进行了说明,但不限于本实施例,只要应用能够以相对于所生成的地址读入的地址的位数少的方式减少位的方法,则同样能够适用。另外,作为不将虚拟位嵌入到摆动的地址进行了说明,但也能够存储于与读入的地址的区域不同的区域并在地址检测时使用。符号说明101 …Physical Sector Number (PSN)、102*“Address Unit Number (AUN)、103…Physical ADIP Address(PAA)、104...Physical ADIPAddress(PMW)、105…加扰电路、106…
异或、301…解扰电路、302…层号检测电路、303…高位连续性检测电路、304…低位连续性检测电路、305…PAA 地址生成电路、401". Physical ADIP Address (PAA).402—PhysicalADIP Address (PAAW)^701Physical ADIP Address (PAA)、702*“PhysicalADIPAddress(PAAW).703—加扰电路、801 …异或、1101".Physical ADIP Address (PAA)、1102…Physical ADIPAddress (PAAW)、1103…加扰电路、1201 …光盘、1202…拾取器、1203…主轴电动机、1204…地址再现电路、1205…数据记录再现电路、1206…主机、1207…微型计算机、1301 …flag bits (标记位)、1302…parities (奇偶校验)、1501…AUX data、1801 …PhysicalADIPAddress (PAA)、1802."Physical ADIP Address (PAAW)、1803…编码电路。
权利要求
1.一种记录介质,具有记录多个数据的簇,其特征在于 具有以摆动叠加在与所述簇同步地记录数据的轨道的方式被记录的地址, 所述地址在其一部分具有作为未记录于记录介质的地址信息的虚拟位, 记录有以能够复原所述虚拟位的方式进行编码处理后的地址。
2.一种记录方法,是具有记录多个数据的簇的记录介质的记录方法,其特征在于 所述记录介质具有以摆动叠加在与所述簇同步地记录数据的轨道的方式被记录的地址, 所述地址在该地址的一部分具有作为未记录于记录介质的地址信息的虚拟位, 记录有以能够复原所述虚拟位的方式进行编码处理后的地址, 在所述记录介质中记录数据的所述记录方法, 根据通过译码处理,所述虚拟位被复原后的所述地址,检测数据位置进行记录。
3.一种再现方法,是具有记录多个数据的簇的记录介质的再现方法,其特征在于 所述记录介质具有以摆动叠加在与所述簇同步地记录数据的轨道的方式被记录的地址, 所述地址在其一部分具有作为未记录于记录介质的地址信息的虚拟位, 记录有以能够复原所述虚拟位的方式进行编码处理后的地址, 从所述记录介质再现数据的所述再现方法, 根据通过译码处理,所述虚拟位被复原后的所述地址,检测数据位置进行再现。
4.一种记录方法,在具有记录多个数据的簇的记录介质中记录数据,其特征在于 与所述簇同步的表示记录介质的物理位置的地址,在该地址的一部分具有作为未记录于记录介质的地址信息的虚拟位, 将以能够复原所述虚拟位的方式进行编码处理后的地址,摆动叠加在记录数据的轨道,向记录介质进行记录。
5.一种再现装置,从具有记录多个数据的簇的记录介质再现数据,其特征在于,具有 从记录介质读取数据的单元,所述记录介质具有以摆动叠加在与所述簇同步地记录数据的轨道的方式被记录的地址,所述地址在该地址的一部分具有作为未记录于记录介质的地址信息的虚拟位,该记录介质记录有以能够复原所述虚拟位的方式进行编码处理后的地址; 根据通过摆动检测到的地址,通过译码处理生成虚拟位的单元; 根据所述虚拟位的生成结果检测所述地址的单元;和 根据检测到的所述地址检测数据位置的单元。
6.一种记录介质,具有记录多个数据的区域和与所述数据对应地表示物理记录位置的地址,其特征在于 将用于切换对所述地址的加扰的有无和/或规则性的虚拟位用作所述地址的扩展位, 记录有所述加扰后的地址。
全文摘要
不改变嵌入到摆动(Wobble)的地址的位数而得到扩展的地址。生成根据嵌入到摆动地址的一部分或全部的信息的有无以和规则的差异来表现,未记录于光盘的虚拟位。
文档编号G11B20/10GK102754156SQ20108006323
公开日2012年10月24日 申请日期2010年11月10日 优先权日2010年3月5日
发明者永井裕, 池田政和, 西村孝一郎 申请人:日立民用电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1