形成集成电路结构的方法与集成电路结构的制作方法

文档序号:6948431阅读:129来源:国知局
专利名称:形成集成电路结构的方法与集成电路结构的制作方法
技术领域
本发明涉及半导体装置的制造,尤其涉及晶片级芯片模压封装(waferlevel chip molded packaging)的结构与方法。
背景技术
于半导体工业中,为响应减少半导体封装的厚度、增加芯片速度及高密度制造的 目标,进行减少半导体晶片厚度的努力。于堆叠的晶片制造中,具有集成电路形成于其中的 两个或多个半导体晶片互相连接。在相对于含有图案形成化电路系统的表面的表面上,借 由所谓半导体晶片的背面研磨来执行厚度减少。由于经薄化的晶片倾向具有不足的强度且 较易变形,例如弯曲及/或扭曲,所以在使用一切割工艺将晶片分成各自的芯片封装体前, 通常执行一封住步骤,于其中将晶片的一表面封在一成形化合物(molding compound)(例 如,热固化环氧树脂(thermocuring epoxy resin))中。之后将这些各自的芯片封装体固 定于一基板上,例如一印刷电路板(printed circuit board,PBC)。然而,并无法进行一般堆叠晶片工艺而无其缺陷。有时,在晶片遭受温度循环测 试(temperature cycle test)之处,例如成形化合物会变成自其所贴附的晶片松开或脱层 (delamination)。成形脱层(molding delamination)对于制造工艺有害且易减低整体工 艺产率并会降低所生产的芯片封装体的品质与可靠程度。此外,已发生自晶片成形脱层之 处,于随后的切割工艺与相关处理期间,晶片的芯片的边缘更易受到破裂、形成缺口及/或 腐蚀性环境影响。由于这些理由及根据阅读以下的详细叙述会开始变得明显的其他理由, 需要一晶片级芯片制造的改善方法,其避免一般晶片结合工艺的缺点。

发明内容
为了解决现有技术的问题,本发明提供一种形成集成电路结构的方法,包括提供 一晶片,其具有一芯片侧与一非芯片侧,该芯片侧包括多个半导体芯片;提供多个裸片,各 个所述裸片结合至所述多个半导体芯片之一;形成一或多个沟槽于该晶片的该芯片侧上; 将该晶片的该芯片侧与所述多个裸片封住,且实质上以一保护材料填入所述一或多个沟 槽;以及切割该晶片以将该晶片分成各自的半导体封装体。本发明又提供一种形成集成电路结构的方法,包括提供一晶片,其具有一芯片侧 与一非芯片侧,该芯片侧包括多个半导体芯片;提供多个裸片,各个所述裸片结合至所述多 个半导体芯片之一;将一高能束聚焦于该晶片的该芯片侧上以形成一或多个沟槽;将该晶 片的该芯片侧与所述多个裸片封住,并以一保护材料填入所述一或多个沟槽;烘烤该保护 材料以固化该保护材料;以及切割该晶片以将该晶片分成各自的半导体封装体。本发明还提供一种集成电路结构,包括一半导体芯片,其具有一裸片侧与一非粒 片侧,该裸片侧具有一或多个沟槽形成于其中;至少一个裸片,结合至该半导体芯片的该裸 片侧;以及一保护材料封住该至少一裸片且实质上填入所述一或多个沟槽。本发明避免了可起因于温度循环测试的可能脱层。
为了让本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举优选实施 例,并配合所附附图,作详细说明如下


图1至图10显示一集成电路结构的一实施例于其各种制造阶段期间的剖面图。图11显示形成集成电路结构的方法的一实施例的一流程图。其中,附图标记说明如下10 集成电路结构20 裸片22 晶片25 帛月交才才 14 (underfill material)30 裸片20的正表面35 焊料凸块40 裸片20的背表面50 半导体基板60 沟或沟槽70 芯片80 晶片22的正表面90 晶片22的背表面93 切割线100 成形化合物或保护材料110 切割胶带(dicing tape)200 形成一集成电路结构的方法202、204、206、208、210 步骤
具体实施例方式图1为一集成电路结构10的一实施例于其制造阶段期间的一剖面图。裸片20结 合于晶片22之上。裸片20可包括存储芯片(memory chip)、射频(radio frequency, RF) 芯片、逻辑芯片(logic chip)或其他芯片。裸片20各具有一正表面30与一背表面40。各 个裸片20包括半导体基板50,其中裸片20的背表面40也为分别的半导体基板50的背表 晶片22包括多个半导体芯片70。晶片22包括半导体晶片,例如硅、砷化镓、水 晶晶片(rock crystal wafer)、蓝宝石(sapphire)、玻璃等。芯片70可包括存储芯片、 射频芯片、逻辑芯片或其他芯片。在本发明的一实施例中,各个裸片20结合至芯片70 之一。或者,一芯片70可具有大于一个裸片20结合于其上。在一些实施例中,裸片20 与芯片70为面对面(face-to-face)结合,其中结合方法包括一般使用的方法,例如氧 化物至氧化物(oxide-to-oxide)结合、氧化物至硅(oxide-to-silicon)结合、铜至铜 (copper-to-copper)结合、附着结合(adhesive bonding)等。在一实施例中,各个裸片20 借由焊料凸块(solderbump) 35结合至多个芯片之一。在一些实施例中,可使用底胶材料
5(underfi 1 lmaterial) 25以填入介于多个裸片20之一与多个芯片70之一间的一缺口,底胶 材料实质上封住焊料凸块35。结合至一相同的芯片70的裸片20可各具有相同或不同的电 路设计或尺寸。晶片22可具有一正表面80与一背表面90,其中接合垫(未显示)及/或其他内 连线结构(未显示)为接近正表面80,而背表面90为一半导体基板背表面。集成电路(未 显示)包括有源与无源装置,例如晶体管、电阻器、电容器等,且形在于晶片22的正表面80。 在本发明一实施例中,半导体芯片70包括一或多个穿透硅通孔(through-silicon via, TSV)(未显示),其自正表面80往下延伸进入晶片22,其中穿透硅通孔连接至一或多个裸片 20。然后参见图2,于晶片22的正表面80上形成一或多个沟(geoove)或沟槽 (trenCh)60。沟槽60可借由一般激光切割(laser scribing)技术或其他适合裁切方法来 形成,其中一高能束(high energy beam),如激光光束,可被使用来例如穿过或切除晶片22 的正表面80的一部分。沟槽60代表一体积,其借由沟槽的底部的宽度乘以侧壁的高度乘 以于晶片22的正表面80中所制成的沟槽的长度所定义。沟槽60的体积代表借由一激光 切割机器或其他适合裁切工具自晶片表面所移除的硅的量。要被使用于一切割工艺中的适合的激光装备可为任何那些市售可得的激光。例 如,可适合地使用具有能量等级介于1与2watts之间的一连续Nd/YAG激光。本领域普 通技术人员了解可适合地调整激光的能量以仅移除所需的硅层的深度、宽度及/或长度。 本领域普通技术人员也了解深度应够深以允许之后要被沉积的成形化合物(later-to-be deposited molding compound)被形成于沟槽60中以可充分附着或固定至下方晶片22以 使在温度循环测试(temperature cycle test)或切割步骤期间,例如成形化合物不会自晶 片变形或脱层(delaminate)。于相同意义下,在由于沟槽60形成而在于硅层中建立应力之 处,深度应不那么深。在本发明一实施例中,形成沟槽60至介于约100 A至约150,000 A之 间的一深度。在另一实施例中,形成沟槽60至介于约1,000 A至约50,000人之间的一深 度。如图2中所示,形成一或多个沟槽60于晶片22的正表面上介于多个裸片20的任 两个之间。然后参见图3,将一成形化合物或保护材料100涂覆于晶片22的正表面80上、于 多个裸片20上,及实质上于沟槽60中。保护材料100由一可固化材料,例如一聚合物材料、 树脂材料、聚亚酰胺、氧化硅、环氧树脂、苯并环丁烯(Benzocyclobutene,BCB), SILK (Dow Chemical)或其组合所形成。为了避免晶片22或要被研磨的本体(body)在一研磨工艺 中扭曲,例如,在保护材料100固化后,保护材料100较佳具有充分地高刚度(stiffness) 与挠曲刚性(flexural rigidity)。可于晶片22上形成保护材料100至厚度大于裸片20 的高度以封住裸片20。保护材料20的厚度并无特别限制,只要其可确保一后工艺(later process),例如晶片22或要被研磨的本体的研磨,所需的厚度一致。然而,为了在基板的研 磨后,获得所需的厚度一致,保护材料100的厚度较佳为一致。使用工艺,如射出成形(injectionmolding)、压缩成形(compressionmolding)、 钢板印刷(stencil printing)、旋涂(spin-on coating)或未来发展的成形工艺(molding process)可将保护材料100提供至集成电路结构10。在保护材料100的涂覆之后与一后 来的晶片薄化或切割工艺之前,执行一固化或烘烤步骤以固化保护材料100。在本发明一实施例中,于一加热腔室中在自约100°C至约200°C的温度下,以自约30分钟至约8小时的时 间,烘烤保护材料100。在固化保护材料100后,晶片22的非芯片侧可接受一进一步的薄化 工艺来研磨非芯片侧以减少晶片的厚度。回到沟槽60形成的讨论上,图6显示根据本发明一实施例,一集成电路结构10的 剖面图,其中沟槽60形成于裸片20的周围(但在裸片切割线区内)且实质上被以成形材 料100填入。图5显示相同的集成电路结构,但为一俯视图,其中成形材料100形成于沟槽 60中。为了清楚说明,未显示成形材料100形成于裸片20、底胶材料25或晶片22的部分 之上。图5显示根据发明一实施例,沟槽60为一环绕裸片20的连续沟槽。然而,在一些实 施例中,沟槽60可为一非连续沟槽,换句话说,沟槽60可包括一或多个独立且分离的沟槽, 其实质上连续沿着裸片20的周围。图8显示根据本发明一实施例,集成电路结构10的剖面图,其中沟槽60形成在裸 片20的周围但较接近裸片20,且实质上被以成形化合物100填入。图7显示集成电路结构 的俯视图,其中显示成形化合物100形成于沟槽60中。另外,为了清楚的目的,于图7中未 显示成形化合物100形成于裸片20、底胶材料25或晶片22的部分之上。图7显示根据本 发明一实施例,沟槽60为形成于裸片20的周围的一连续沟槽。然而,在一些实施例中,沟 槽60可为一非连续沟槽,其意指,沟槽60可包括一些各自分离的沟槽,其实质上连续沿着 裸片20的周围。在一些实施例中,沟槽60形成于晶片22中实质上连续沿着晶片的一或多 个裸片切割线。虽然显示于图5至图8中的沟槽60具有矩形的形状,然而可以了解的是,根据依 照所实施的制造工艺的设计选择,沟槽60可包括任何形状。例如,沟槽60可具有一圆形、卵 形、矩形、三角形、正方形、五边形、六边形、七边形、八边形、星形、十字形或椭圆形的形状。 图10与图9显示根据一实施例,包括一矩形、圆形(各种尺寸)与十字形的形状的沟槽。然后参见图4,一般在晶片已接受一晶片等级测试程序后,接着将晶片22倒置且 固定至切割胶带(dicing tape) 110或一裸片模(die frame),其为之后以一般方式沿着 切割线93被切割以将经封住的晶片分成用于固定于一基板,例如印刷电路板(printed circuit board, PCB)上的各自的半导体封装体。图11显示一形成集成电路结构的方法200的一实施例。经由提供一晶片,其具 有一芯片侧与一非芯片侧,芯片侧包括多个半导体芯片,方法200开始于步骤202。于步骤 204,提供多个裸片,各个裸片结合至多个半导体芯片之一。于步骤206,一或多个沟槽形成 于晶片的芯片侧上。于步骤208,将晶片的芯片侧与多个裸片以一保护材料封住,保护材料 实质上填入一或多个沟槽。于步骤210,切割晶片以将其分成用于固定于一基板(例如,印 刷电路板)上的各自的半导体封装体。可将根据本发明实施例的形成晶片级芯片模压封装(wafer level chipmolded package)的方法实施于广大范围的封装应用。由于具有成形化合物嵌入于下方晶片中,增 强了介于成形化合物与晶片之间的附着。这避免了可起因于温度循环测试的可能脱层,而 在温度循环测试中,例如热膨胀系数(coefficient of thermal Expansion,CTE)变成一议题。虽然本发明已以优选实施例揭示如上,然其并非用以限定本发明,任何本领域普 通技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保
7护范围当视所附的权利要求所界定的范围为准。
权利要求
一种形成集成电路结构的方法,包括提供一晶片,其具有一芯片侧与一非芯片侧,该芯片侧包括多个半导体芯片;提供多个裸片,各个所述裸片结合至所述多个半导体芯片之一;形成一或多个沟槽于该晶片的该芯片侧上;将该晶片的该芯片侧与所述多个裸片封住,且实质上以一保护材料填入所述一或多个沟槽;以及切割该晶片以将该晶片分成各自的半导体封装体。
2.如权利要求1所述的形成集成电路结构的方法,其中各个所述多个裸片借由焊料凸 块结合至所述多个半导体芯片之一。
3.如权利要求2所述的形成集成电路结构的方法,其中形成一底胶材料以填入介于所 述多个裸片之一与所述多个芯片之一间的一缺口,该底胶材料实质上封住该焊料凸块。
4.如权利要求1所述的形成集成电路结构的方法,其中形成一或多个沟槽于该晶片的 该芯片侧上介于所述多个裸片的任两个之间。
5.如权利要求4所述的形成集成电路结构的方法,其中所述一或多个沟槽借由一高能 束形成。
6.如权利要求1所述的形成集成电路结构的方法,其中所述一或多个沟槽使用一激光 切割技术形成。
7.如权利要求1所述的形成集成电路结构的方法,其中所述一或多个沟槽实质上连续 沿着所述裸片之一的一周围被形成于该晶片中。
8.如权利要求7所述的形成集成电路结构的方法,其中所述一或多个沟槽被形成于该 晶片的一裸片切割线区内。
9.如权利要求1所述的形成集成电路结构的方法,其中所述一或多个沟槽实质上连续 沿着该裸片的一裸片切割线被形成于该晶片中。
10.如权利要求1所述的形成集成电路结构的方法,还包括在该切割该晶片的步骤前 烘烤该保护材料以固化该保护材料。
11.一种形成集成电路结构的方法,包括提供一晶片,其具有一芯片侧与一非芯片侧,该芯片侧包括多个半导体芯片;提供多个裸片,各个所述裸片结合至所述多个半导体芯片之一;将一高能束聚焦于该晶片的该芯片侧上以形成一或多个沟槽;将该晶片的该芯片侧与所述多个裸片封住,并以一保护材料填入所述一或多个沟槽;烘烤该保护材料以固化该保护材料;以及切割该晶片以将该晶片分成各自的半导体封装体。
12.—种集成电路结构,包括一半导体芯片,其具有一裸片侧与一非粒片侧,该裸片侧具有一或多个沟槽形成于其中;至少一个裸片,结合至该半导体芯片的该裸片侧;以及一保护材料,封住所述至少一裸片且实质上填入所述一或多个沟槽。
13.如权利要求12所述的集成电路结构,其中所述一或多个沟槽被形成至介于约 100 A至约150,000 A之间的一深度。
14.如权利要求12所述的集成电路结构,其中所述一或多个沟槽连续沿着该裸片的一 周围被形成于该晶片中。
15.如权利要求14所述的集成电路结构,其中所述一或多个沟槽被形成于该半导体芯 片的一切割线区内。
全文摘要
本发明公开了一种形成集成电路结构的方法与集成电路结构,该形成集成电路结构的方法提供一晶片,其具有一芯片侧与一非芯片侧,该芯片侧包括多个半导体芯片。提供多个裸片,各个所述裸片结合至所述多个半导体芯片之一。形成一或多个沟槽于该晶片的该芯片侧上。将该晶片的该芯片侧与所述多个裸片以一保护材料封住,该保护材料实质上填入所述一或多个沟槽。切割该晶片以将其分成各自的半导体封装体。本发明避免了可起因于温度循环测试的可能脱层。
文档编号H01L21/78GK101964311SQ201010226330
公开日2011年2月2日 申请日期2010年7月8日 优先权日2009年7月8日
发明者李新辉, 郑荣伟 申请人:台湾积体电路制造股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1