一种无基板半导体封装制造方法与流程

文档序号:14862574发布日期:2018-07-04 08:32阅读:481来源:国知局
一种无基板半导体封装制造方法与流程

本发明涉及一种半导体封装方法,尤其涉及一种无基板的半导体封装方法。



背景技术:

请参考图1,图1揭示传统半导体封装,其具有晶粒20,晶粒20通过黏胶30附着于基板10之上,晶粒以传统打线方式(wirebonding)或以覆晶方式(flipchip)(图中未示)与基板10上的导电线路连接,而后通过基板10上的导电通孔40电性连接至封装焊垫50。此种传统的封装方式,不管是以打线方式或覆晶方式置放晶粒,其最后封装的厚度h1都太厚,不利于微型化的电子产品。以图1为例,最后封装厚度h1等于基板10本身的厚度h2加上封装胶厚度h3。因应微型化电子产品的需求,有必要使封装后半导体产品的厚度减小。



技术实现要素:

一种无基板半导体封装的制造方法,包含:提供半导体晶粒,其具有多个接合垫,在半导体晶粒的每一个接合垫上形成凸块。提供基板,其具有第一表面与第二表面,在基板的第一表面上形成多个金属图案,以覆晶方式将半导体晶粒的每一个凸块黏着于每一个金属图案,在基板的第一表面上灌注封装胶,封装胶覆盖第一表面、半导体晶粒,以及填满半导体晶粒与第一表面间的空隙,固化该封装胶,移除该基板。

移除基板的方法为直接以物理力撕开该基板以暴露出该金属图案的底部,或研磨该基板的第二表面至暴露出该金属图案的底部。金属图案的材料包含铜、银、金、锡或镍,半导体晶粒的接合垫数目最佳为2。

形成凸块于该接合垫的步骤包含在半导体晶粒上的每一个该接合垫上形成底层金属,在底层金属上形成屏蔽,其中屏蔽有开口,开口的中心对准接合垫的中心,且开口面积小于接合垫的面积。在开口底部形成中间层,在中间层上形成金属材料填满并突出于开口。移除该屏蔽,熔融该金属材料,使金属材料形成凸块。中间层材料包含镍,金属材料包含金、银或锡。

附图说明

为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,附图的详细说明如下:

图1为传统半导体封装方法的示意图;

图2a为半导体晶粒的示意图;

图2b为在半导体晶粒上形成底层金属的示意图;

图2c为在半导体晶粒上形成凸块步骤的示意图;

图2d为在半导体晶粒上形成凸块的示意图;

图3a为在基板上形成金属图案的示意图;

图3b为半导体晶粒以覆晶方式黏着于基板上的示意图;

图3c为在基板上形成封胶的示意图;

图3d为本发明的无基板封装件的示意图;

图4为本发明的切割后的单一无基板封装件的示意图。

【符号说明】

10基板

20晶粒

30黏胶

40导电通孔

50封装焊垫

100半导体晶粒

110接合垫

120保护层

130底层金属

140屏蔽

150开口

160中间层

170金属材料

170'凸块

200基板

201第一表面

202第二表面

210金属图案

220封装胶

300310320封装件

h1h2h3hb厚度

具体实施方式

以下将以附图揭露本发明的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本发明。也就是说,在本发明部分实施方式中,这些实务上的细节是非必要的。此外,为简化附图起见,一些现有惯用的结构与组件在附图中将以简单示意的方式绘制。

请参考图2a至图2d,其揭示在半导体晶粒100形成凸块(bump)的制造流程。首先请参考图2a,图2a揭示半导体晶粒100,在半导体晶粒100上有多个接合垫110,此图仅以两个接合垫为例,在本发明里,两个接合垫110的半导体晶粒100为最佳的实施例,在半导体晶粒100完成制作时,其接合垫110会有保护层120掩盖部分的接合垫110,接合垫110暴露出保护层120的部分为之后形成凸块之用。

请参考图2b,图2b揭示形成凸块的流程,首先在接合垫110与保护层120上形成底层金属130,然后形成屏蔽140,屏蔽140上有开口150。形成开口的方法是利用半导体的微影蚀刻制程;先地毯式地形成屏蔽140,然后在屏蔽140涂布层光阻(图中未示),然后以光罩定义出开口150的图案,经显影与蚀刻制程而形成开口150,开口150暴露出部分的底层金属130。开口150的中心对准接合垫110的中心,且开口150的正投影面积小于接合垫110的面积。

请参考图2c,在开口150的底部形成中间层160,形成中间层160的方式可以用物理沉积法(pvd)或化学气相沉积(cvd)法。中间层160的作用是增加后续凸块170'的黏着度,以及减少凸块与底层金属130的应力,防止后续封装制程的高低温循环中,因凸块170'热膨胀系数与底层金属130热膨胀系数差异过大,产生过大的应力而使凸块容易脱落。因此中间层160材料的热膨胀系数是介于凸块170'与底层金属130之间。形成中间层160之后,则形成金属材料170于中间层160之上,金属材料170填满整个开口150,且突出于开口150,金属材料170还覆盖了部分屏蔽140上方。

请参考图2d,接着移除屏蔽140,然后升高温度使金属材料170熔融,金属材料170的材质包含金、银或锡,因此上述的高温非固定值,而是依材料不同而调整。重点为温度必需升高至金属材料170熔融且流动率高,使呈液态的金属材料170因表面张力而自动形成圆球状,然后冷却形成凸块170’。以上为在半导体晶粒100上形成凸块170'的制造流程。

图3a至图3d为形成无基板封装件的流程,请参考图3a,首先提供基板200,其具有第一表面201与第二表面202,在基板200的第一表面201上形成金属图案210,形成金属图案210的方式包含印刷涂布制程,或微影蚀刻制程。金属图案的材料包含铜、银、金、锡或镍,而基板材料包含玻璃、压克力、陶瓷以及高分子材料。基板200的第一表面201可以选择经过活化处理,使金属图案210与基板200表面的附着力差。

请参考图3b,具凸块170'的半导体晶粒100以覆晶方式,使凸块170'附着于基板200上的金属图案210,经高温使凸块170'焊接于金属图案210,其界面形成共晶状态,以增加附着度。图示为两个半导体晶粒100置放于基板200上,此仅为例示,在实际应用上,可以大于2的多个相同半导体晶粒100同时置放于基板200上,而半导体晶粒100上的每一个凸块均对准基板200上的金属图案210。图3b所例示每一个半导体晶粒100具有两个凸块(接合垫110)为最佳实施例,在实际应用上,本方法可适用于具有多于两个凸块(接合垫110)的半导体晶粒。

请参考图3c,接着在基板200的第一表面201与半导体晶粒100的上方灌注封装胶220,先以高温使封装胶220的流动性佳,以便使封装胶220填满基板200第一表面201与半导体晶粒100间的空隙,且均匀覆盖半导体晶粒100。然后固化封装胶220,固化后的封装胶220具有上表面与下表面,封装胶220的下表面接触基板200的第一表面201,封装胶220的上表面与半导体晶粒100的背面具有厚度hb。

请参考图3d,接着移除基板200,留下包覆着封装胶的半导体晶粒100,并露出金属图案210底部的封装件300,封装件300厚度ht比传统封装(参图1)厚度h1至少少了基板厚度h2。最后如图4所示,切割出各别的半导体封装件310、320,完成无基板封装的制造方法。金属图案210底部即为半导体封装件310、320的外接脚,此方法制造的封装件310、320,其厚度与正投影面积都趋近于半导体晶粒100本身,可达到微型化电子产品的需求。

虽然本发明已以实施方式揭露如上,然其并非用以限定本发明,任何熟习此技艺的本领域技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围应当以权利要求书所界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1