时钟控制方法和电路的制作方法

文档序号:7511386阅读:168来源:国知局
专利名称:时钟控制方法和电路的制作方法
技术领域
本发明涉及时钟控制电路及其方法。
背景技术
调整时钟周期的电路的构成中配备有PLL( Phase Locked Loop:锁 相环)电路。图27是表示以往的PLL电路构成图。参考图27,外部 时钟324以及将压控振荡器322的输出经分频电路323分频后的信号 输入到相位频率检测电路(Phase Frequency Detector: PFD) 319中。电 荷泵320输出与相位差相应的电压,经环路滤波器321平滑化后的电 压作为控制电压提供给电压控制振动荡器(Voltage Controlled Oscillator: VCO) 322,将与该控制电压相应的频率的输出时钟从电压 控制振动荡器322提供给分频电路323。例如,在特开平11-284497号公报中,公开了一种方案,提出了 一种可编程延迟发生器,其可以在同一构成的电路中生成用于决定延 迟时间的斜坡电压以及阈值电压、而且可以分别独立地设定斜坡电压 和阈值电压,从而产生能够设定分子分母两者的分数的延迟时间;频 率合成器,其通过使用该可编程延迟发生器对累加器的输出脉冲的相 位进行插补,可无调整地产生低的虚假(spurious)输出信号;使用该 可编程延迟发生器的倍增电路;占空比变换电路,其将该可编程延迟 发生器用于决定输出脉冲幅度的延迟发生器;以及PLL频率合成器, 其将该可编程延迟发生器插入在分频器和相位比较器之间。
但是,图27所示的以往电路具备有PLL电路、并使用了反馈型 电路,因此除了需要时间进行相位调整,还存在反馈型特有的抖动等 问题。此外,上述的以往可编程延迟发生器中,阈值电压发生电路等电 源电压发生电路是必要的。因此,存在电路规模增大的问题。发明内容因此,本发明鉴于上述问题,其目的在于,提供一种时钟控制电 路及其方法,通过简易的构成,能够进行高精度的非整数的频率变换。为了达到上述目的,本发明,输入时钟,在每个一定周期中,将 与上述时钟对应的相位差以预先确定的规定的单位相位差分别相加或 相减,输出具有相加或相减得到的相位差的输出时钟。本发明具有控制装置,将输入时钟或者由上述输入时钟生成的 时钟作为基准时钟,在上述基准时钟的每个周期中,输出用于将与上 述基准的时钟对应的相位以规定的单位相位差进行相加或相减运算的 控制信号;相位调整装置,输入上述输入时钟,根据上述控制信号, 对上述基准时钟以预先确定的规定单位相位差相加或相减,生成和输 出具有相加相减后所得相位的输出时钟。可以输出对于上述基准时钟频率具有非整数关系的频率的输出时钟。在本发明中,其构成包括将输入时钟分频输出分频后的时钟的 分频电路;控制电路,该控制电路根据上述分频电路输出的分频时钟,生成用于对上述分频时钟的相位差以每个单位相位差进行相加或相减运算的控制信号;相位调整电路,输入上述输入时钟,生成以来自上 述控制电路的控制信号设定的相位的信号并输出。在本发明中,其构成包括多相时钟生成电路,用于从输入时钟
生成并输出相位互不相同的第一至第N时钟(称为"多相时钟"); 选择器,输入上述第一至第N时钟,从中选择一个输出;控制电路, 其输入上述输入时钟,生成在上述选择器中依次选择上述第一至第N 时钟的选择信号,提供给上述选择器。以下通过对实施方案及实施例 的说明,本领域技术人员都能理解,通过本申请权利要求书的各项发 明,同样可达到上述目的。


图1是本发明第一实施例的构成示意图。图2是用于说明本发明第一实施例动作的时序图。图3是本发明第二实施例构成的示意图。图4是本发明第三实施例构成的示意图。图5是本发明第三实施例的多相时钟生成电路构成一例的示意图。图6是图5的四相时钟倍增电路构成一例的示意图。图7是用于说明图6的四相时钟倍增电路动作的时序图。图8是图6的时序差分割电路(内插器)电路构成一例的示意图。图9是用于说明图8的时序差分割电路(内插器)的动作的时序图。图10是时序差分割电路(内插器)电路构成另一例的示意图。 图11是用于说明时序差分割电路(内插器)动作的原理示意图。 图12是本发明实施例中使用的内分比可变型内插器电路构成的第 一例的示意图。图13是本发明实施例中使用的内分比可变型内插器电路构成的第 二例的示意图。图14是本发明实施例中使用的内分比可变型内插器电路构成的第 三例的示意图。图15是本发明实施例中使用的内分比可变型内插器电路构成的第 四例的示意图。图16是本发明第四实施例的构成示意图。图17是用于说明本发明第四实施例动作的时序图。 图18是本发明第五实施例的构成示意图。图19是用于说明本发明第四实施例动作的时序图。图20是本发明第六实施例的构成示意图。图21是用于说明本发明第六实施例动作的时序图。 图22是本发明第七实施例的构成示意图。 图23是本发明第八实施例的构成示意图。 图24是本发明第九实施例的构成示意图。 图25是本发明使用的16等分内插器的布局示意图。 图26是使用本发明中的16等分内插器的相位调整电路输出的模 拟结果的波形图。图27是现有技术时钟控制电路一例的示意图。
具体实施方式
以下说明本发明的实施方案。本发明的一实施方案包括控制电 路(图1中的102),以输入的时钟或者由上述输入时钟生成的时钟作 为基准时钟,在上述基准时钟的每个周期,输出用于以预先规定的单 位相位差将与上述基准的时钟对应的相位进行相加或相减运算的选择 信号;相位调整电路(图1中的101),输入上述输入时钟,根据上述 选择信号,输出具有对上述基准时钟相加得到的相位的时钟。在本发明其它的实施方案中,包括将输入时钟分频的分频电路 (图3中的103);生成控制信号的控制电路(图3中的102),该控制信号用于根据上述分频电路所分频的时钟、对上述分频时钟的相位 差在每个单位相位差中进行相加或相减运算;相位调整电路(图3中 的IOI),将输入时钟输入,对上述输入时钟信号,生成以来自上述控 制电路的控制信号所设定的相位的信号。在本发明其它的实施方案中,包括多相时钟生成电路(图4中的201),用于从输入时钟生成(并输出)相位互不相同的第一至第N 时钟(称为"多相时钟");选择器(图4中的203),输入上述第一 至第N时钟,从中选择一个输出;控制电路(图4中的202),其输 入上述输入时钟,选择在上述选择器中依次选择上述第一至第N时钟 的选择信号。在本发明中,将相位调整电路用内插器来构成,该内插器将所输 入的两个信号的时序差进行分割后将信号输出,具有一控制电路,将 用分频电路对时钟信号分频后的信号和以规定的时钟周期将该分频信 号延迟的信号一起输入至内插器中,根据上述时钟信号,可改变上述 内插器中的时序差的分割值。具有多个将两个输入信号的时序差分割的信号输出的内插器,其 最好这样构成在上述多个内插器中设定时序差分割值互不相同的值, 对互不相同的多个(N个)时钟,将多组的两个时钟分别输入到上述 多个内插器中,将两端的第一和第N的时钟输入到一个内插器中。在本发明另外的实施方案中,包括多相倍增时钟生成电路(图20的10),其根据输入时钟将上述输入时钟的频率倍增,生成相位相 互不同的第一至第N个时钟(称为"多相倍增时钟");开关(图20 的20),其从上述第一至第N的时钟中选择两个时钟信号;内插器(图 20的30),其输入从上述开关选择输出的两个时钟信号,输出对上述 两个时钟信号的时序差进行分割的信号;控制电路(图20中的40), 其输出用于设定上述开关的切换及设定内插器的时序分割值的控制信号在本发明另外的实施方案中,包括多相倍增时钟生成电路(图22的10),其根据输入时钟将上述输入时钟一次分频,生成多相时钟, 将该多相时钟的频率倍增,生成相位相互不同的第一至第N个时钟(称 为"多相倍增时钟");开关(图22的20),其从上述第一至第N 的时钟中相邻的两个时钟信号选择二组;第一内插器(图22的30。,其输入上述开关输出的第一组的两个时钟信号,输出对上述两个时钟
信号的时序差进行分割的信号;第二内插器(图22的302),其输入 上述开关输出的第二组的两个时钟信号,输出对上述两个时钟信号的 时序差进行分割的信号;第三内插器(图22的303),其输入上述第 一、第二内插器的输出,并输出对上述两个输出的时序差进行分割的 信号;控制电路(图22中的40),其输出用于上述开关的切换及设定 内插器的时序差分割值的控制信号。多相倍增时钟生成电路包括分频电路(图5的2),其将输入时 钟分频,生成并输出相位互不相同的多个时钟(称为多相时钟),周 期检测电路(图5的6),其检测输入时钟的周期;多相时钟倍增电路 (图5的5),其输入上述分频电路输出的多相时钟,将上述时钟进行 倍增以生成多相时钟。上述多相时钟倍增电路(5)包括多个时序差 分割电路(图6的4al 4a8),其输出将两个输入的时序差进行分割 的得到信号,多个复用电路(图6的4M 4b4),其将两个上述时序 差分割电路的输出分别进行复用后输出。上述多个时序差分割电路包 括以同一相位的时钟作为输入的时序差分割电路(图6的4al、 4a3、 4a5、 4a7),以相邻相位的两个时钟作为输入的时序差分割电路(图 6的4a2、 4a4、 4a6、 4a8)。多相时钟倍增电路(5)具有2n个时序差分割电路(图6的4al 4a8),这些时序差分割电路输入n相的时钟(第一至第n时钟),分 别输出将两个输入的时序差进行分割的信号,第2I-1个(其中lSI^n) 时序差分割电路(图6的4al、 4a3、 4a5、 4a7)输入第I个同一时钟作 为上述两个输入,第21个(其中l^I^n)的时序差分割电路(图6 的4a2、 4a4、 4a6、 4a8)输入第I个时钟和第(1+1 mod n)个(其中 mod表示求余运算,1+1 modn表示以n来除I+l得到的余数)时钟, 并且多相时钟倍增电路(5)还具有2n个脉宽校正电路(图6的4cl 4c8),其输入第J个(其中lSJ^2n)时序差分割电路的输出和第(J+2 modn)个(其中J+2modn表示以n来除J+2得到的余数)时序差分 割电路的输出,以及n个复用电路(图6的4bl 4b4),其输入第K(其中l^KSn)个脉宽校正电路的输出和第(K+n)个脉冲校正电路 的输出。在本发明另外的实施方案中,包括分频电路(图23中的60), 其以输入时钟为输入,将输入时钟分频生成相位互不相同的时钟;第 一内插器(图23的30。,其输入由上述分频电路输出的第一组的两 个时钟信号,输出对上述两个时钟信号的时序差进行分割的信号;第 二内插器(图23的302),其输入由上述开关输出的第二组的两个时 钟信号,输出对上述两个时钟信号的时序差进行分割的信号;第三内 插器(图23的303),其输入上述上述第一、第二内插器的输出,并 输出对上述输出的时序差进行分割的信号;控制电路(图23中的40), 其输出用于控制上述开关的切换及设定内插器的时序差分割值的控制 信号。在本发明另外的实施方案中,其构成包括多相倍增时钟生成电 路(图24中的10),其根据输入的时钟,将该输入时钟倍增生成相位 互不相同的多个时钟;多个内插器(图24中的30t至30j ,其从多相 倍增时钟生成电路输出的多个时钟中,输入相位相互邻接的二个时钟, 分别输出将该二个时钟的时序差分别以互不相同的规定内分比分割后 的信号;以及合成器(图24中的50),其输入多个内插器的输出,对 它们进行复用,作为一个输出信号输出。在该实施方案中,其构成可以是多相倍增时钟生成电路生成N 相(其中N是规定的正整数)的时钟,并具有M个(其中M是^N的 正整数)内插器30,在第i个上述内插器中,输入第i个和第i+l个时 钟(其中i是i m的整数,而且第n+l个的时钟成为第一个的时钟),将各个内插器中的两个输入信号的时序差进行分割的内分比设定为使 第i+l个内插器比第i个(其中i是1 m的整数)内插器大或小一规 定单位步长的值,从M个内插器输出M相的时钟,从上述合成器输出 M倍增的时钟。在这种情况下,分割各内插器中两个输入信号的时序
差的内分比为固定值。在上述本发明的实施方案中,内插器例如参照图12至图15,包括 输入第一和第二输入信号,并将上述第一及第二输入信号的规定逻辑 运算结果输出的逻辑电路(NAND01);连接在第一电源和内部节点(N31)之间的第一开关元件(MP1),其将上述逻辑电路的输出信号输入到控制端子中,当上述第一和第二输入信号为第一值时变为导通(ON)状态;将上述内部节点连接到输入端的缓冲器电路(INV3),当上述内部节点的电容端子电压与阈值的大小关系反相时改变输出逻辑值;以及多个在上述内部节点和第二电源之间并联的串联电路,该 串联电路由当上述第一输入信号(IN1)为第二值时变为共同导通状态 的第二开关元件(MN11)、根据来自控制电路(图20的40等)的控 制信号(PH)分别被控制导通*截止的第三开关元件(MN21)、恒流 源(Io)构成;还包括多个在上述内部节点和第二电源之间并联的串联 电路,该串联电路由当上述第二信号为第二值时变为共同导通状态的 第四开关元件(MN12)、根据来自控制电路的控制信号分别被控制导 通*截止的第五开关元件(MN22)、和恒流源(IQ)构成。再有,当 然可以按照在内部节点(N31)侧连接第三开关元件(MN21)、在恒 流源(1。)侧连接第二开关元件(MN11)替换上述的配置。也可以替 换第四开关元件(MN12)和第五开关元件(MN22)的配置。在内部节点(N31)和上述第二电源间相互并联连接有多个串联连 接的第六开关元件和电容(MN31 MN34, CAP11 CAP14),对于 向上述第六开关元件群(MN31 MN34)的控制端子中提供的周期控 制信号(7),由上述内部节点中附加的上述电容的值选择决定。[实施例]为了对上述本发明的实施方案进行详细说明,以下参考附图对本 发明的实施例进行说明。
图1是表示本发明的第一实施例的构成图。参照图1,本发明的第 一实施例包括相位调整电路101,其输入输入时钟,将该输入时钟或 者由该输入时钟生成的信号作为基准时钟,对该基准时钟调整相位, 从而输出输出时钟;加法运算电路102,其输入输入时钟和编码信息, 并向相位调整电路101输出选择信号。该相位调整电路101如后面说 明的那样,最好由将分割时序差的内分比设定为可变的内插器构成。控制电路102作为加法运算电路,例如从初始值O开始,每输入一次输入时钟就将规定的单位m (m=l、 2、 3、…)递增(0、 m、 2m、 3m、…),对加法运算结果进行解码、并将与该相加结果对应的选择 信号(控制信号)输出到相位调整电路101。规定单位m的值根据从 外部输入到控制电路102的编码信号来设定。此外,控制电路102也可以构成为减法运算电路,例如从初始值 N开始,每输入一次输入时钟就将规定的单位m (m=l、 2、 3、…)递 减(N、 N-m、 N-2m、 N-3m、…),对减法运算结果进行解码、并将 与该相减结果对应的选择信号(控制信号)输出到相位调整电路101。相位调整电路101根据从控制电路102来的选择信号,对于时钟 周期tCK的输入时钟的边缘(例如上升沿),当由来自控制电路102 的选择信号决定的单位相位差为A小时,对于该边沿,输出0、 △*、 2A4)、 3A4)、…、(n-l) △ 4> 、 nA 4> 、…的相位差的信号。其中, nA4)与相位差为0等价。当从控制电路102来的选择信号m为"1"时的单位相位差为A 4)的场合,当选择信号为"m"时,相位调整电路101中的单位相位差 成为mA4),对应于时钟周期tCK的输入时钟的边沿,在每个输入时 钟输出0、 mA 4) 、 2mA 4> 、 3mA小、…、(n-l) mA 4> 、 nmA 4> 、… 的相位信号。其中,当单位相位差A4)为tCK/n时,nmA4)与相位差 0等价。
图2是用于说明本发明第一实施例动作原理的时序图。参考图2, 对应于时钟周期1的输入时钟的上升沿,输出时钟的相位差为0;对应于时钟周期2的输入时钟的上升沿,输出时钟的相位差为A4>;对应于时钟周期3的输入时钟的上升沿,输出时钟的相位差为2 △ 4);设输出时钟的周期为tCK+A4),将周期tCK的输入时钟的频率 f=l/ tCK频率变换为频率f=l/ (tCK+A 4>),将时钟周期按照输入时钟 频率的整数比以外(非整数)的值(=l+A4WtCK)来进行频率变换。在图2中,将替换入输出时钟和输入时钟作调换,就变成由减法 运算电路和解码器来构成控制电路102时的时序动作。在以减法运算 电路构成控制电路102的场合,在每个时钟周期,对应于输入时钟的 上升沿,输出时钟的相位差成为-A4)、 -2A(J)、…。下面对本发明的第二实施例加以说明。图3是表示本发明第二实 施例构成图。参照图3,本发明的第二实施例包括将输入时钟分频的 分频电路103、控制电路102以及相位调整电路101。分频电路103将 输入时钟输入并进行分频。控制电路102包括加法运算电路和解码器。加法运算电路例如从 初始值0开始,每输入一次输入时钟就将规定的单位m(m=l、 2、 3、…) 递增(0、 m、 2m、 3m、…)。解码器对该值解码,向相位调整电路 101输出与该值对应的选择信号。相位调整电路101在单位相位差为A4)时,在每个输入时钟,对 于输入时钟的边沿,根据来自于控制电路102的选择信号,输出O、 m12△ 4) 、 2mA 4> 、 3mA 4> 、…、(n國l) mA 4> 、 nmA小、…的相位信号。 其中,当单位相位差A4)为tCK/n时,nmA4)与相位差0等价。将周期tCK的输入时钟的频率f=l/ tCK频率变换为频率f=l/ (tCK+A(J)),输出时钟的周期变为tCK+A4),时钟周期可以变更为整 数比以外的值。不言而喻,在本发明的第二实施例中,也可以用减法运算电路和 解码器来构成控制电路102。下面对本发明的第三实施例加以说明。图4是表示本发明第三实 施例构成图。参照图4,本发明的第三实施例包括多相时钟生成电路 201、选择器203、向选择器203提供选择信号的控制电路202。对于从多相时钟生成电路201输出的例如n相的第1 第n时钟 (相位相邻的时钟的时序(相位)差Acj):tCK/n),基于控制电路202 的控制,在选择器203中循环地选择第1到第n时钟,例如在时钟周期1中选择第1时钟,对于输入时钟上升沿的输出时钟 的相位差为0;在时钟周期2中选择第2时钟,对于时钟周期2的输入时钟的上升沿,输出时钟的相位差为A4);在时钟周期3中选择第3时钟,对于时钟周期3的输入时钟的上 升沿,输出时钟的相位差为2A4);…等等。输出时钟的周期设为tCK+A 4>,将周期tCK的输入时钟周期f=l/ tCK频率变换为频率f'=l/ (tCK+A 4)),可以将时钟周期用输入时钟频 率的整数比以外的值(=l+Acl>/tCK)进行频率变换。将对上述关于本发明的实施例作更详细地说明。以下,考虑有关 作为本发明特征之一的时序差分割电路(内插器)的说明顺序关系,
从图4的电路构成进行详细地说明。图5是图4的多相时钟生成电路201构成的一例的示意图。图6 是作为本发明一实施例的用于生成4相时钟的多相时钟生成电路201 的倍增用内插器构成的具体例的示意图。如图5所示,4相时钟发生电路201包括将输入时钟1进行4 分频以输出4相时钟Q1 Q4的1/4分频电路2, n段串联连接的4相 时钟倍增电路51 5n、以及周期检测电路6。从最末段的4相时钟倍 增电路5n起,输出2n倍增的4相时钟Qnl Qn4。此外,4相时钟倍 增电路的段数n是任意的。1/4分频电路2将输入时钟1进行1/4分频,生成4相时钟Ql、 Q2、 Q3、 Q4,将该时钟Q1、 Q2、 Q3、 Q4在4相时钟倍增电路51中 进行倍增,生成4相时钟Q11、 Q12、 Q13、 Q14。同样,从4相时钟 倍增电路5n得到2n倍增的4相时钟Qnl、 Qn2、 Qn3、 Qn4。周期检测电路6由固定段数的环型振荡器、计数器构成,在时钟1 的周期中,由计数器对环型振荡器的振荡次数进行计数,响应于该计 数而输出控制信号,来调整4相时钟倍增电路5中的负荷。通过该周 期检测电路6,可消除时钟周期的动作范围与装置特性的变异。图6 (a)是图5所示的4相时钟倍增电路5构成的一例的示意图。 此外,图5所示的4相时钟倍增电路51 5n中,任意一个的构成都是 相同的。参考图6(a),该4相时钟倍增电路5由8组时序差分割电 路4al 4a8、 8个脉宽校正电路4cl 4c8、以及4组复用电路4bl 4b4 构成。图6 (b)是表示脉宽校正电路4c的构成图,其第二输入端是经 反相器17反相后的信号,第一输入端为直接输入的信号的NAND电路 16。图6 (c)是复用电路4b的构成示意图,其为双输入端的NAND 电路18。 图7是表示图6所示的4相时钟倍增电路5的时序动作的信号波形图。时钟T21的上升沿是从时钟Q (n-l) 1的上升沿起由时序差分 割电路4al内部延迟量的延迟决定的,时钟T22的上升沿是由用于时 钟Q (n-l) 1的上升沿和时钟Q (n-l) 2的上升沿的时序的时序差分 割电路4a2内的时序分割和内部延迟量的延迟决定的。以下同样,时钟 T26的上升沿是由用于时钟Q (n-l) 3的上升沿和Q (n-l) 4的上升 沿的时序的时序差分割电路4a6内的时序分割和内部延迟量的延迟决 定的,时钟T27的上升沿是由用于时钟Q (n-l) 4的上升沿的时序的 时序差分割电路4a7内部延迟部分的延迟决定的,时钟T28的上升沿 是由时钟Q (n-l) 4的上升沿和Q (n-l) 1的上升沿的时序的时序差 分割电路4a8内的时序分割和内部延迟量的延迟决定的。时钟T21和T23输入到脉宽校正电路4cl中。在脉宽校正电路4cl 中,输出具有由时钟T21决定的下降沿、由时钟T23决定的上升沿的 脉冲P21。以同样的顺序,生成脉冲P22 P28,脉冲P21 P28变为相 位各相差45度、占空比为25%的8相脉冲群。脉冲P21和相位相差180 度的时钟P25经复用电路4bl的复用和反相,作为占空比为25%的时 钟Qnl输出。同样生成时钟Qn2 Qn4。时钟Qnl Qn4成为相位分别相差90 度的占空比为50%的4相脉冲群,时钟Qnl Qn4的周期是从时钟Q (n-l) 1 Q (n-l) 4生成时钟Qnl Qn4的过程中将频率两倍倍增得到的。图8 (a)以及图8 (b)分别是图6所示的时序差分割电路4al、 4a2构成一例的示意图。该电路彼此相同地构成,但两个输入是输入同 一信号,还是输入彼此相邻的二个信号是不同的。即,除了在时序差 分割电路4al中同一输入Q (n-l) 1输入至双输入NOR 51、而在时序 差分割电路4a2中输入Q (n-l) 1和Q (n-l) 2输入至双输入NOR 61 200710167996.5 以外,时序差分割电路的构成是相同的。双输入NOR51、 61如众所周 知的那样,由串联连接在电源VDD和输出端之间的分别将输入信号 IN1、 IN2输入其栅极的两个P沟道MOS晶体管、与在输出端与接地 之间并联连接的分别将输入信号IN1、IN2输入至其栅极的两个N沟道 MOS晶体管形成。双输入NOR51 (NOR 61)的输出节点即内部节点N51 (N61)连 接在反相器INV51 (INV61)的输入端,内部节点和地之间并联连接有 N沟道MOS晶体管MN51与电容CAP51的串联电路、N沟道MOS晶 体管MN52与电容CAP52的串联电路、以及N沟道MOS晶体管MN53 与电容CAP53的串联电路。各N沟道MOS晶体管MN51、 MN52、和 MN53的栅极分别连接来自周期检测电路6的控制信号7,而进行导 通 截止控制。N沟道MOS晶体管MN51、 MN52、和MN53的栅极 宽度与电容CAP51、 CAP52和CAP53的尺寸比例如为1: 2: 4,根据 周期检测电路6 (参考图5)输出的控制信号7,将连接于共同节点的 负荷分8段调整,设时序钟周期。图9是用于说明图8所示的时序差分割电路4al、 4a2动作的时序图。对于时序差分割电路4al,从时钟Q (n-l) 1的上升沿起,节点 N51的电荷通过NOR 51的N沟道MOS晶体管抽出,节点N51的电位 在达到反相器INV51的阈值时,反相器INV51输出即时钟T21上升。 设达到反相器INV 51的阈值时之前有必要抽出的节点N51的电荷为 CV (其中C是电容值,V是电压)、设通过NOR51的N沟道MOS 晶体管放电电流为I。从时钟Q (n-l) 1的上升沿起,以电流值21对 CV的电荷量放电。结果,时间CV/2I表示了从时钟Q (n-l) 1的上升 沿起到时钟T21的上升沿止的时序差(传送延迟时间)。在时钟Q(n-l) l为低电平时,双输入NOR51的输出端的节点N51充电至高,反相器 INV 51输出时钟T21变为低电平。 对于时序差分割电路4a2,从时钟Q (n-l) 1的上升沿起的时间 tCKn (tCKi^时钟周期)后的期间,节点N61的电荷被NOR61抽出。 在时间tCKn后,从时钟Q (n-l) 2的上升沿起,节点N61的电位在达 到反相器INV61的阈值时,时钟T22的边沿上升。设节点N61的电荷 为CV、设双输入NOR61的NMOS晶体管的放电电流为I时,从时钟 Q(n-l) l的上升沿起,在tCKn期间以电流值I对CV的电荷量放电、 在其余期间以电流2I抽出电荷的结果,时间tCKn+(CV- tCKn I)/2I = CV/2I+ tCKn/2 …(l)表示了从时钟Q (n-l) 1的上升沿起到时钟T22的上升沿的时序差。艮卩,时钟T22和时钟T21的上升沿的时序差变为tCKn/2。在时钟Q (n-l) 1和Q (n-l) 2都为低电平时,在双输入NOR61 的输出端的节点N61通过NOR61的PMOS晶体管被电源充电至高电 平的情况下,时钟T22上升。对于图7的时钟T22 T28是同样的,时钟T21 T28的上升的时 序差分别变为tCKn/2。脉宽校正电路4cl 4c8 (参照图6)生成相位各相差45度、占空 比为25%的8相脉冲群P21 P28 (参考图7)。复用电路4M 4b4 (参考图6)生成相位各相差90度、占空比为 50。/。的4相脉冲群Qnl Qnl (参考图7)。图7中的时钟Qnl Qn4如果从图4的4相时钟发生电路201输 出,输入Qnl Qn4的选择器203由来自控制电路202选择信号进行的 控制,顺序地选择时钟Qnl、 Qn2、 Qn3、 Qn4。如果时钟Qnl Qn4 的周期为T,则从选择器203输出周期为T (1 + 1/4)的时钟。图10是图6所示的4相时钟倍增电路中使用的时序差分割电路另 一例子的示意图。参考图IO,其具有以第一、第二输入信号IN1、 IN2 为输入的逻辑和电路OR1;连接在电源VCC和内部节点N26之间的以 逻辑和电路ORl的输出信号为栅极输入的P沟道MOS晶体管MP1; 将内部节点N26的电位反相输出的反相器INV3;其漏极与内部节点 N26连接、并且第一输入信号IN1和第二输入信号IN2分别输入至栅 极,其源极与恒流源1。相连接的N沟道MOS晶体管MN1、 MN2。由 N沟道MOS晶体管构成的开关元件MN11 MN15和电容CAP11 CAP15连接在内部节点N26与接地之间。由N沟道MOS晶体管构成 的开关元件MN11 MN15的控制端子(栅极端子)与参考图8所说明 的的时序差分割电路一样,连接由图5所示的周期检测电路6输出的 控制信号7,根据控制信号7的值,控制N沟道MOS晶体管MN11 MN15的导通与截止,并决定内部节点N26中附加的电容值。电容 CAP11 CAP15的电容值之比为16:8:4:2:1, N沟道MOS晶体管 MN11 MN15的W (栅极宽度)/L (栅极长度)之比为16:8:4:2:1。第一、第二输入信号IN1、 IN2为低电平时,逻辑和电路ORl的 输出为低电平,P沟道MOS晶体管MP1导通,从而内部节点26充电 至电源电位,反相器INV3输出变为低电平。第一、第二输入信号IN1、 IN2的一方或者双方都为高电平时,逻 辑和电路0R1的输出为高电平,P沟道M0S晶体管MP1截止,内部 节点N26和电源Vcc的电源通路断开,另一方面,在N沟道MOS晶 体管MN1和MN2的一方或者双方导通,内部节点N26放电,内部节 点N26的电位从电源电位开始降到反相器INV3的阈值以下的情况下, 反相器INV3的输出从低电平上升变为高电平。图11是用于说明图8和图IO所示的时序差分割电路(TMD)动 作的图。参照图11 (a),在三个时序差分割电路(TMD)中,第一时 序差分割电路(TMD)两个输入端输入的同一输入信号IN1,并输出 输出信号0UT1,第二时序差分割电路(TMD)输入两个输入信号IN1 和IN2,并输出输出信号OUT2,第三时序差分割电路(TMD)两个输 入端输入的同一输入信号IN2,并输出输出信号OUT3。其中,输入两 个输入信号IN1和IN2并输出输出信号OUT2的第二时序差分割电路 (TMD)对应于图8 (b)的时序差分割电路的构成。而输入共同的输 入信号IN1的第一时序差分割电路(TMD)和输入共同的输入信号IN2 的第三时序差分割电路(TMD)则在图8 (a)中构成为输入同一信号, 与图6的时序差分割电路4a2等的构成对应。图11 (b)显示了输入时序差T的输入信号IN1和IN2的第一至 第三时序差分割电路的输出信号OUTl OUT3的输出、以及第一至第 三时序差分割电路内部节点变化A1 A3。为了便于说明,设内部节点 从电位为0开始充电,在超过阈值Vt时,输出信号由低电平向高电平 变化(上升)。参考图11 (b),在输入信号IN1和输入信号IN2之间有时序差 (T)。第一时序差分割电路(TMD)输出延迟时间tl的输出信号0UT1, 第三时序差分割电路(TMD)输出延迟时间t3的输出信号OUT3,第 二时序差分割电路(TMD)输出延迟时间t2的输出信号OUT2。延迟 时间t2是将延迟时间tl和t3进行分割(内分)得到的值。T1=CV/2IT2=T+(CV-IT) / (21)=T/2+CV/2I …(2)此外,t3二T+CV/21 (参照图11 (c))。其中内部节点在超过与输 入端连接的缓冲器电路(反相器)的阈值之前放电的电荷为CV。下面说明在本发明实施例的相位调整电路101等使用的,能够将
分割两个输入信号的时序差的内分比可变化地设定的内插器的构成。图12是构成图1的相位调整电路101等的、能够可变地设定时序 差内分比的内插器电路构成一例的示意图。参照图12,该内插器包括P沟道MOS晶体管MP1,其源极连接到电源Vcc,漏极连接到内部节 点N31,栅极输入以第一、第二输入信号IN1、 IN2为输入的与非门电 路NANDOl的输出信号;反相器电路INV3,当内部节点电位与阈值电 压的大小关系变化时,切换输出信号的逻辑值;反相器电路INV1、 INV2,其输入端分别连接到输入信号IN1、 IN2; 16个N沟道MOS晶 体管MNlh MN11^,其漏极共同与内部节点N31连接、其栅极与反 相器电路INV1的输出连接;16个N沟道MOS晶体管MN12! MN12!6, 其漏极共同与内部节点N31连接、其栅极与反相器电路INV2的输出 连接;进行导通 截止控制的16个N沟道MOS晶体管(开关元件) MN2h MN21,6,其漏极与N沟道MOS晶体管MN11, MN1116的源 极连接、其源极分别与恒流源Io连接、其栅极与将来自控制电路(图1 的控制电路102等)的选择信号(PH)输入并进行反相的反相器电路 INV4的输出连接;进行导通,截止控制的16个N沟道MOS晶体管(开 关元件)MN22! MN22^,其漏极与N沟道MOS晶体管MN12j MN12^的源极连接、其源极分别与恒流源I。连接、其栅极与来自控制 电路(图1的控制电路102等)的选择信号(PH)连接。此外,在内部节点N31和接地(GND)之间连接有电容C。通过输入信号IN1,将16个并列的N沟道MOS晶体管中的N个 (其中N是0 16, N二0表示没有导通的晶体管,N由控制信号PH决 定)导通,在时间T后,根据输入信号IN2,(16-N)个并列的N沟 道MOS晶体管导通,对在全部N+ (16-N) =16个N沟道MOS晶体管 导通的情况下的时序差的内分动作加以说明。在并列的N沟道MOS晶体管的1个中流过的电流为I (恒流源10
的电流值),设反相器INV3的输出反相的阈值电压作为V,达到阈值电压v之前的电荷的变动量为cv。其中,输入信号IN1、 IN2同时为高电平,NAND01的输出为低电 平,通过P沟道M0S晶体管MP1,内部节点N31进入从电源侧充电 的状态。对于从该状态起,输入信号IN1、 IN2下降到低电平的情况加 以说明。首先,在N46的情况下,通过输入信号IN1,将16个并列的N 沟道MOS晶体管MN11, MN11^中的16个导通,在时间T后,根据 输入信号IN2,将16个并列配置的N沟道MOS晶体管MN12i MN12!6 任一个都截止((16-N) =0)。从而,在N=16的情况下,设恒流源 Io的电流为I,从输入信号IN1变为低电平起到反相器INV3的输出反 相为止的时间T (16)为:T (16) =CV/ (16 I) …(3)在N=n (n<16)的情况下(N通过控制信号PH设定),在从输 入信号IN1变为低电平起的时间T (其中,T是输入信号IN1和IN2 的下降沿的时序差)之间,输入信号IN1的反相信号输入到栅极的n 个N沟道MOS晶体管导通,将n'I'T的电荷放电。接着,由于输入 信号IN2变为低电平,将输入信号IN2的反相信号输入到栅极的16-n 个N沟道MOS晶体管导通,全部16个的N沟道MOS晶体管导通, 在内部节点N31残存的电荷(CV-n。'T)被以(16*1)放电的时间 点(时间T'),反相器INV3的输出反相(从高电平变为低电平)。 时间T,由(CV-n I , T) / (16 I)给出。从而,从输入信号IN1变为低电平开始、到反相器INV3的输出 反相为止的时间T (n)为T(n)= (CV- n I T)/(16 I)+T =CV/(16I)-(n/16)T+T
<formula>formula see original document page 22</formula>…(4)根据n的值,得到输入信号IN1和IN2的时序差被16等分的相位 的输出信号。S卩,由根据控制信号的设定可改变n,而得到将输入信号 IN1和IN2之间的时序差以1/16的分解度进行分割的任意相位的输出 信号。这样的内插器为[16刻度的内插器]。 一般情况下,内插器为M 刻度(M为任意的正整数)的情况下,并列配置各M个N沟道MOS 晶体管MNll、 MN12、 MN21、 MN22。在该内插器的输入IN1和IN2中,输入例如时序差为1个时钟周 期tCK的两个信号,在每个输入时钟中,从输入IN1开始,输出时序 差0、 tCK/16、 2 tCK/16、…,可以生成tCK (1 + 1/16)的时钟周期的信号。图13是构成图1的相位调整电路101等的内插器电路构成的示意 图,在图12所示的构成中,在内部节点N31与接地间,并联连接多个 由N沟道MOS晶体管构成的开关元件与电容构成的串联电路(开关元 件MN21 MN35、电容CAP11 15),由连接到开关元件MN11 MN15 的控制端子的控制信号(电容选择频率调整信号)7决定内部节点上附 加的电容。电容CAP11 15的电容值为C、 2C、 4C、 8C、 16C,根据 开关元件MN11 MN15的周期控制信号7的值,可改变内部节点施加 的电容值。从外部设定周期控制信号7,例如使用如图5所示的周期检 测电路6提供的控制信号7。图12所示的内插器优选构成为,在输入信号IN1和IN2为高电平 时其内部节点N31充电至电源电位,对应于输入信号IN1和IN2从高 电平向低电平的下降沿过渡,内部节点N31放电,输出信号从低电平 向高电平上升。此外,输入信号对应于输入信号从高电平向低电平的 下降沿过渡,输出信号从低电平向高电平上升。在对应于输入信号IN1 和IN2从高电平向低电平的下降沿过渡,输出信号从高电平向低电平
下降的逻辑中,反相型缓冲器即反相器INV3可以是同相型缓冲器电 路。图14是表示构成图1的相位调整电路101等的内插器电路另外构 成图。参照图14,其中具有P沟道MOS晶体管MP1,其源极连接到 电源,漏极连接到内部节点N31,栅极输入或门电路0R1的输出信号, 而或门电路0R1则以第一、第二输入信号IN1、 IN2为输入;反相器 电路INV3,当内部节点电位与阈值电压的大小关系变化时,切换输出 信号的逻辑值;16个N沟道MOS晶体管MN11, MN11,6,其漏极共 同与内部节点N31连接、其栅极共同与输入信号IN1连接;16个N沟 道MOS晶体管MN12i MN12^,其漏极共同与内部节点N31连接、 其栅极共同与输入信号IN2连接;进行导通,截止控制的16个N沟道 MOS晶体管(开关元件)MN2h MN21i6,其漏极与N沟道MOS晶 体管MNlh MNll^的源极连接、其源极分别与恒流源Io连接、其栅 极与将来自控制电路(图1的控制电路102等)的选择信号(PH)输 入并进行反相的反相器电路INV4的输出连接;进行导通,截止控制的 16个N沟道MOS晶体管(开关元件)MN22, MN22^,其漏极与N 沟道MOS晶体管MN12t MN12,6的源极连接、其源极分别与恒流源 Io连接、其栅极与来自控制电路(图1的控制电路102等)的选择信号 (PH)连接。图15是在图14所示的构成中,在内部节点N31与接地间并列连 接多个由N沟道MOS晶体管形成的开关元件与电容构成的串联电路 (开关元件MN21 MN35、电容CAP11 15),由连接至开关元件 MN11 MN15的控制端子的控制信号(电容选择频率调整信号)7决 定向内部节点N31附加的电容。电容CAP11 15的电容值为C、 2C、 4C、 8C、 16C。根据开关元件MN11 MN15的周期控制信号7的值, 向内部节点附加的电容值是可变的。例如使用如图5所示的周期检测 电路6提供的控制信号从外部设定周期控制信号7。
下面说明本发明另外的实施例。图16是表示本发明的第四实施例 构成图,在具有图3中所示的分频电路103、相位调整电路101、控制电路102的时钟控制电路中,相位调整电路101由图12至15所示的内插器构成。分频电路103所分频的信号被输入至第一 D型触发器113的数据 端子,时钟信号被输入第一 D型触发器113的时钟端子,将经第一 D 型触发器113锁存的时钟信号和将该时钟信号经第二 D型触发器114 锁存后的时钟信号作为第一和第二输入IN1、 IN2输入到内插器110, 内插器110根据加法电路112和对加法电路112的输出解码的解码器 111形成的控制电路102输出的控制信号(选择信号)来设定第一和第 二输入IN1、 IN2的时序差(时钟CLK的周期tCK),输出以内分比 分割的输出信号OUT。图17是用于说明图16所示的电路动作一例的时序波形图。分频 电路103将时钟进行1/4分频,内插器110由图14中所示的电路构成, 输入信号IN1、 IN2同时为低电平时,内部节点充电,对应于输入信号 IN1、 IN2从低电平向高电平过渡的上升,内部节点N31放电,通过反 相器电路INV3,输出在按照由控制信号PH设定的内分比对输入信号 IN1、 IN2的时序差(时钟周期tCK)进行分割的时序中上升的输出信 号OUT。参照图17,来自内插器110的信号OUT,从时钟周期T2的时钟 上升沿起延迟A d)的时间,从低电平上升到高电平,在时钟周期T4, 输入至内插器的输入信号IN1、 IN2都变为低电平,内部节点N31充电 至电源电位,输出OUT变为低电平,切换提供给内插器的N沟道MOS 晶体管MN21、 MN22栅极的控制信号PH的值,来自内插器110的信 号OUT从时钟周期T6的时钟的上升沿起延迟时间2 A 4> ,从低电平上 升到高电平。该场合下,从内插器110输出的输出时钟的周期成为 4tCK十A小。
这样,按照分频时钟的一时钟周期内的规定时序,提供给内插器110 (参照图12至图15)的N沟道MOS晶体管MN21、 MN22的控制 信号(图1的选择信号)的设定值是可变的,因此,以分频时钟周期 为基础,可改变对应于输出时钟的输入时钟边沿的时序(相位差), 进行频率的变换。下面说明本发明的其它实施例。图18是表示本发明的第五实施例 构成图。显示了在图1所示的相位调整电路101中,使用图12至图15 的内插器构成的一例的示意图。参照图18,其包括两级串联连接的 D型触发器211、 212,其后级输出经反相器INV反相的信号返回输入 到前级数据端子D中;第一至第四D型触发器213 216,其以D型触 发器212的输出为输入,由串联连接的移位寄存器构成;第一内插器 217,其以第一、第二触发器213、 214的输出Q1、 Q2为输入并将分割 其时序差T的延迟时间的信号输出;第二内插器218,其以第二、第三 触发器214、 215的输出Q2、 Q3为输入并将分割其时序差T的延迟时 间的信号输出;第三内插器219,其以第三、第四触发器215、 216的 输出Q3、 Q4为输入并将分割其时序差T的延迟时间的信号输出;第 四内插器220,其以第四、第一触发器216、 213的输出Q4、 Ql为输 入并将分割其时序差T的延迟时间的信号输出。从未图示的控制电路 向第一至第四内插器217 220提供用于设定时序差内分比的控制信号 222。提供给第一至第四内插器217 220的控制信号222的值也可不在 每个时钟切换,而可以是固定值。图19是用于说明图18所示的电路动作一例的图。参照图19,第 一内插器217输出将信号Q1、 Q2的时序差tCK分割的输出信号(从 时钟周期T2的时钟上升沿起的时序差A 4))的信号;第二内插器218 输出将信号Q2、 Q3的时序差tCK分割的输出信号(从时钟周期T3的
时钟上升沿起的时序差2 A <J>)的信号;第三内插器219输出将信号 Q3、 Q4的时序差tCK分割的输出信号(从时钟周期T4的时钟上升沿 起的时序差3A (JO的信号;第四内插器220输出将信号Q4、 Ql的时 序差tCK分割的输出信号(从时钟周期T5的时钟上升沿起的时序差4 A 4>=时钟周期T6的开始)的信号。在这种情况下,从内插器对应于 输入时钟(时钟周期tCK)输出时钟周期tCK(l + l/4)的时钟。第一至第四内插器217 220与应用相应,可输出由逻辑电路运算 的结果,或者是构成为由选择器选择输出。本发明适合于在例如mBnB (m位n位)编码系统的速度变换电路中使用。下面说明本发明的其它实施例。图20是本发明的第六实施例构成 的示意图。参照图20,其中配备有倍增用内插器10,开关(旋转式开 关)20,内插器30 (称为"微调用内插器")以及控制电路40。倍增用内插器10从输入时钟1生成多相倍增时钟PO Pn。倍增 用内插器IO如图5所示构成。开关20选择多相倍增时钟PO Pn中的两个时钟,作为微调内插 器30的两个输入信号提供。控制电路40向开关20及微调用内插器30提供控制信号S、PH(向 内插器30的N沟道MOS晶体管21、 22的栅极提供的控制信号)。控 制电路40由以时钟1为输入的加法电路(未图示)和对加法电路输出 进行解码输出控制信号S、 PH的解码器(未图示)构成。开关20根据来自控制电路40的控制信号S,从多相时钟PO Pn 中选择互相邻的奇相位信号和偶相位信号。将所选择的一对时钟提供 给内插器30,内插器30根据自控制电路40输出的控制信号,输出将 两个输入的相位差(时序差)内分的相位信号。在本实施例中,内插
器30如图12至15等所示构成。图21中内插器30由图15所示的电路构成,其为倍增用内插器10 (参照图5)生成并输出4相倍增时钟P0 P3场合动作一例的示意图。旋转式开关20在多相时钟P0 P3中例如循环选择(PO、 Pl)、 (Pl、 P2) 、 (P2、 P3) 、 (P3、 PO) 、 (PO、 Pl)。如果多相曰寸钟 周期为T,开关20在时钟周期T1选择P0、 Pl,内插器30接受P0、 Pl的上升,输出输出信号OUT;在周期T2中,开关20选择P1、 P2, 内插器30接受P1、 P2的上升,从前一输出信号OUT的上升沿起在时 间T (1 + 1/4)的时序输出输出信号OUT;以下,开关选择P3、 P4再 选择P4、 Pl,输出时期为T (1 + 1/4)的时钟。在图21所示的例子中,内插器对于倍增时钟的周期T输出周期为 (1+1/4) 丁=5174的时钟(频率为4/5倍),倍增用的内插器10在将输 入时钟2m倍增时,其输出时钟的频率变换为8m/5倍。下面说明本发明另外的实施例。图22是表示本发明的第七实施例 构成图。参照图22,本发明的第7实施例是图20所示的构成的变形例, 旋转式开关20输出两组时钟对,分别提供给第一、第二内插器30,、 302,两个内插器30!、 302的输出输入至第三内插器303,从第三内插 器303的输出得到输出时钟。在本实施例中,第一至第三内插器30, 303各内插器的时序差的 内分比可被来自控制电路40的控制信号改变。或者,根据应用所要求 的时序精度,可以构成为使内插器30j勺时序差的内分比固定,而内插 器302和内插器303的内分比被来自控制电路40的控制信号改变。此 外,将内插器3(^和内插器302的的时序差的内分比固定、而通过来自 控制电路40的控制信号仅改变最后级的内插器303的内分比的构成也 可以。 本发明的第七实施例与图20所示的构成进行比较,通过将微调用 内插器分成多级来构成,可以更精细地设定时序差的内分比。在第二、第三内插器302和303由图12至图15所示的16等分内插器构成的情 况下,可以用1/256的分辨率将时序差内分。下面说明本发明的第八实施例。图23是图3所示构成的变形例的 示意图。时钟经分频电路60分频,输出两个时钟对,提供给第一、第 二内插器30,、 302。两个内插器30,、 302的输出输入至第三内插器303, 从第三内插器303的输出得到输出时钟。下面说明本发明的第九实施例。图24是本发明的第九实施例构成 的示意图。参照图24,本发明的第九实施例对应于图18所示的构成的 变形例,包括倍增用内插器10,根据输入的时钟,生成将该输入时 钟倍增而成的相位互不相同的第一至第n时钟Pl Pn(n相倍增时钟); 第一至第n内插器30i 30n,对于倍增用内插器10输出的第一至第n 时钟Pl Pn,输入相位相邻的两个时钟,分别输出将该两个时钟的时 序差以相互不同的规定内分比分割后的信号;合成器50,输入第一至 第n内插器(微调用内插器)3(h 30n的输出,对它们进行复用,作为 一个输出信号OUT输出。第一至第n内插器30, 30n如图12至15所示构成。两个输入信 号的时序差T以m刻度(n^m)分割。通过生成N相的多相倍增时钟 的倍增用内插器10和微调用内插器30,可以生成将时钟周期(360度) 以nXm刻度分割后的时序,作为输出信号OUT。图24中所示的例子中,与图18所示的构成相同,在n相时钟中, 将以邻接的第i个和第i+l个时钟Pi、 Pi+1 (其中i是l n的整数,第 n+l个时钟成为第一个时钟Pl)为输入的内插器30i,和以第i-l和第i 个的时钟Pi-l、 Pi为输入的内插器30w,将时序差的内分比设定得相
互不同,内插器30i变得比内插器30w的延迟时间大。合成器50将第一至第n内插器30, 30n的输出输入并进行复用, 输出输出信号OUT。该合成器50例如如图6所示,由脉宽校正电路 4c、复用电路4b构成。在图24所示的构成中,说明从倍增用内插器IO输出的n相的多 相倍增时钟生成M相时钟(M倍增时钟)的构成。在这种情况下,内 插器30并列设置M个(其中MSN)。在这种情况下,第i个内插器 30i输入相邻接的第i个和第i+l个时钟Pi、 Pi+1 (其中i是l M的整 数,第n+l个时钟成为第一个时钟Pl)。规定各内插器30中两个输入 信号的时序差T的分割位置的内分比为第一内插器30i的内分比m: M-m,第二内插器302的内分比2m: M-2m,第三内插器303的内分比3m: M-3m,… 在此情况下,与内插器的编号共同地按升序依次对时序差T的分割位 置在时序区间的前端侧起向后端侧错开单位步长m来设定。此外,也 可以与内插器的编号共同地依次对时序差T的分割位置,从时序区间 的后端侧起向前端侧错开单位步长m来设定。该设定如参照图12至图 15等说明的那样,由提供给内插器的控制信号PH控制内插器的N沟 道MOS晶体管MN21、 MN22的导通 截止来设定,此外,本实施例 中各内插器的内分比是固定值。合成器50将M个的内插器30的输出被复用后作为一个输出信号 OUT输出,可以得到M倍增的时钟。例如n=8、 M=7的情况下,在 m4的场合,从倍增用内插器IO输出的8相时钟(8相倍增时钟)可 以生成7相的时钟。从而从输入7相时钟的合成器50输出7倍增的时 钟。图25是16等分内插器的集成电路布局一例的示意图。 图26是表示使用微调内插器的相位调整电路的模拟波形的示意图。通过16等分内插器将625MHz的相位差进行16等分,表示相位 切换部分的5个相位。微调相位差为12.5ps。按照上述本发明的实施例,内插器由多级构成,可以把输出信号 的时序差边沿控制在IO皮秒的数量级。g卩,本发明在LSI中的时钟频 率变换电路不仅适用于时钟同步电路,而且也适用在测定装置、试验 装置中的发生器、时序发生器等。例如以IO皮秒数量级的分辨率,可 以用于高速可变地进行时序设定的LSI测试仪的时序发生器。此外在上述实施例中,例如,参照图3和图23等说明的用分频电 路和相位调整电路(相位微调用内插器)的构成,可适用于由根据相 位比较器的相位差而生成电压的电荷泵、环路滤波器、将环路滤波器 的输出作为控制电路输入的VCO (压控振荡器)、把对VCO的输出分 频的信号提供给该相位比较器的分频电路构成的PLL (锁相环)电路 中的分频电路。综上所述,根据本发明,通过简易的构成,可以达到高精度、能 够进行非整数的频率变换等效果。其原因在于,在本发明中,其构成为对以时钟为输入的相位调整 电路输出的信号的相位,在每个时钟进行单位相位差相加和相减。此外根据本发明,没有反馈系统,没有反馈系统特有的抖动,可 以实现高速的时钟同步。
权利要求
1.一种时钟控制电路,其特征在于包括多相时钟生成电路,用于从输入时钟生成并输出相位互不相同的第一至第N个时钟;选择器,输入上述第一至第N个时钟,从中选择一个输出;和控制电路,其输入上述输入时钟,生成在上述选择器中按照上述输入时钟的周期依次选择上述第一至第N个时钟的选择信号,提供给上述选择器。
2. 如权利要求1所述的时钟控制电路,其特征在于,由输入上述 控制电路的编码信号可变地设定控制上述选择器的选择的选择信号的 输出。
3. 如权利要求l所述的时钟控制电路,其特征在于,由多相倍增 时钟生成电路,将上述输入时钟分频生成多相时钟,并生成将该多相 时钟倍增的信号。
全文摘要
提供一种时钟控制电路和方法,通过简易的构成,能够进行高精度的非整数的频率变换。该装置包括多相时钟生成电路,用于从输入时钟生成并输出相位互不相同的第一至第N个时钟;选择器,输入上述第一至第N个时钟,从中选择一个输出;和控制电路,其输入上述输入时钟,生成在上述选择器中按照上述输入时钟的周期依次选择上述第一至第N个时钟的选择信号,提供给上述选择器。
文档编号H03K5/00GK101166029SQ20071016799
公开日2008年4月23日 申请日期2001年7月18日 优先权日2000年7月21日
发明者佐伯贵范 申请人:恩益禧电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1