导频设计方法、记录介质和发送设备的制作方法

文档序号:7941610阅读:124来源:国知局
专利名称:导频设计方法、记录介质和发送设备的制作方法
技术领域
本发明涉及一种导频设计方法、记录介质和发送设备。更具体地讲,本发明涉及一 种在正交频分多址接入(OFDMA)系统中按照上行链路4-层PUSC模式设计导频的导频设计 方法、记录介质和发送设备。
背景技术
正交频分复用(此后被称为“OFDM”)方法是一种将高速串行数据划分为低速并行 信号,将并行信号调制为正交子载波,并发送子载波的通信方法。此外,正交频分多址接入(被称为“0FDMA”或“0FDM-FDMA” )方法是多址接入方 法之一。OFDMA方法为二维图中的多层中的每一层分配一部分资源,并在对应的资源部分 设计一层,在所述二维图中有限的上行链路/下行链路无线电资源按时间轴和频率轴被划 分。在这种情况下,当多个用户分别使用多根发送天线时,所述层可由用户的数量与发送天 线的数量的乘积来表示。同时,使用导频的信道估计可被用于补偿符号的振幅与相位的失真,所述失真是 由无线电信道的多径衰落造成的。在这种情况下,导频是指具有在发送终端与接收终端之 间被使用的结构或形式的信号。上述导频被分配给块(tile)的若干子载波,所述块是无线 电资源分配的基本单元,并且接收终端能够通过导频来估计对应信道的信道值。然而,由于确定哪个信道与对应的导频相对应的方法根据在块上设计导频的方法 而变化,因此传输效率和信道估计性能也会变化。为此,需要有效的导频设计方法。
背景技术
部分公开的上述信息仅为增强对本发明的背景技术的理解,因此可包含 未构成现有技术的信息,所述现有技术在本国对本领域的普通技术人员是公知的。

发明内容
技术问题本发明致力于提供一种能够使用现有的块结构提高信道估计性能的导频设计方 法、记录介质和发送设备。技术方案本发明的第一示例性实施例提供了一种导频设计方法,该导频设计方法为包括多 个连续的块的上行链路帧设计与多层中的第一层对应的导频。所述导频设计方法包括从 基站接收导频位置信息;根据导频位置信息在与多个连续的块的第一拐角相邻的多个符号 位置之一设计对应于一层的第一导频;并根据导频位置信息在与多个连续的块的第二拐角 相邻的多个符号位置之一设计对应于一层的第二导频。在这种情况下,第一拐角和第二拐 角可为多个连续的块的对角线的端点。第一导频的设计可包括在与第一拐角相邻的多个符号位置中的剩余符号位置设 计空符号,第二导频的设计可包括在与第二拐角相邻的多个符号位置中的剩余符号位置设 计空符号。在这种情况下,多个块可沿时间轴被连续地放置。此外,多个块可沿频率轴被连续地放置。此外,多个块可包括第一块、第二块、第三块和第四块。第一块和第二块可沿时间 轴被连续地放置,并且第三块和第四块可沿时间轴被连续地放置。可选择地,第一块和第三 块可沿频率轴被连续地放置,第二块和第四块可沿频率轴被连续地放置。在这种情况下,所 述导频设计方法还可包括根据导频位置信息在与第三拐角相邻的多个符号位置之一设计 对应于一层的第三导频;并根据导频位置信息在与第四拐角相邻的多个符号位置之一设计 对应于一层的导频。各个块可沿频率轴被划分成多个子载波并沿时间轴被划分成多个符号片段。本发明的第二示例性实施例提供了一种存储上行链路帧的记录介质。所述上行链 路帧可包括多个连续的块。所述多个连续的块可包括第一导频,根据基站的导频位置信 息被设计在与多个连续的块的第一拐角相邻的多个符号位置之一;第二导频,根据基站的 导频位置信息被设计在与多个连续的块的第二拐角相邻的多个符号位置之一。在这种情况 下,第一拐角和第二个拐角可为多个连续的块的对角线的端点。空符号可被设计在与第一拐角相邻的多个符号位置中的剩余符号位置,并且空符 号可被设计在与第二拐角相邻的多个符号位置中的剩余符号位置。本发明的第三示例性实施例提供了一种存储上行链路帧的记录介质。所述上行链 路帧可包括多个连续的块。第一层和第二层的图可被设计在与多个连续的块的第一拐角相 邻的多个符号位置。第一层和第二层的图可被设计在与多个连续的块的第二拐角相邻的多 个符号位置。在这种情况下,第一拐角和第二拐角可为多个连续的块的对角线的端点。此外,第三层和第四层的图可被设计在与多个连续的块的第三拐角相邻的多个符 号位置,并且第三层和第四层的图可被设计在与多个连续的块的第四拐角相邻的多个符号 位置。在这种情况下,第三拐角和第四拐角可为多个连续的块的对角线的端点。此外,多个块可沿时间轴或者频率轴被连续地放置。另外,多个块可包括第一块、第二块、第三块和第四块。第一块和第二块可沿时 间轴被连续地放置,并且第三块和第四块可沿时间轴被连续地放置。第一块和第三块可沿 频率轴被连续地放置,并且第二块和第四块可沿频率轴被连续地放置。第三层和第四层的 图可被设计在与第一拐角相邻的多个符号位置,并且第三层和第四层的图可被设计在与第 二拐角相邻的多个符号位置。在这种情况下,第一层和第二层的图可被设计在与第三拐角 相邻的多个符号位置,并且第一层和第二层的图可被设计在与第四拐角相邻的多个符号位 置。本发明的第四示例性实施例提供了一种发送包括多个连续的块的上行链路帧的 发送设备。所述发送设备包括子信道分配单元、快速傅里叶反变换单元、循环前缀插入单 元和发送单元。子信道分配单元在与多个连续的块的第一拐角相邻的多个符号位置之一设 计与多层中的一层对应的第一导频,在与多个连续的块的第二拐角相邻的多个符号位置之 一设计对应于一层的第二导频,并在与第一拐角和第二拐角相邻的多个符号位置中的剩余 符号位置设计空符号。快速傅里叶反变换单元将多个连续的块变换为时域的多个符号。循 环前缀插入单元将循环前缀插入到所述多个符号之间。发送单元发送包括所述循环前缀和 所述多个符号的上行链路帧。在这种情况下,第一拐角和第二拐角可为多个连续的块的对 角线的端点。此外,多个块可沿时间轴或者频率轴被连续地放置。
有益效果根据本发明,在保持现有的块结构的同时,可将导频设计在多个连续的块上以便 使用空符号使导频是正交的。此外,由于可应用线性内插法,因此能够估计整个信道的信道 值。因此,与现有的导频设计方法相比能够更准确地估计信道值。结果,能够改善处理关于 信道的频率和时间的选择特性的适应性。


图1是根据本发明的示例性实施例的0FDMA发送设备的框图。图2是示出根据本发明的示例性实施例的0FDMA发送方法的流程图。图3是显示根据本发明的第一示例性实施例的导频设计的示图。图4是显示根据本发明的第二示例性实施例的导频设计的示图。图5是根据本发明的第三示例性实施例的导频设计的示图。图6是根据本发明的第四示例性实施例的导频设计的示图。图7是在ITU-R信道Ped-B(3km/h)对比根据本发明的示例性实施例的导频设计 的性能的曲线图。图8是在ITU-R信道Ped-B (60km/h)对比根据本发明的示例性实施例的导频设计 的性能的曲线图。
具体实施例方式在以下的详细描述中,通过图示仅简单显示并描述了本发明的特定示例性实施 例。因此,本领域技术人员将认识到,在不脱离本发明的精神或范围的情况下,可对描述的 实施例进行多种不同方式的修改。因此,附图和描述可被认为是说明性和非限制性的。在 整个说明书中相同的标号表示相同的元件。还应该理解,当用于本说明书时,术语“包含”和/或“包括”说明存在所述的特征、 整体、步骤、操作、元件和/或组件,但并不排除存在或附加一个或多个其他特征、整体、步 骤、操作、元件、组件和/或其组合。另外,说明书中描述的术语“器”和“模块”表示用于处 理至少一个功能和操作的单元并能够通过硬件组件或软件组件和两者的组合而被实现。本发明涉及一种按照正交频分多址接入(此后被称为“0FDMA”)方法中的上行链 路4-层部分使用子信道(partial usage of subchannels,PUSC)模式的导频设计方法、记 录介质和发送设备。这里,当一个用户使用四根发送天线时、当两个用户中的每一个都使用 两根发送天线时或当四个用户的每一个都使用一根发送天线时,可生成四层。首先,将描述根据本发明示例性实施例的0FDMA发送方法和设备。图1是根据本发明的示例性实施例的0FDMA发送设备的框图,图2是示出根据本 发明示例性实施例的0FDMA发送方法的流程图。如图1所示,0FDMA发送设备包括编码器110、数字调制单元120、子信道分配单 元130、快速傅里叶反变换(图1中所示的“IFFT”)单元140、循环前缀(CP)插入单元(图1 中所示的“CP插入单元”)150和发送单元160。图1仅显示了通过一根发送天线发送0FDMA 信号的0FDMA发送设备的一部分。即,仅显示了与数据和任何一层的导频的发送相关的块。如图2所示,编码器110按对应的编码速率对数据编码(S210)。
数字调制单元120执行编码数据的数字调制(S220)。子信道分配单元130确定发送对应层的数字调制数据的子信道。所述子信道包括 每块多个子载波,并且子信道分配单元130确定将被包括在对应层的子信道中的子载波。 这里,块通常包括沿频率轴的四个子载波和沿时间轴的三个符号片段,以便使块具有4X3 结构。如图2所示,子信道分配单元130分配在被包括在子信道中的多个子载波中的用 于发送数据的子载波(S230)。此外,子信道分配单元130分配在被包括在子信道中的多个 子载波中的块的用于发送导频的部分子载波(S240)。将在下面详细地描述在块上设计导频 的导频设计方法。IFFT单元140将数据从频域的信号变换为时域的信号,并生成与多个符号对应的 信号(S250)。循环前缀插入单元150将时域的循环前缀(CP)插入到从快速傅里叶反变换单元 140输出的多个符号之间(S260),所述时域的循环前缀被用于保持子载波之间的正交性。发送单元160通过天线将0FDMA信号发送到无线电信道(S270),所述0FDMA信号 包括多个插入有循环前缀的符号。接下来,将描述导频设计方法,所述导频设计方法通过子信道分配单元130按照 上行链路4-层部分使用子信道(PUSC)模式来设计导频。为简化描述,将在下面举例说明两个用户中的每一个用户使用两根发送天线的情 况。即,假设第一层与使用第一发送天线的第一用户对应,第二层与使用第一发送天线的第 二用户对应,第三层与使用第二发送天线的第一用户对应,第四层与使用第二发送天线的 第二用户对应。此外,将块的无线电资源称为符号位置,在所述块中一个子载波与一个符号片段 相互交叉。即,由于具有4X3结构,因此块包括12个符号位置。图3是显示根据本发明的第一示例性实施例的导频设计的示图。如图3所示,根据第一示例性实施例的导频设计方法,导频或空符号可被设计在 位于块的拐角的符号位置L1、符号位置L2、符号位置L3和符号位置L4,所述块具有4 X 3结 构。在这种情况下,导频应该被不同地设计在各层上以便接收装置能够区分包括在块 中的导频的层。例如,如图3所示,与第一发送天线对应的信号的导频被设计在符号位置L1和符 号位置L4,并且空符号被设计在符号位置L2和符号位置L3。相反,与第二发送天线对应的 信号的导频被设计在符号位置L2和符号位置L3,并且空符号被设计在符号位置L1和符号 位置L4。如果使用上述空符号将与第一发送天线对应的导频和与第二发送天线对应的导频 设计为正交的,则即使与第一发送天线对应的信号和与第二发送天线对应的信号在接收设 备中相互重叠,这两个信号的导频也能够被相互区分。此外,在与第一发送天线对应的信号中,与第一用户对应的信号的导频被设计在 符号位置L1和符号位置L4,并且与第二用户对应的信号的导频被设计在符号位置L1和符 号位置L4。此外,在与第二发送天线对应的信号中,与第一用户对应的信号的导频被设计 在符号位置L2和符号位置L3,并且与第二用户对应的信号的导频被设计在符号位置L2和符号位置L3。即,与第一用户和第二用户对应的信号的导频被设计在一个块上从而相互重叠。例如,在与第一发送天线对应的信号的第一块和第二块上,与第一用户对应的具 有相同正负的信号的导频被设计在各个符号位置L1,与第二用户对应的具有相反正负的信 号的导频被设计在各个符号位置L4。接收设备从第一块与第二块之和来认知与第一用户对 应的信号的导频,并从第一块与第二块之差来认知与第二用户对应的信号的导频。如上所述,在根据本发明的第一示例性实施例的导频设计方法中,通过使用空符 号的重叠导频设计和正交设计来区分四层的导频。因此,当只接收到一个块时,接收设备不 能认知与被包括在对应块中的两个导频对应的层。本发明的第二、第三和第四示例性实施例提出一种正交导频设计方法,所述正交 导频设计方法将四层的导频设计在具有空子载波的多个连续的块上。图4是显示根据本发明的第二示例性实施例的导频设计的视图。根据本发明的第二示例性实施例,四层的导频被设计在沿时间轴连续地排列形成 4X3结构的块(此后被称为“4X6”结构)上,以便使用空符号使导频是正交的。如图4所示,在根据第二示例性实施例的导频设计方法中,导频或空符号可被设 计在与4X6结构中的四个拐角相邻的多个符号位置(此后被称为“第一符号位置组”)。在 这种情况下,与各个拐角相邻的多个符号位置沿时间轴被连续地放置。即,第一符号位置组 包括图4左部分示出的块(此后被称为“A块”)的符号位置AL1、符号位置AL2、符号位置 AL3、符号位置AL4和图4右部分示出的块(此后被称为“B块”)的符号位置BL1、符号位置 BL2、符号位置BL3和符号位置BL4。对应于相同层的两个导频被分别包括在第一符号位置组的A块和B块中。所述两 个导频被分别设计在沿对角线方向彼此相对的两个符号位置,并且空符号被设计在第一符 号位置组中未被设计导频的剩余符号位置。将在下面描述第一符号位置组的四个层中的每一层。当与第一层的信号对应的导频被设计在第一符号位置组时,该导频被设计在符号 位置AL1和符号位置BL1,并且空符号被设计在第一符号位置组中除符号位置AL1和符号位 置BL1之外的剩余符号位置。当与第二层的信号对应的导频被设计在第一符号位置组时,该导频被设计在符号 位置AL2和符号位置BL2,并且空符号被设计在第一符号位置组中的剩余符号位置。当与第三层的信号对应的导频被设计在第一符号位置组时,该导频被设计在符号 位置AL3和符号位置BL3,并且空符号被设计在第一符号位置组中的剩余符号位置。当与第四层的信号对应的导频被设计在第一符号位置组时,该导频被设计在符号 位置AL4和符号位置BL4,并且空符号被设计在第一符号位置组中的剩余符号位置。接下来,将描述根据本发明的第三示例性实施例的导频设计方法。图5是显示根据本发明的第三示例性实施例的导频设计的示图。根据本发明的第三示例性实施例,四层的导频被设计在沿频率轴被连续地排列形 成4X3结构的块(此后被称为“8X3”结构)上,以便使用空符号使导频是正交的。如图5所示,在根据第三示例性实施例的导频设计方法中,导频或空符号可被设 计在与8X3结构中的四个拐角相邻的多个符号位置(此后被称为“第二符号位置组”)。在这种情况下,与各个拐角相邻的多个符号位置沿频率轴被连续地放置。即,第二符号位置组 包括图5上部分示出的块(此后被称为“C块”)的符号位置CL1、符号位置CL2、符号位置 CL3、符号位置CL4和图5下部分示出的块(此后被称为“D块”)的符号位置DL1、符号位置 DL2、符号位置DL3和符号位置DL4。根据第三示例性实施例,与第二示例性实施例相似,对应于相同层的两个导频被 分别包括在第二符号位置组的A块和B块中。所述两个导频被分别设计在沿对角线方向彼 此相对的两个符号位置,并且空符号被设计在第二符号位置组中未被设计导频的剩余符号 位置。将在下面描述第二符号位置组的四层中的每一层。当与第一层的信号对应的导频被设计在第二符号位置组时,该导频被设计在符号 位置CL1和符号位置DL1,并且空符号被设计在第二符号位置组中除符号位置CL1和符号位 置DL1之外的剩余符号位置。当与第二层的信号对应的导频被设计在第二符号位置组时,该导频被设计在符号 位置CL2和符号位置DL2,并且空符号被设计在第二符号位置组中的剩余符号位置。当与第三层的信号对应的导频被设计在第二符号位置组时,该导频被设计在符号 位置CL3和符号位置DL3,并且空符号被设计在第二符号位置组中的剩余符号位置。当与第四层的信号对应的导频被设计在第二符号位置组时,该导频被设计在符号 位置CL4和符号位置DL4,并且空符号被设计在第二符号位置组中的剩余符号位置。接下来,将描述根据本发明的第四示例性实施例的导频设计方法。图6是显示根据本发明的第四示例性实施例的导频设计的示图。根据本发明的第四示例性实施例,四层的导频被设计在沿时间轴或频率轴被连续 地排列形成4X3结构的块(此后被称为“8X6”结构)上,以便使用空符号使导频是正交 的。即,第四示例性实施例提供了一种在四个块上设计四层的导频的导频设计方法。如图6所示,在根据第四示例性实施例的导频设计方法中,导频或空符号可被设 计在与8X6结构中的四个拐角相邻的多个符号位置(此后被称为“第三符号位置组”)。在 这种情况下,与各个拐角相邻的多个符号位置沿时间轴或频率轴被连续地放置。S卩,如图6所示,第三符号位置组包括各块的四个符号位置,所述位置与8 X 6结构 的各个拐角相邻,所述各块为左上部分示出的块(此后被称为“E块”)、右上部分示出的块 (此后被称为“F块”)、左下部分示出的块(此后被称为“G块”)和右下部分示出的块(此 后被称为“H块”)。因此,第三符号位置组包括十六个符号位置。更详细地,第三符号位置组包括与8X6结构的左上角相邻并包括在E块中的符 号位置EL1、符号位置EL2、符号位置EL3和符号位置EL4,以及与8 X 6结构的右上角相邻并 包括在F块中的符号位置FL1、符号位置FL2、符号位置FL3和符号位置FL4。第三符号位置 组还包括与8X6结构的左下角相邻并包括在G块中的符号位置GL1、符号位置GL2、符号 位置GL3和符号位置GL4,以及与8 X 6结构的右下角相邻并包括在H块中的符号位置HL1、 符号位置HL2、符号位置HL3和符号位置HL4。同时,根据第四示例性实施例,对应于相同层的四个导频被设计在四个符号位置, 所述四个符号位置被包括在第三符号位置组的E块、F块、G块和H块的各块中。此外,空 符号被设计在第三符号位置组中未被设计导频的剩余符号位置,即,没有设计导频的其它 十二个符号位置。将在下面描述第三符号位置组的四层中的每一层。
当设计与第一层的信号对应的导频时,导频被设计在符号位置ELI、符号位置 FL1、符号位置GL1和符号位置HL1,并且空符号被设计在第三符号位置组中除符号位置 EL1、符号位置FL1、符号位置GL1和符号位置HL1之外的剩余符号位置。当设计与第二层的信号对应的导频时,导频被设计在符号位置EL2、符号位置 FL2、符号位置GL2和符号位置HL2,并且空符号被设计在第三符号位置组中的剩余符号位 置。当设计与第三层的信号对应的导频时,导频被设计在符号位置EL3、符号位置 FL3、符号位置GL3和符号位置HL3,并且空符号被设计在第三符号位置组中的剩余符号位置。当设计与第四层的信号对应的导频时,导频被设计在符号位置EL4、符号位置 FL4、符号位置GL4和符号位置HL4,并且空符号被设计在第三符号位置组中的剩余符号位置。如上所述,根据第二、第三或第四示例性实施例,按上行链路4-层模式设计导频 而不使用导频相互重叠的正交设计。因此,与现有的导频设计方法相比可更精确地估计信 道值。此外,因为按上行链路4-层模式设计导频以便使用空符号使导频是正交的,所以可 以在一个块估计一个信道值。此外,可将从多个连续的块估计的多个信道值应用于线性内 插法。因此,可估计全部信道值。同时,根据上行链路4-层PUSC模式,通过划分上行信道获得的子信道被分配给四 个层中的每一层。所述子信道包括多个可非连续放置的子载波。在这种情况下,可按块将 子载波分配给子信道。等式1是用于当如第一和第二示例性实施例将导频设计在与四个子载波对应的 多个符号位置的部分符号位置时,将多个子载波分配给子信道的公式。(公式1)Tiles(s,n) = Nsubchannels *n+ (Pt [ (s+n) mod Nsubchannel J +UL_PermBase) mod Nsubchannels在公示1中,Tile(s, n)表示多个块和FFT中的物理块的索引。这里,块索引从0 开始。n表示子信道中的块索引。Pt表示块排列(permutation)。s表示子信道的索引。 UL_PermBase表示在0至69范围内的整数的值。Nsub。h_el表示关于FFT的大小的子信道编 号。同时,根据本发明的第三或第四示例性实施例,导频被设计在与八个子载波对应 的多个符号位置的部分符号位置。因此。按照公式1将多个子载波应用于子信道是不合适 的。下列的公式2是用于当导频被设计在与八个子载波对应的多个符号位置的部分 符号位置时,将多个子载波分配给子信道的公式。(公式2)Tiles (s,2n) = Nsubchannels ‘2n+ (2 {(Pt [ (s+n)mod Nsubchannels]) +UL_PermBase})mod
9 . M
。 1 ^subchannelsTiles(s,2n+l) = Tiles(s,2n)+1接下来,将本发明的第一、第二、第三和第四示例性实施例的块错误率(BLER)相 互比较。
1
图7是在ITU-R信道Ped-B (3km/h)对比根据本发明的示例性实施例的导频设计 的性能的曲线图,并且图8是在ITU-R信道Veh-A (60km/h)对比根据本发明的示例性实施 例的导频设计的性能的曲线图。在图7和图8中,横轴代表信噪比(SNR),并且纵轴代表块错误率(BLER)。此外, 使用4X3结构表示根据第一示例性实施例的导频设计方法,并使用4X6结构表示根据第 二示例性实施例的导频设计方法。此外,使用8X3结构表示根据第三示例性实施例的导频 设计方法,并使用8X6结构表示根据第四示例性实施例的导频设计方法。图7显示了在Ped_B(3km/h)中N印(编码包大小)为1920,并且在Nsch (分配的 时隙的数量)为12的情况下的上行链路性能根据导频设计而变化,所述Ped-B是ITU-R信 道模型之一。如图7所示,在任意的块错误率下,按第一、第 二、第三和第四示例性实施例的顺 序显示更小的SNR。即,可以看到,与根据第一示例性实施例的导频设计方法相比,根据第 二、第三或第四示例性实施例的导频设计方法提高了性能。具体地说,根据第三或第四示例 性实施例的导频设计方法比根据第二示例性实施例的导频设计方法具有更好的性能。此外,图8显示了在Veh_A(60km/h)中N印为1920,并且在Nsch为12的情况下的 上行链路性能根据导频设计而变化,所述Veh-A是ITU-R信道模型之一。如图8所示,在任意的块错误率下,按第一、第二、第三和第四示例性实施例的顺 序需要更小的SNR。即,可以看到,与根据第一示例性实施例的导频设计方法相比,根据第 二、第三或第四示例性实施例的导频设计方法提高了性能。如上所述,根据本发明的第二、第三和第四示例性实施例,导频按上行链路4-层 PUSC模式被设计在多个连续的块上,以便使用空符号使导频是正交的。因此,与现有的导频 设计方法相比能够更精确地估计信道。上述本发明的示例性实施例并不只通过方法和设备实现。可选择地,上述示例性 实施例可通过执行与本发明的示例性实施例对应的功能的程序或者记录所述程序的介质 来实现。本发明所属领域的技术人员能够容易地从上述示例性实施例的描述设计出这些实 施例。尽管已经结合目前所考虑的实际的示例性实施例描述了本发明,但应该理解,本 发明并不局限于公开的实施例,相反,本发明旨在覆盖包括在权利要求的精神和范围内的 多种修改和等同物。
权利要求
一种导频设计方法,所述导频设计方法为包括多个连续的块的上行链路帧设计与多层中的第一层对应的导频,所述导频设计方法包括从基站接收导频位置信息;根据导频位置信息在与多个连续的块的第一拐角相邻的多个符号位置之一设计与一层对应的第一导频;根据导频位置信息在与多个连续的块的第二拐角相邻的多个符号位置之一设计与一层对应的第二导频,其中,第一拐角和第二拐角是多个连续的块的对角线的端点。
2.如权利要求1所述的导频设计方法,其中,第一导频的设计包括在与第一拐角相邻 的多个符号位置中的剩余符号位置设计空符号,第二导频的设计包括在与第二拐角相邻的多个符号位置中的剩余符号位置设计空符号。
3.如权利要求2所述的导频设计方法,其中,多个块沿时间轴被连续地放置。
4.如权利要求2所述的导频设计方法,其中,多个块沿频率轴被连续地放置。
5.如权利要求2所述的导频设计方法,其中,多个块包括第一块、第二块、第三块和第 四块,第一块和第二块沿时间轴被连续地放置并且第三块和第四块沿时间轴被连续地放置, 第一块和第三块沿频率轴被连续地放置并且第二块和第四块沿频率轴被连续地放置。
6.如权利要求5所述的导频设计方法,还包括根据导频位置信息在与第三个拐角相邻的多个符号位置之一设计与一层对应的第三 导频;根据导频位置信息在与第四个拐角相邻的多个符号位置之一设计与一层对应的导频。
7.如权利要求1所述的导频设计方法,其中,各个块沿频率轴被划分成多个子载波并 沿时间轴被划分成多个符号片段。
8.一种存储上行链路帧的记录介质, 其中,上行链路帧包括多个连续的块,所述多个连续的块包括第一导频,根据基站的导频位置信息被设计在与多个连续的 块的第一拐角相邻的多个符号位置之一;第二导频,根据基站的导频位置信息被设计在与 多个连续的块的第二拐角相邻的多个符号位置之一,第一拐角和第二拐角是多个连续的块的对角线的端点。
9.如权利要求8所述的记录介质,其中,空符号被设计在与第一拐角相邻的多个符号 位置中的剩余符号位置,空符号被设计在与第二拐角相邻的多个符号位置中的剩余符号位置。
10.一种存储上行链路帧的记录介质, 其中,上行链路帧包括多个连续的块,第一层和第二层的图被设计在与多个连续的块的第一拐角相邻的多个符号位置, 第一层和第二层的图被设计在与多个连续的块的第二拐角相邻的多个符号位置, 第一拐角和第二个拐角是多个连续的块的对角线的端点。
11.如权利要求10所述的记录介质,其中,第三层和第四层的图被设计在与多个连续的块的第三拐角相邻的多个符号位置,第三层和第四层的图被设计在与多个连续的块的第四拐角相邻的多个符号位置, 第三拐角和第四拐角是多个连续的块的对角线的端点。
12.如权利要求11所述的记录介质,其中,多个块沿时间轴被连续地放置。
13.如权利要求11所述的记录介质,其中,多个块沿频率轴被连续地放置。
14.如权利要求11所述的记录介质,其中,多个连续的块包括第一块、第二块、第三块 和第四块,第一块和第二块沿时间轴被连续地放置并且第三块和第四块沿时间轴被连续地放置, 第一块和第三块沿频率轴被连续地放置并且第二块和第四块沿频率轴被连续地放置, 第三层和第四层的图被设计在与第一拐角相邻的多个符号位置, 第三层和第四层的图被设计在与第二拐角相邻的多个符号位置。
15.如权利要求14所述的记录介质,其中,第一层和第二层的图被设计在与第三拐角 相邻的多个符号位置,第一层和第二层的图被设计在与第四拐角相邻的多个符号位置。
16.一种发送包括多个连续的块的上行链路帧的发送设备,所述发送设备包括子信道分配单元,在与多个连续的块的第一拐角相邻的多个符号位置之一设计与多层 中的一层对应的第一导频,在与多个连续的块的第二拐角相邻的多个符号位置之一设计对 应于一层的第二导频,在与第一拐角和第二拐角相邻的多个符号位置中的剩余符号位置设 计空符号;快速傅里叶反变换单元,将多个连续的块变换为时域的多个符号; 循环前缀插入单元,将循环前缀插入到所述多个符号之间; 发送单元,发送包括所述循环前缀和所述多个符号的上行链路帧, 其中,第一拐角和第二拐角是多个连续的块的对角线的端点。
17.如权利要求16所述的发送设备,其中,多个块沿时间轴被连续地放置。
18.如权利要求16所述的发送设备,其中,多个块沿频率轴被连续地放置。
全文摘要
在正交频分多址接入(OFDMA)通信系统中,发送设备按上行链路4-层PUSC模式沿时间轴或者频率轴连接具有4×3结构的多个块,并在与多个块的第一拐角相邻的多个符号位置之一以及与沿对角线方向面对第一拐角的多个块的第二拐角相邻的多个符号位置之一设计与一层对应的导频。在这种情况下,在与第一拐角或第二拐角相邻的未被设计导频的剩余符号位置设计空符号。因此,接收设备能够从n个块获得n个信道值。此外,将n个估计的信道值应用于线性内插法,从而能够估计n个块的全部信道值。
文档编号H04L27/26GK101878627SQ200880118081
公开日2010年11月3日 申请日期2008年7月8日 优先权日2007年10月26日
发明者宋永锡, 权东昇, 金志炯 申请人:韩国电子通信研究院;三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1