显示基板及具有该显示基板的显示装置的制作方法

文档序号:2574407阅读:332来源:国知局
专利名称:显示基板及具有该显示基板的显示装置的制作方法
技术领域
本发明涉及显示基板及具有该显示基板的显示装置,更具体地,涉及用于改善驱动显示装置的可靠性的显示基板。
背景技术
一般地,液晶显示(LCD)装置包括LCD面板以及将驱动信号传送至LCD面板的驱动装置。LCD面板包括设置有多个薄膜晶体管(TFT)的薄膜晶体管阵列基板以及与TFT基板连接的滤色器(CF)基板。驱动装置包括源极电路板;数据驱动部,具有数据驱动芯片;以及栅极驱动部,用于驱动在TFT阵列基板中形成的多条栅极线。近来,已经将栅极驱动芯片集成到LCD面板中,从而提高了生产率并且减小了LCD面板的尺寸。这对于改善栅极驱动操作的可靠性将是非常有利的。

发明内容
根据本发明,显示基板包括具有更高可靠性的栅极驱动器配置。栅极驱动器包括电连接至多个栅极导体一端的多个级,每个偶数级响应于第一时钟信号将选通信号提供给偶数栅极导体中相应的一个,以及每个奇数级响应于第二时钟信号将选通信号提供给奇数栅极导体中相应的一个,有利地,第二时钟信号可与第一时钟信号有180°的相位差。当偶数级响应于第二时钟信号分别输出其相应的选通信号时,每个奇数子栅极驱动器将奇数栅极导体的电平下拉,因此,确保了仅使期望组的栅极导体有效通电,以及与现有技术相比使驱动配置更可靠。


通过结合附图的随后描述,本发明的上述和其它特征和优点将变得显而易见,其中图1示出了根据本发明示例性实施例的显示装置的平面图;图2示出了根据本发明另一示例性实施例的显示装置的平面图;图3示出了图1的薄膜晶体管(TFT)阵列基板的栅极驱动器和子栅极驱动器的方框图;图4示出了在图3的栅极驱动器和子栅极驱动器中形成的多个级中一个级的电路图;图5示出了图4的栅极驱动器和子栅极驱动器操作的时序图;以及图6示出了图4的子栅极驱动器操作的时序图。
具体实施例方式
下文中,将参照附图详细解释本发明。在附图中,为了清楚起见,一些特征可以被夸大,或者大量的特定特征没有被示出。通篇中,相同的标号表示相同的元件。
图1示出了根据本发明示例性实施例的显示装置的平面图。显示装置包括显示面板100、数据源极电路板200、以及多个栅极驱动器310、320、330、340、350、和360。显示面板100包括TFT阵列基板110、滤色器基板190、以及设置在TFT阵列基板110和CF基板190之间的液晶层(未示出)。基板110具有在第一方向上配置的多个栅极导体GL(图1中仅示出一个栅极导体)以及在基本垂直于第一方向的第二方向上配置的多个源极导体DL(图1中仅示出一个源极导体)。
基板110还包括显示区DA以及环绕在该显示区DA周围的第一、第二、和第三外围区PA1、PA2、和PA3。显示区DA具有栅极导体GL和与栅极导体GL交叉的源极导体DL,并且通过栅极导体GL和源极导体DL限定像素区P(图1中仅示出一个像素)。每个像素区P均包括诸如TFT的开关元件、像素电极、以及存储电容器CST。
第一外围区PA1包括栅极驱动器130,其每一级都电连接至栅极导体GL的一端,并传送对应于每个栅极导体GL的选通信号。栅极驱动器130基于通过第一连接导体140传送的第一栅极驱动信号将选通信号输出至显示面板100。
第二外围区PA2包括子栅极驱动器150,其电连接至栅极导体GL的另一端,并将施加给栅极导体GL的选通信号下拉到预定的低电平(例如,0伏特)。子栅极驱动器150基于通过导体160传送的第二栅极驱动信号,将栅极导体GL的选通信号下拉到预定的低电平。
第三外围区PA3包括在其上安装有数据源极驱动芯片311的焊盘(未示出)。数据驱动芯片311分别形成在第一、第二、第三、第四、第五、和第六数据驱动器上,并将数据信号输出至每个源极导体DL。换句话说,焊盘与数据驱动器310、320、330、340、350、和360中的每一个的输出端电连接。
数据源极电路板200固定到显示面板100的一端,并具有驱动电路210。驱动电路210响应于外部提供的外部信号输出驱动信号,来操作显示面板100。换句话说,驱动电路210将提供给栅极驱动器130的第一栅极驱动信号以及提供给子栅极驱动器150的第二栅极驱动信号输出至显示面板100。此外,驱动电路210将数据信号和源极驱动信号输出至数据驱动器310、320、330、340、350、和360中的每一个。这里,例如,数据信号代表R、G、B图像数据,以及源极驱动信号一般代表DE(数据使能)信号、TP(数据加载)信号、STH信号、REV(极性反转)信号等。
数据源极电路板200包括第一信号导体220、第二信号导体230、以及信号导体240。信号导体240使驱动电路210与源极驱动芯片311电连接,并且包括第一、第二、第三、第四、第五、和第六导体241、242、243、244、245、和246。
第一导体241将第一数据信号和源极驱动信号传送至形成在数据驱动器330上的源极驱动芯片311,第二导体242通过形成在数据驱动器330上的源极驱动芯片311将第二数据信号和源极驱动信号传送至形成在数据驱动器320上的源极驱动芯片311,以及第三导体243通过形成在数据驱动器320和330上的源极驱动芯片311将第三数据信号和源极驱动信号传送至形成在数据驱动器310上的源极驱动芯片311。第四导体244将第四数据信号和源极驱动信号传送至形成在数据驱动器340上的源极驱动芯片311,第五导体245通过形成在数据驱动器340上的源极驱动芯片311将第五数据信号和源极驱动信号传送至形成在数据驱动器350上的源极驱动芯片311,以及第六导体246通过形成在数据驱动器340和350上的源极驱动芯片311将第六数据信号和源极驱动信号传送至形成在数据驱动器360上的源极驱动芯片311。
第一信号导体220通过数据驱动器310将来自驱动电路210的第一栅极驱动信号传送至栅极驱动器130。第二信号导体230通过数据驱动器360将来自驱动电路210的第二栅极驱动信号传送至子栅极驱动器150。这里,第一栅极驱动信号包括例如STV信号、低电平电压Vss、第一时钟信号CK、第二时钟信号CKB,以及第二栅极驱动信号包括例如低电平电压Vss、第一时钟信号CK、以及第二时钟信号CKB。应当注意,例如,数据驱动器310、320、330、340、350、和360可以为各种类型的带载封装件(TCP)、薄膜覆晶封装件(COF)等。
现在,将参照图2描述根据本发明另一示例性实施例的显示装置。除信号导体250与图1的信号导体240不同之外,该显示装置具有与图1的显示装置相同的结构。信号导体250通过第一和第二公共导体251和252将由驱动电路210提供的数据信号和源极驱动信号传送至数据驱动器310、320、330、340、350、和360。换句话说,驱动电路210通过第一公共导体251传送对应于第一、第二、和第三数据驱动器310、320、和330的第一、第二、第三数据信号,并且还通过第二公共导体252传送对应于第四、第五、和第六数据驱动器340、350、和360的第四、第五、第六数据信号。第一和第二公共导体251和252具有多支路结构(multi-drop structure),这意味着通过第一和第二公共导体251和252将由驱动电路210提供的第一、第二、第三、第四、第五、和第六数据信号和源极驱动信号发送至数据驱动器310、320、330、340、350、和360中的每一个。这里,尽管描述了第一、第二、第三、第四、第五、和第六数据驱动器,但应该注意,数据驱动器并不限于上述数据驱动器的数量,其仅仅是出于描述的目的。
现在,将参照图3更详细地描述TFT阵列基板110的配置,其包括栅极形成在PA1中的驱动器130和第一连接导体140以及形成在PA2中的子栅极驱动器150和第二连接导体160。
栅极驱动器130包括分别对应于多个栅极导体GL1、GL2、...、GLn的第一、第二、第三、...、第n级SRC1、SRC2、SRC3、...、SRCn以及虚拟级(dummy stage)SRCd。第一、第二、第三、...、第n级SRC1、SRC2、SRC3、...、SRCn以及虚拟级SRCd彼此电连接。换句话说,第二级SRC2具有输入端(例如,5个输入端)和输出端。第二级SRC2的输入端包括第一输入端IN1,用于接收前一级(即,第一级SRC1)的输出信号;第二输入端IN2,用于接收下一级(即,第三级SRC3)的输出信号;第二时钟端CK2,用于接收第一时钟信号CK;第一时钟端CK1,用于接收第二时钟信号CKB;以及电压端VSS,用于接收低电平电压Vss(即,接地电压)。第二级SRC2的输出端OUT电连接至第二栅极导体GL2,并将选通信号传送至形成在显示面板100中的第二栅极导体GL2。
剩余级SRC3、...、SRCn具有与第二级SRC2基本相同的配置,因此,将省略其详细描述以避免重复描述。
类似于第二、第三、...、第n级SRC2、SRC3、...、SRCn,第一级SRC1具有输入端(例如,5个输入端)和输出端。第一级SRC1的输入端包括第一输入端IN1,用于接收STV信号;第二输入端IN2,用于接收下一级(即,第二级SRC2)的输出信号;第二时钟端CK2,用于接收第二时钟信号CKB;第一时钟端CK1,用于接收第一时钟信号CK;以及电压端VSS,用于接收低电平电压Vss(即,接地电压)。第一级SRC1的输出端OUT电连接至第一栅极导体GL1,并将选通信号传送至形成在显示面板100中的第一栅极导体GL1。
虚拟级SRCd具有输入端(例如,5个输入端)和输出端。虚拟级SRCd的输入端包括第一输入端IN1,用于接收前一级(即,第n级SRCn)的输出信号;第二输入端IN2,用于接收STV信号;第二时钟端CK2,用于接收第二时钟信号CKB;第一时钟端CK1,用于接收第一时钟信号CK;以及电压端VSS,用于接收低电平电压Vss(即,接地电压)。虚拟级SRCd的输出端OUT将与第一至第n级SRC1至SRCn的输出信号基本相同的输出信号传送至前一级(即,第n级SRCn)的输入端IN2。
第一连接导体140将第一栅极驱动信号传送至第一、第二、第三、...、第n级SRC1、SRC2、SRC3、...、SRCn中的每一个的输入端,例如,第一时钟端CK1、第二时钟端CK2、以及电压端VSS。第一连接导体140包括第一导体141、第一电压导体142、第一时钟导体143、以及第二时钟导体144。
第一导体141将STV信号分别传送至第一级SRC1的第一输入端IN1以及虚拟级SRCd的第二输入端IN2。第一电压导体142将低电平电压Vss传送至第一、第二、第三、...、第n级SRC1、SRC2、SRC3、...、SRCn中的每一个以及虚拟级SRCd的电压端VSS。
第一时钟导体143将第一时钟信号CK传送至奇数级SRC1、SRC3、...、SRCn-1中的每一个和虚拟级SRCd的第一时钟端CK1以及偶数级SRC2、SRC4、...、SRCn中的每一个的第二时钟端CK2。
第二时钟导体144将第二时钟信号CKB传送至偶数级SRC2、SRC4、...、SRCn中的每一个的第一时钟端CK1以及奇数级SRC1、SRC3、...、SRCn-1中的每一个和虚拟级的第二时钟端CK2。
子栅极驱动器150包括分别电连接至第一、第二、第三、...、第n栅极导体GL1、GL2、GL3、...、GLn的第一、第二、第三、...、第n放电元件TR1、TR2、TR3、...、TRn。
第一放电元件TR1包括栅电极Ge,用于接收第二时钟信号CKB;源电极Se,用于接收第一级SRC1的输出信号;以及漏电极De,用于接收接地电压Vss。这里,第一级SRC 1响应于第一时钟信号CK输出其选通信号,以及第二级SRC2响应于第二时钟信号CKB输出其选通信号。具体地,奇数级SRC1、SRC3、...、SRCn-1响应于第一时钟信号CK分别输出其相应的选通信号。
当偶数级SRC2、SRC4、...、SRCn响应于第二时钟信号CKB分别输出其相应的选通信号时,奇数放电元件TR1、TR3、...、TRn-1中的每一个都响应于第二时钟信号CKB将通过奇数栅极导体GL1、GL3、...、GLn-1中的每一个传送的选通信号的电平下拉。
每个偶数放电元件TR2、TR4、...、TRn也响应于第一时钟信号CK将通过偶数栅极导体GL2、GL4、...、GLn中的每一个传送的选通信号的电平下拉。
第二连接导体160包括第二电压导体162、第三时钟导体163、以及第四时钟导体164。第二电压导体162将接地电压Vss传送至放电元件TR1、TR2、...、TRn中的每一个的漏电极De。第三时钟导体163将第一时钟信号CK传送至偶数放电元件TR2、TR4、...、TRn中的每一个的栅电极Ge。第四时钟导体164将第二时钟信号CKB传送至奇数放电元件TR1、TR3、...、TRn-1中的每一个的栅电极Ge。这里,应当注意,可将第一和第二时钟信号CK和CKB依次施加给第一和第二时钟端CK1和CK2。
现在,将参照图4和图5更详细地描述第n级SRCn的操作。图4示出了形成在图3的栅极驱动器和子栅极驱动器中的多个级之一的电路图,以及图5示出了图4的栅极驱动器和子栅极驱动器操作的时序图。
参照图4,第n级SRCn包括上拉部131,响应于第一时钟信号CK上拉输出信号GLn;以及下拉部132,响应于第(n+1)级的输出信号G(n+1)下拉输出信号GLn。
上拉部131包括第一晶体管TFT1,其具有栅电极,电连接至第一节点N1;源电极,电连接至第一时钟端CK1;以及漏电极,电连接至输出端OUT。下拉部132包括第二晶体管TFT2,其具有栅电极,电连接至第(n+1)级的第二输入端IN2;漏电极,电连接至输出端OUT;以及源电极,电连接至接地电压Vss。
第n级SRCn还包括上拉驱动器,其响应于前一级(即,第(n-1)级SRC(n-1))的输出信号G(n-1)将上拉部131导通,以及响应于下一级(即,第(n+1)级SRC(n+1))的输出信号G(n+1)将上拉部131截止。上拉驱动器包括缓冲器133、充电部134、以及第一放电部135。
缓冲器133包括第四晶体管TFT4,其具有栅电极和漏电极,共同电连接至第一输入端IN1;以及源电极,电连接至第一节点N1。充电部134包括第一电容器C1,其具有第一电极,电连接至第一节点N1;以及第二电极,电连接至第二节点N2。第一放电部135包括第九晶体管TFT9,其具有栅电极,电连接至第(n+1)级SRC(n+1)的第二输入端IN2;漏电极,电连接至第一节点N1;以及源电极,电连接至电压端VSS。
第n级SRCn还包括保持部136,用于将输出信号Gn保持在接地电压Vss;以及开关137,用于控制保持部136的操作。保持部136包括第三晶体管TFT3,其具有栅电极,电连接至第三节点N3;漏电极,电连接至第二节点N2;以及源电极,电连接至电压端VSS。开关137包括第七、第八、第十二、和第十三晶体管TFT7、TFT8、TFT12、和TFT13、以及第二和第三电容器C2和C3。
第十二晶体管TFT12的栅电极和漏电极一起电连接至第一时钟端CK1,以及第十二晶体管TFT12的源电极电连接至第三节点N3。第七晶体管TFT7的漏电极电连接至第一时钟端CK1,第七晶体管TFT7的栅电极通过第二电容器C2电连接至第一时钟端CK1,以及第七晶体管TFT7的源电极通过第三电容器C3电连接至第三节点N3。第三电容器C3设置在第七晶体管TFT7的栅电极和源电极之间。
第十三晶体管TFT13的栅电极电连接至第二节点N2,第十三晶体管TFT13的漏电极电连接至第十二晶体管TFT12的源电极,以及第十三晶体管TFT13的源电极电连接至电压端VSS。第八晶体管TFT8的栅电极电连接至第二节点N2,第八晶体管TFT8的漏电极电连接至第七晶体管TFT7的源电极,以及第八晶体管TFT8的源电极电连接至电压端VSS。
第n级SRCn还包括纹波防止部138和复位部139。纹波防止部138包括第十晶体管和第十一晶体管TFT10和TFT11。第十晶体管TFT10的栅电极电连接至第一时钟端CK1,第十晶体管TFT10的漏电极电连接至第十一晶体管TFT11的源电极,以及第十晶体管TFT10的源电极电连接至第二节点N2。第十一晶体管TFT11的栅电极连接至第二时钟端CK2,并接收第二时钟信号CKB。
复位部139包括第六晶体管TFT6,其具有栅电极,电连接至复位端RS,用于接收第n级SRCn的输出信号Gn;漏电极,电连接至第一节点N1;以及源电极,电连接至电压端VSS。
第n放电元件TRn包括第十四晶体管TFT14,其具有栅电极,用于接收第二时钟信号CKB;源电极,电连接至第n栅极导体GLn;以及漏电极,电连接至电压端VSS。
当第n级SRCn响应于第一时钟信号CK将输出信号Gn输出至第n栅极导体GLn时,第十四晶体管TFT14响应于第二时钟信号CKB将传送至第n栅极导体GLn的输出信号Gn放电至地电压Vss。
显示区(DA)表示LCD面板100的等效电路(参见图1)。换句话说,显示区(DA)包括多个电阻器R1、...、Rm以及多个电容器Cl1、...、Clm,其被认为是形成在LCD面板100中的多个元件(未示出)。
参照图5,第n级SRCn响应于第一时钟信号Ck输出第n选通信号Gn。第n选通信号Gn被施加给第n栅极导体GLn,并启用液晶电容器Cl1、...、Clm(参见图4),以将期望的像素电压充入其中。
第n选通信号Gn被施加给第n放电元件TRn的源电极。同时,第n放电元件TRn的栅电极接收与第一时钟信号CK相位不同的第二时钟信号CKB,第一和第二时钟信号CK和CKB之间的相位差例如但不限于180°。第n放电元件TRn响应于第二时钟信号CKB将施加给源电极的第n选通信号Gn放电至接地电压Vss。换句话说,由于第二时钟信号CKB是恒定周期的时钟信号,所以第n放电元件TRn持续将残留在第n栅极导体GLn中的电压放电至接地电压Vss,因此,改善了电连接至第n栅极导体GLn的液晶电容器Cl1、...、Clm的操作稳定性。
同时,第(n+1)级SRC(n+1)响应于第二时钟信号CKB输出第(n+1)选通信号G(n+1)。第(n+1)选通信号G(n+1)被施加给栅极导体GL(n+1)并启用液晶电容器Cl1、...、Clm,以将期望的像素电压充入其中。
然后,将第(n+1)选通信号G(n+1)施加给第(n+1)放电元件TR(n+1)的源电极。同时,第(n+1)放电元件TR(n+1)的栅电极接收与第二时钟信号CKB相位不同的第一时钟信号CK,第一和第二时钟信号CK和CKB之间的相位差例如但不限于180°。在该配置中,第(n+1)放电元件TR(n+1)响应于第一时钟信号CK将施加给源电极的第(n+1)选通信号G(n+1)放电至接地电压Vss。换句话说,由于第一时钟信号CK是恒定周期的时钟信号,所以第(n+1)放电元件TR(n+1)持续将残留在第(n+1)栅极导体GL(n+1)中的电压放电至地电压Vss,因此,改善了电连接至第(n+1)栅极导体GL(n+1)的液晶电容器Cl1、...、Clm的操作稳定性。
图6示出了图4的子栅极驱动器160操作的时序图。参照图6,第K放电元件TRK包括栅电极,电连接至第(K+1)栅极导体;漏电极,电连接至第K栅极导体;以及源电极,电连接至电压端VSS。第K放电元件TRK响应于通过第(K+1)栅极导体传送的第(K+1)选通信号将第K选通信号GK放电至接地电压Vss。
由于通过第(K+1)栅极导体传送施加给第K放电元件TRK的栅电极的第(K+1)选通信号,所以第(K+1)栅极导体的电阻和电容使第(K+1)选通信号劣化。第K放电元件TRK通过第(K+1)选通信号G(K+1)生成漏电流,从而,将信号噪声引入到第K选通信号GK中。结果,通过具有信号噪声的第K选通信号GK驱动的液晶电容器将不稳定地工作。
根据本发明的示例性实施例,栅极驱动器130的第一或第二时钟信号CK或CKB生成每个均对应于栅极导体的选通信号,而不具有任何信号噪声。此外,栅极驱动器130和子栅极驱动器160改善了每个均对应于栅极导体的选通信号的可靠性。换句话说,不被每个栅极导体的电阻和电容影响的控制信号可稳定地生成每一个均对应于栅极导体的选通信号。
所描述的内容示出了本发明的原理,然而,对本领域的技术人员来说,显而易见第,在不背离本发明的精神和范围的情况下,可以作出各种修改。
权利要求
1.一种显示基板,包括多个数据导体;多个栅极导体,与所述数据导体交叉;栅极驱动器,电连接至所述栅极导体的一端,并响应于第一时钟信号和第二时钟信号中的至少一个传送对应于每个所述栅极导体的选通信号;以及子栅极驱动器,电连接至所述栅极导体的另一端,并响应于所述第一时钟信号和所述第二时钟信号中的至少一个将所述选通信号的电压电平下拉至期望电压。
2.根据权利要求1所述的显示基板,其中,所述子栅极驱动器包括电连接至所述栅极导体的多个放电元件;以及其中,所述放电元件中的每一个均包括栅电极,用于接收所述第一时钟信号或所述第二时钟信号;漏电极,用于接收所述期望电压,以及源电极,用于接收所述选通信号。
3.根据权利要求2所述的显示基板,其中,所述期望电压为接地电压。
4.根据权利要求2所述的显示基板,其中,所述第一时钟信号与所述第二时钟信号具有180°的相位差。
5.根据权利要求2所述的显示基板,其中,所述栅极驱动器包括电连接至所述栅极导体的一端的多个级,并且每个级均输出对应于每个所述栅极导体的选通信号。
6.根据权利要求5所述的显示基板,其中,每个奇数级均响应于所述第一时钟信号通过奇数栅极导体输出奇数选通信号;以及其中,每个偶数级均响应于所述第二时钟信号通过偶数栅极导体输出偶数选通信号。
7.根据权利要求2所述的显示基板,其中,每个奇数放电元件均响应于所述第二时钟信号将奇数选通信号下拉至所述期望电压;以及其中,每个偶数放电元件响应于所述第一时钟信号将偶数选通信号下拉至所述期望电压。
8.根据权利要求1所述的显示基板,还包括第一连接导体和第二连接导体,其中,所述第一连接导体将所述第一和第二时钟信号以及期望信号传送至所述栅极驱动器,以及所述第二连接导体将所述第一和第二时钟信号以及所述期望信号传送至所述子栅极马区动器。
9.根据权利要求8所述的显示基板,其中,所述期望信号具有接地电压。
10.一种显示基板,包括多个数据导体;多个栅极导体,与所述数据导体交叉;栅极驱动器,电连接至所述栅极导体的一端,并响应于第一时钟信号、第二时钟信号、以及第三信号中的至少一个传送对应于每个所述栅极导体的选通信号;以及子栅极驱动器,电连接至所述栅极导体的另一端,并响应于所述第一时钟信号、所述第二时钟信号、以及所述第三信号中的至少一个将所述选通信号的电压电平下拉至期望电压。
11.根据权利要求10所述的显示基板,其中,所述子栅极驱动器包括多个放电元件,所述放电元件具有栅电极,电连接至所述第一时钟信号或所述第二时钟信号;源电极,电连接至所述选通信号;以及漏电极,电连接至所述期望电压。
12.根据权利要求11所述的显示基板,其中,所述第三信号的电压电平和所述期望电压均为接地电压。
13.一种显示装置,包括显示面板,具有多个像素;栅极驱动器,形成在所述显示面板的一端上并传送选通信号;以及子栅极驱动器,形成在所述显示面板的另一端上,用于将所述选通信号拉至期望电压;源极电路板,包括驱动电路、第一信号导体、以及第二信号导体,所述第一信号导体将第一栅极驱动信号和第三信号传送至所述栅极驱动器,以及所述第二信号导体将第二栅极驱动信号和所述第三信号传送至所述子栅极驱动器;以及数据驱动器,将所述源极电路板与所述显示面板电连接,并将所述第一栅极驱动信号、所述第二栅极驱动信号、和所述第三信号分别传送至所述栅极驱动器和所述子栅极驱动器。
14.根据权利要求13所述的显示装置,其中,所述数据驱动器通过所述第一信号导体接收所述第一栅极驱动信号和所述第三信号,并将所述第一栅极驱动信号和所述第三信号传送至所述栅极驱动器,其中,所述数据驱动器通过所述第二信号导体接收所述第二栅极驱动信号和所述第三信号,并将所述第二栅极驱动信号和所述第三信号传送至所述子栅极驱动器。
15.根据权利要求14所述的显示装置,其中,所述显示面板还包括第一连接导体和第二连接导体,所述第一连接导体将所述第一栅极驱动信号和所述第三信号传送至所述栅极驱动器,以及所述第二连接导体将所述第二栅极驱动信号和所述第三信号传送至所述子栅极驱动器。
16.根据权利要求15所述的显示装置,其中,所述第一时钟信号与所述第二时钟信号具有180°的相位差。
17.根据权利要求16所述的显示装置,其中,所述第三信号的电压电平和所述期望电压均为接地电压。
18.根据权利要求14所述的显示装置,其中,所述数据驱动器为带载封装件(TCP)、薄膜覆晶封装件(COF)、以及玻璃覆晶封装件(COG)中的一种类型。
19.一种显示基板,包括多个数据导体;多个栅极导体,与所述数据导体交叉;栅极驱动器组,电连接至所述栅极导体的一端;子栅极驱动器组,电连接至所述栅极导体的另一端;以及驱动电路,用于将选通信号传送至连接到第一组所述栅极导体的所述栅极驱动器,同时将信号传送至连接到不同组所述栅极导体的子栅极驱动器组中的每一个,所述驱动电路将选通信号传送至连接到第二组所述栅极导体的所述栅极驱动器,同时将信号传送至连接到所述第一组栅极导体的子栅极驱动器组中的每一个。
20.一种用于驱动显示单元的栅极导体的栅极驱动器的操作方法,包括将所述栅极驱动器的级分组,使得第一组所述栅极驱动器中的每一个均连接至第一组栅极导体的每个栅极导体的一端,以及使得第二组所述栅极驱动器中的每一个均连接至第二组栅极导体的每个栅极导体的一端;将多个子栅极驱动器分组,使得第一组所述子栅极驱动器连接至所述第二组栅极导体的所述栅极导体的另一端,以及使得第二组所述子栅极驱动器连接至所述第一组栅极导体的所述栅极导体的另一端;以及使所述第一组栅极驱动器将驱动信号传送至所述第一组栅极导体的一端,而所述子栅极驱动器将所述第二组栅极导体的另一端拉至预定电压。
全文摘要
一种提供了更可靠操作的显示基板,包括栅极驱动器,具有级组,每一级均连接至各个栅极导体组的每个栅极导体的一端;以及子栅极驱动器组,连接至各个栅极导体组的栅极导体的另一端,栅极驱动器将驱动信号传送至一组栅极导体的一端,而子栅极驱动器将另一组栅极导体中的每一个的另一端拉至预定电压。
文档编号G09F9/00GK101017263SQ20071000490
公开日2007年8月15日 申请日期2007年2月7日 优先权日2006年2月7日
发明者朴幸源, 姜南洙, 李龙淳, 李旼哲 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1