栅极驱动电路及其驱动方法、阵列基板、显示装置的制造方法

文档序号:8300031阅读:262来源:国知局
栅极驱动电路及其驱动方法、阵列基板、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示装置领域,具体地,涉及一种栅极驱动电路、该栅极驱动电路的驱动方法、包括所述栅极驱动电路的阵列基板和显示装置。
【背景技术】
[0002]栅极驱动电路实现的是移位寄存功能,栅极驱动电路包括多组移位寄存单元,对于每组移位寄存单元连续的三个移位寄存单元而言,第二个移位寄存单元用于对第三个移位寄存单元进行输入,并且用于对第一个移位寄存单元进行复位,以实现顺序输出的功能。因此,第一个移位寄存单元需要增加额外的开始信号STV,来进行每一帧的初始输入,而最后一个移位寄存单元也需要进行额外的复位控制,来实现正常的关闭。
[0003]图1和图2为目前常用的栅极驱动电路级联原理图(4个时钟信号CLK1、CLK2、CLK3、CLK4为例)。在图1和图2中,输出信号Gate output N对应的移位寄存单元11为最后一行像素提供扫描信号输出。为了保证各行扫描信号输出的一致,会使用正常额外一组普通的移位寄存单元对最后一个用于输出扫描信号的移位寄存单元进行复位,如图中的输出信号Reset outputl和输出信号Reset output 2对应的移位寄存单元。
[0004]而为了保证第一个用于复位的移位寄存单元输出的正常关闭,需要对其进行复位操作,如图1的方法,是使用额外两个具备自复位功能的移位寄存单元对输出信号Resetoutputl对应的移位寄存单元和输出信号Reset output 2对应的移位寄存单元进行复位。具体地,如图1中所示,一个具有自复位功能的移位寄存单元输出的Reset 0utput3用于对输出Reset outputl的复位单元进行复位,而另一个具有自复位功能的移位寄存单元输出的Reset 0utput4用于对输出Reset output 2的复位单元进行复位。具有自复位功能的移位寄存单元需要增加额外的TFT器件,这样会增加栅极驱动电路占用的空间,不利于窄边框设计,还可能影响画面品质。
[0005]如图2的方法,是从驱动IC直接输入复位信号(即,增加复位信号线RST),对输出信号Reset outputl对应的移位寄存单元和输出信号Reset output 2对应的移位寄存单元进行复位。这样同样会增加边框宽度和IC成本。
[0006]如何在不增加边框宽度的前提下实现对栅极驱动电路中的移位寄存单元的复位成为本领域亟待解决的技术问题。

【发明内容】

[0007]本发明的目的在于提供一种栅极驱动电路、该栅极驱动电路的驱动方法包括所述栅极驱动电路的阵列基板和包括所述阵列基板的显示装置,所述栅极驱动电路能够在不增加元件的情况下实现对最后一级移位寄存单元的复位。
[0008]为了实现上述目的,作为本发明的一个方面,提供一种栅极驱动电路,栅极驱动电路包括至少一组时钟信号线和级联的多级移位寄存单元,每组时钟信号线包括两条所述时钟信号线,多级所述移位寄存单元被划分为至少一组,并且每组所述时钟信号线对应一组所述移位寄存单元,其中,每组时钟信号线中的一条时钟信号线与该组时钟信号线对应的一组移位寄存单元中的最后一级移位寄存单元的复位信号输入端相连,以在复位阶段开始时向一组移位寄存单元中的最后一级移位寄存单元的复位信号输入端提供复位信号。
[0009]优选地,所述栅极驱动电路包括偶数级移位寄存单元,所述栅极驱动电路包括奇数组时钟信号线和偶数组时钟信号线,奇数组时钟信号线包括第一奇数时钟信号线和第二奇数时钟信号线,偶数组时钟信号线包括第一偶数时钟信号线和第二偶数时钟信号线,多级所述移位寄存单元被划分为对应于奇数行栅线的奇数组移位寄存单元和对应于偶数行栅线的偶数组移位寄存单元,奇数组移位寄存单元的最后一级移位寄存单元用作奇数组复位单元,偶数组移位寄存单元的最后一级移位寄存单元用作偶数组复位单元,第一偶数时钟信号线与所述奇数组复位单元的复位信号输入端相连,第二奇数时钟信号线与所述偶数组复位单元的复位信号输入端相连,所述奇数组复位单元的输出端与所述偶数组复位单元的输入端相连,所述奇数组复位单元的输出端与对应于最后一行奇数行栅线的奇数组移位寄存单元的复位端相连,所述偶数组复位单元的输出端与对应于最后一行偶数行栅线的偶数组移位寄存单元的复位端相连。
[0010]优选地,所述移位寄存单元包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管和存储电容,所述第一薄膜晶体管的栅极和第一极与所述移位寄存单元的信号输入端相连,所述第一薄膜晶体管的第二极与所述第二薄膜晶体管的第一极相连,所述第二薄膜晶体管的栅极与所述移位寄存单元的复位信号输入端相连,所述第二薄膜晶体管的第二极与低电平输入端相连,所述第三薄膜晶体管的第一极与第一时钟信号输入端相连,所述第三薄膜晶体管的栅极与所述第一薄膜晶体管的第二极相连,所述第三薄膜晶体管的第二极与所述移位寄存单元的输出端相连,所述第四薄膜晶体管的第一极与第二时钟信号输入端相连,所述第四薄膜晶体管的第二极与所述第五薄膜晶体管的第一极相连,所述第四薄膜晶体管的栅极与所述第七薄膜晶体管的第二极相连,所述第五薄膜晶体管的栅极与所述第三薄膜晶体管的栅极相连,所述第五薄膜晶体管的第二极与所述低电平输入端相连,所述第六薄膜晶体管的栅极与所述第五薄膜晶体管的栅极相连,所述第六薄膜晶体管的第一极与所述第四薄膜晶体管的栅极相连,所述第六薄膜晶体管的第二极与所述低电平输入端相连,所述第七薄膜晶体管的栅极与所述第二时钟信号输入端相连,所述第七薄膜晶体管的第一极与该第七薄膜晶体管的栅极相连,所述第八薄膜晶体管的栅极与所述第九薄膜晶体管的栅极相连,且与所述第五薄膜晶体管的第一极相连,所述第八薄膜晶体管的第一极与所述第二薄膜晶体管的第一极相连,所述第八薄膜晶体管的第二极与所述低电平输入端相连,所述第九薄膜晶体管的第一极与所述移位寄存单元的信号输出端相连,所述第九薄膜晶体管的第二极与所述低电平输入端相连,所述存储电容的第一端与所述第三薄膜晶体管的栅极相连,所述存储电容的第二端与所述移位寄存单元的信号输出端相连。
[0011]优选地,所述移位寄存单元包括还包括第十薄膜晶体管,所述第十薄膜晶体管的第一极与所述第九薄膜晶体管的第一极相连,所述第十薄膜晶体管的第二极与所述第九薄膜晶体管的第二极相连,所述第十薄膜晶体管的栅极与所述复位信号输入端相连。
[0012]作为本发明的另一个方面,提供一种阵列基板,所述阵列基板包括栅极驱动电路,其中,所述栅极驱动电路为本发明所提供的上述栅极驱动电路。
[0013]作为本发明的还一个方面,提供一种显示装置,所述显示装置包括阵列基板,其中,所述阵列基板为本发明所提供的上述阵列基板。
[0014]作为本发明的又一个方面,提供一种栅极驱动电路的驱动方法,其特征在于,所述栅极驱动电路为权利要求1所述的栅极驱动电路,所述栅极电路驱动方法包括多个驱动周期,每个驱动周期都包括显示阶段和复位阶段,所述复位阶段包括复位单元输出阶段、复位单元输出端放电阶段和复位单元上拉节点放电阶段:
[0015]在所述复位单元输出阶段,向所述复位单元的第一时钟信号输入端输入高电平信号,以使所述复位单元向该复位单元的上一级移位寄存单元的复位端输出高电平信号;
[0016]在所述复位单元输出端放电阶段,向所述复位单元的所述第一时钟信号输入端和第二时钟信号输入端输入低电平信号,以对所述复位单元的输出端进行放电;
[0017]在所述复位单元上拉节点放电阶段,向所述复位单元的第一时钟信号输入端输入低电平信号,并且利用时钟信号线向所述复位单元的复位信号输入端和所述复位单元的第二时钟信号输入端输入高电平信号,以对所述复位单元的上拉节点进行放电。
[0018]优选地,所述栅极驱动电路包括奇数组时钟信号线和偶数组时钟信号线,奇数组时钟信号线包括第一奇数时钟信号线和第二奇数时钟信号线,偶数组时钟信号线包括第一偶数时钟信号线和第二偶数时钟信号线,多级所述移位寄存单元被划分为对应于奇数行栅线的奇数组移位寄存单元和对应于偶数行栅线的偶数组移位寄存单元,奇数组移位寄存单元的最后一级移位寄存单元用作奇数组复位单元,偶数组移位寄存单元的最后一级移位寄存单元用作偶数组复位单元,在所述奇数组复位单元与所述偶数组复位单元中,位于前级的一者的输出端与位于后一级的一者的输入端相连,所述奇数组复位单元的输出端与对应于最后一行奇数行栅线的奇数组移位寄存单元的复位端相连,所述偶数组复位单元的输出端与对应于最后一行偶数行栅线的偶数组移位寄存单元的复位端相连,第二奇数时钟信号线与所述奇数组复位单元提供复位信号,第一偶数时钟信号线与所述偶数组复位单元提供复位信号,
[0019]所述复位输出阶段包括:
[0020]奇数组复位单元输出阶段:向所述奇数组复位单元的第一时钟信号输入端输入高电平信号,以使所述奇数组复位单元向该奇数组复位单元的上一级移位寄存单元的复位端输出高电平信号;和
[0021]偶数组复位单元输出阶段:向所述偶数组复位单元的第一时钟信号输入端输入高电平信号,以使所述偶数组复位单元向该偶数组复位单元的上一级移位寄存单元的复位端输出高电平信号;所述复位单元输出端放电阶段包括:
[0022]奇数组复位单元输出端放电阶段:在所述奇数组复位单元输出端放电阶段,向所述奇数组复位单元的所述第一时钟信号输入端和所述第二时钟信号输入端输入低电平信号,以对所述奇数组复位单元的输出端进行放电;和
[0023]偶数组复位单元输出端放电阶段:在所述偶数组复位单元输出端放电阶段,向所述偶数组复位单元的所述第一时钟信号输入端和所述第二时钟信号输入端输入低电平信号,以对所述偶数组复位单元的输出端进行放电;
[0024]所述复位单元上拉节点放电阶段包括:
[0025]奇数组复位单元上拉节点放电阶段:在所述奇数组复位单元上拉节点放电阶段,向所述奇数组复位单元的第一时钟信号
当前第1页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1