扫描驱动电路及其驱动方法、阵列基板、显示装置的制造方法

文档序号:8446527阅读:390来源:国知局
扫描驱动电路及其驱动方法、阵列基板、显示装置的制造方法
【技术领域】
[0001] 本发明涉及显示技术领域,具体涉及一种扫描驱动电路及其驱动方法、阵列基板、 显示装置。
【背景技术】
[0002] 随着薄膜晶体管液晶显不器(Thin Film Transistor Liquid Crystal Display, TFT-LCD)的迅速发展,各生产厂家争相采用新技术提高产品的市场竞争力以及降低产品成 本。其中,GOA(Gate Driver On Array,阵列基板行驱动)技术作为新技术的代表,将行方 向上的扫描驱动电路集成在阵列基板上,避免了在外接电路板上制作驱动芯片,从而减少 生产工艺程序,降低产品工艺成本,提高TFT-IXD面板的集成度。
[0003] 但是,在将 GOA 技术应用至 OLED (Organic Light-Emitting Display,有机电激光 显示)类型的显示装置中时,GOA电路可能会出于结构和功能方面的限制而不能提供显示 驱动所需的全部信号。具体来说,对于一些具有阈值电压补偿功能的OLED像素电路,需要 使用沿行方向上逐行输出的补偿信号(通常由按照时间先后顺序的若干个第一类脉冲和 一个第二类脉冲组成),而这样的补偿信号是传统的GOA电路无法提供的。基于这一问题, 现有技术通常还需要在外接电路板上制作用于生成该补偿信号的芯片,使得生产工艺复 杂、产品成本增加。

【发明内容】

[0004] 针对现有技术中的缺陷,本发明提供一种扫描驱动电路及其驱动方法、阵列基板、 显示装置,可以解决传统GOA电路无法提供补偿信号的问题。
[0005] 第一方面,本发明提供了一种扫描驱动电路,包括:
[0006] 第一移位寄存器,所述第一移位寄存器连接具有第一时钟周期的一组时钟信号, 用于在该组时钟信号的驱动下逐行地输出第一扫描信号;
[0007] 第二移位寄存器,所述第二移位寄存器连接具有第二时钟周期的另一组时钟信 号,用于在该组时钟信号的驱动下逐行地输出第二扫描信号;
[0008] 逻辑运算器,所述逻辑运算器连接具有第三时钟周期的第一时钟信号,并与所述 第一移位寄存器及所述第二移位寄存器相连,用于输出多行的补偿信号;任一行的补偿信 号在本行的第二扫描信号为第一电平时与所述第一时钟信号具有同样的波形,在本行的第 二扫描信号为第二电平时与本行的第一扫描信号具有同样的波形;所述第三时钟周期小于 所述第二时钟周期。
[0009] 可选地,对应于任一行的补偿信号,所述逻辑运算器包括第一与运算单元、第二与 运算单元、非运算单元以及或运算单元,
[0010] 所述第一与运算单元连接所述第一时钟信号以及所述第二移位寄存器,用于对所 述第一时钟信号和本行的第二扫描信号进行逻辑与运算,得到第一运算信号;
[0011] 所述非运算单元连接所述第二移位寄存器,用于对本行的第二扫描信号进行逻辑 非运算,得到第二运算信号;
[0012] 所述第二与运算单元连接所述非运算单元以及所述第一移位寄存器,用于对本行 的第一扫描信号和来自所述非运算单元的第二运算信号进行逻辑与运算,得到第三运算信 号;
[0013] 所述或运算单元连接所述第一与运算单元和第二与运算单元,用于对来自所述第 一与运算单元的第一运算信号和来自所述第二与运算单元的第三运算信号进行逻辑或运 算,得到本行的补偿信号。
[0014] 可选地,所述第一移位寄存器包括依次相连的多级第一移位寄存器单元,除第一 级之外的任一级所述第一移位寄存器单元用于在所述具有第一时钟周期的一组时钟信号 的驱动下将来自上一级移位寄存器单元的上一行的第一扫描信号延迟输出为本行的第一 扫描信号;
[0015] 所述第二移位寄存器包括依次相连的多级第二移位寄存器单元,除第一级之外的 任一级所述第二移位寄存器单元用于在所述具有第二时钟周期的一组时钟信号的驱动下 将来自上一级移位寄存器单元的上一行的第二扫描信号延迟输出为本行的第二扫描信号。
[0016] 可选地,所述逻辑运算器包括多个子逻辑运算器,任一所述子逻辑运算器对应于 一级所述第一移位寄存器单元和一级所述第二移位寄存器单元;所述子逻辑运算器包括第 一晶体管、第二晶体管、反相器和输出端子,
[0017] 所述第一晶体管的栅极连接所述第二移位寄存器单元所输出的第二扫描信号,源 极和漏极中的一个连接所述具有第三时钟周期的第一时钟信号,另一个连接所述输出端 子;
[0018] 所述反相器的输入端连接所述第二移位寄存器单元所输出的第二扫描信号,输出 端连接所述第二晶体管的栅极;
[0019] 所述第二晶体管的源极和漏极中的一个连接所述第一移位寄存器单元所输出的 第一扫描信号,另一个连接所述输出端子。
[0020] 可选地,所述第一移位寄存器单元与所述第二移位寄存器单元具有相同的电路结 构。
[0021] 可选地,所述具有第一时钟周期的一组时钟信号包括相位依次相差ι/m个第一时 钟周期的m个时钟信号;
[0022] 所述具有第二时钟周期的一组时钟信号包括相位依次相差1/n个第二时钟周期 的η个时钟信号;
[0023] 所述m和所述η均为大于等于2的整数。
[0024] 可选地,所述第三时钟周期、所述m和所述η根据所述补偿信号的波形进行设定。
[0025] 第二方面,本发明还提供了一种上述任意一种的扫描驱动电路的驱动方法,包 括:
[0026] 在第二时钟信号的一个上升沿之前向所述第二移位寄存器输入第一起始信号,以 使所述第二移位寄存器开始逐行地输出第二扫描信号;所述第二时钟信号是所述第二移位 寄存器所连接的一组时钟信号中的一个时钟信号;
[0027] 在所述第二时钟信号的所述上升沿之后向所述第一移位寄存器输入第二起始信 号,以使所述第一移位寄存器开始逐行地输出第一扫描信号;任一行的所述第二扫描信号 由第一电平转为第二电平的时刻不晚于该行的第一扫描信号开始输出的时刻。
[0028] 第三方面,本发明还提供了一种阵列基板,包括上述任意一种的扫描驱动电路。
[0029] 第四方面,本发明还提供了一种显示装置,包括上述任意一种的阵列基板或者上 述任意一种的扫描驱动电路。
[0030] 由上述技术方案可知,本发明所提供的扫描驱动电路可以在合适的信号时序设置 下生成具有特定波形的补偿信号。具体来说,补偿信号在部分时间内的波形与时钟信号的 波形重合,在其他时间内的波形与扫描信号的波形重合,因而可以包括若干个第一类脉冲 (来自时钟信号)和一个第二类脉冲(来自扫描信号),为多种OLED像素电路提供所需的 补偿信号。
[0031] 与现有技术相比,本发明可以在传统GOA电路的基础上添加适当的电路结构来实 现,不需要在外接电路板上制作驱动芯片,从而可以减少生产工艺程序、降低产品工艺成 本,提高OLED面板的集成度。
【附图说明】
[0032] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现 有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本发 明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根 据这些附图获得其他的附图。
[0033] 图1是本发明一个实施例中一种扫描驱动电路的结构框图;
[0034] 图2是本发明一个实施例中一种扫描驱动电路中的逻辑运算器的结构示意图;
[0035] 图3是本发明一个实施例中一种扫描驱动电路的电路结构图;
[0036] 图4是图3所述的扫描驱动电路中子逻辑运算器的电路结构图;
[0037] 图5是本发明一个实施例中一种扫描驱动电路的电路时序图;
[0038] 图6是本发明一个实施例中一种第一移位寄存器单元的电路结构图;
[0039] 图7是本发明一个实施例中一种扫描驱动电路的驱动方法的步骤流程图。
【具体实施方式】
[0040] 为使本发明实施例的目的、技术方案和优点更加
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1