移位寄存器及其驱动方法、栅极驱动电路、显示装置的制造方法

文档序号:9377331阅读:386来源:国知局
移位寄存器及其驱动方法、栅极驱动电路、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。
【背景技术】
[0002]目前,显示装置通常包括阵列基板和栅极驱动电路,其中,栅极驱动电路通过柔性电路板绑定在阵列基板的周边区域上。具体地,栅极驱动电路包括多级相互级联的移位寄存器,其中,当前级移位寄存器的输入端连接到上一级移位寄存器的输出端,并且当前级移位寄存器的复位控制端连接到下一级移位寄存器的输出端,当前级移位寄存器的输出端连接阵列基板上的一条栅线;通过各级移位寄存器控制各栅线开启,实现逐行扫描驱动,以显示图像。
[0003]为了简化显示装置的制造工艺、降低显示装置的成本,现有技术中提供了一种将栅极驱动电路直接集成在阵列基板上的GOA (英文全称:Gate Driver on Array)技术。在GOA技术中,栅极驱动电路直接形成于阵列基板的周边区域上,栅极驱动电路中的移位寄存器包括的各个电子元件和走线均通过阵列基板上的现有膜层形成,进而能够有效地简化显示装置的制造工艺,降低显示装置的成本。
[0004]然而,本申请的发明人发现,现有技术中,应用GOA技术形成的栅极驱动电路中的移位寄存器的电路结构不合理,存在抗噪声能力较差的问题。

【发明内容】

[0005]本发明的目的在于提供一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,用于增强移位寄存器的抗噪声能力。
[0006]为达到上述目的,本发明提供的移位寄存器采用如下技术方案:
[0007]—种移位寄存器,该移位寄存器包括第一反馈模块和下拉模块;其中,所述第一反馈模块包括至少两个反馈单元,各个所述反馈单元的控制端分别连接不同的控制点,每个所述反馈单元的输入端均连接第一电平输入端,每个所述反馈单元的输出端均连接第一节点,所述第一节点连接所述下拉模块的控制端,所述下拉模块的输入端连接所述第一电平输入端,所述下拉模块的输出端连接所述移位寄存器的信号输出端。
[0008]在本发明提供的移位寄存器中,由于第一反馈模块包括至少两个反馈单元,各个反馈单元的控制端分别连接不同的控制点,且每个反馈单元的输入端均连接第一电平输入端,每个反馈单元的输出端均连接下拉模块的控制端,每个反馈单元均能单独控制下拉模块的控制端和第一电平输入端之间的连接,因此,即使其中一个反馈单元无法正常工作时,例如,该反馈单元的控制端连接的控制点的电平不稳,或者,该反馈单元损坏时,还有至少一个反馈单元可以控制下拉模块的控制端和第一电平输入端之间的连接,进而控制移位寄存器的信号输出端与第一电平输入端的连接,因此,本发明中的移位寄存器具有很强的抗噪声能力。
[0009]本发明进一步提供了一种栅极驱动电路,该栅极驱动电路包括如上所述的移位寄存器,所有所述移位寄存器相互级联。
[0010]由于本发明提供的栅极驱动电路包括如上所述的移位寄存器,因此,栅极驱动电路具有和移位寄存器相同的有益效果,此处不再进行赘述。
[0011]本发明进一步还提供了一种显示装置,该显示装置包括如上所述的栅极驱动电路。
[0012]由于本发明提供的显示装置包括如上所述的栅极驱动电路,因此,显示装置具有和栅极驱动电路相同的有益效果,此处不再进行赘述。
[0013]本发明进一步还提供了一种移位寄存器的驱动方法,该移位寄存器的驱动方法用于驱动如上所述的移位寄存器,包括:
[0014]通过不同的控制点控制所述第一反馈模块包括的不同的反馈单元,以控制所述第一节点的电位,并通过所述第一节点控制所述下拉模块,控制所述第一电平输入端与所述信号输出端的连接。
[0015]在本发明提供的移位寄存器的驱动方法中,由于通过不同的控制点控制第一反馈模块包括的不同的反馈单元,且每个反馈单元的输入端均连接第一电平输入端,每个反馈单元的输出端均连接下拉模块的控制端,每个反馈单元均能单独控制下拉模块的控制端和第一电平输入端之间的连接,因此,即使其中一个反馈单元无法正常工作时,例如,该反馈单元的控制端连接的控制点的电平不稳,或者,该反馈单元损坏时,还有至少一个反馈单元可以控制下拉模块的控制端和第一电平输入端之间的连接,进而控制移位寄存器的信号输出端与第一电平输入端的连接,因此,本发明中的移位寄存器具有很强的抗噪声能力。
【附图说明】
[0016]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1为本发明实施例中的移位寄存器的模块示意图;
[0018]图2为本发明实施例中的移位寄存器的电路示意图;
[0019]图3为本发明实施例中的移位寄存器的工作时序图。
[0020]附图标记说明:
[0021]I—第一反馈模块;11 一第一反馈单元;12—第二反馈单元;
[0022]2—下拉模块; 3—控制模块; 31 —第一控制单元;
[0023]32一第二控制单兀;4一第二反馈模块;5—第一上拉模块;
[0024]6—第二上拉模块。
【具体实施方式】
[0025]实施例一
[0026]本申请的发明人发现:现有的移位寄存器中的反馈模块只包括一个晶体管,因此,当该晶体管无法正常工作时,例如,该晶体管的控制端连接的控制点的电平不稳,或者,该晶体管损坏时,该移位寄存器就不具有抗噪声能力。
[0027]有鉴于此,本申请的发明人提供了一种改进的技术方案,通过在第一反馈模块中设置至少两个反馈单元,各个反馈单元的控制端分别连接不同的控制点,且每个反馈单元的输入端均连接第一电平输入端,每个反馈单元的输出端均连接下拉模块的控制端,每个反馈单元均能单独控制下拉模块的控制端和第一电平输入端之间的连接,以提高移位寄存器的抗噪声能力。
[0028]为了便于理解,下面结合说明书附图,对本发明所述的移位寄存器进行详细描述。
[0029]本发明实施例提供一种移位寄存器,如图1和图2所示,该移位寄存器包括第一反馈模块I和下拉模块2 ;其中,第一反馈模块I包括至少两个反馈单元,各个反馈单元的控制端分别连接不同的控制点,每个反馈单元的输入端均连接第一电平输入端VI,每个反馈单元的输出端均连接第一节点A,第一节点A连接下拉模块2的控制端,由以上所述可知,第一节点A为每个反馈单元的输出端与下拉模块2的控制端之间的一个节点。下拉模块2的输入端连接第一电平输入端VI,下拉模块2的输出端连接移位寄存器的信号输出端OUTPUT。其中,第一电平输入端Vl输出的第一电平信号与信号输出端OUTPUT输出的移位信号反相,即移位信号为高电平时,第一电平信号为低电平,移位信号为低电平时,第一电平信号为高电平。
[0030]由于第一反馈模块包括至少两个反馈单元,各个反馈单元的控制端分别连接不同的控制点,且每个反馈单元的输入端均连接第一电平输入端,每个反馈单元的输出端均连接下拉模块的控制端,每个反馈单元均能单独控制下拉模块的控制端和第一电平输入端之间的连接,因此,即使其中一个反馈单元无法正常工作时,例如,该反馈单元的控制端连接的控制点的电平不稳,或者,该反馈单元损坏时,还有至少一个反馈单元可以控制下拉模块的控制端和第一电平输入端之间的连接,进而控制移位寄存器的信号输出端与第一电平输入端的连接,因此,本发明中的移位寄存器具有很强的抗噪声能力。
[0031]如图1和图2所示,移位寄存器还包括控制模块3,第一反馈模块I包括两个反馈单元,两个反馈单元为第一反馈单元11和第二反馈单元12,不同的控制点为第二节点B和第三节点C,控制模块3的输出端连
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1