驱动电路、阵列基板及显示装置的制造方法

文档序号:9668642阅读:198来源:国知局
驱动电路、阵列基板及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,更为具体地说,涉及一种驱动电路、阵列基板及显示装置。
【背景技术】
[0002]现有的显示装置,包括显示区域和位于该显示区域四周的边框区域。该显示装置中,驱动芯片通过集成在边框区域的驱动电路向显示区域的像素单元提供驱动信号,来控制像素单元进行画面的显示。
[0003]现有技术中,为给驱动电路中的移位寄存器提供复位信号以免错误信号的输出,通常会在驱动电路中加入虚拟级移位寄存器,该虚拟级移位寄存器位于驱动电路中多个级联的移位寄存器的一端或者两端,以向移位寄存器提供复位信号。但是,由于虚拟级移位寄存器的引入会导致显示装置的边框较宽,因此,不利于显示装置的窄边框设计。

【发明内容】

[0004]有鉴于此,本发明提供了一种驱动电路、阵列基板及显示装置,以解决由于引入虚拟级移位寄存器导致的显示装置边框较宽的问题。
[0005]为实现上述目的,本发明提供的技术方案如下:
[0006]—种驱动电路,包括:
[0007]至少一级虚拟级移位寄存器;
[0008]以及,与所述虚拟级移位寄存器以级联方式电连接的移位寄存器组;
[0009]其中,所述移位寄存器组包括第一级移位寄存器至第N级移位寄存器,且所述虚拟级移位寄存器的占用版图面积小于所述第i级移位寄存器的占用版图面积,N为不小于2的整数,i为不大于N的正整数。
[0010]一种阵列基板,包括显示区域以及位于所述显示区域外围的栅极驱动电路,所述栅极驱动电路向所述显示区域提供栅极信号,其中,所述栅极驱动电路为如上所述的驱动电路。
[0011]一种显示装置,所述显示装置包括如上所述的阵列基板。
[0012]相较于现有技术,本发明提供的技术方案至少具有以下优点:
[0013]本发明提供的驱动电路、阵列基板及显示装置,驱动电路包括至少一级虚拟级移位寄存器以及与虚拟级移位寄存器以级联方式电连接的移位寄存器组,该移位寄存器组包括第一级移位寄存器至第N级移位寄存器,由于虚拟级移位寄存器的占用版图面积小于第i级移位寄存器的占用版图面积,因此,可以相对减小显示装置的边框面积,满足显示装置的窄边框化需求。
【附图说明】
[0014]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0015]图1为本发明实施例提供的一种驱动电路的结构示意图;
[0016]图2为本发明实施例提供的另一种驱动电路的结构不意图;
[0017]图3为本发明实施例提供的又一种驱动电路的结构示意图;
[0018]图4为本发明实施例提供的再一种驱动电路的结构示意图;
[0019]图5为本发明实施例提供的一种阵列基板的结构示意图。
【具体实施方式】
[0020]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0021]本发明实施例的一方面提供了一种驱动电路,该驱动电路包括至少一级虚拟级移位寄存器以及与虚拟级移位寄存器以级联的方式电连接的移位寄存器组,其中,该移位寄存器组包括第一级移位寄存器至第N级移位寄存器,这N个移位寄存器也是以级联的方式电连接的。
[0022]本实施例中,虚拟级移位寄存器与第i级移位寄存器的内部电路结构相同,其不同之处仅在于,本实施例中的虚拟级移位寄存器的占用版图面积小于第i级移位寄存器的占用版图面积,即虚拟级移位寄存器的占用版图面积小于任一级移位寄存器的占用版图面积,其中,N为不小于2的整数,i为不大于N的正整数。也就是说,本发明中通过减小虚拟级移位寄存器的占用版图面积来减小显示装置的边框面积。
[0023]如图1所示,图1为本发明实施例提供的一种驱动电路的结构示意图。在该驱动电路平面内,虚拟级移位寄存器和N个移位寄存器沿第一方向Y排列,且虚拟级移位寄存器沿第一方向Y的长度L1小于第i级移位寄存器沿第一方向Y的长度L2,从而可通过减小虚拟级移位寄存器在第一方向Y的长度L1,来减小显示装置的边框在第一方向Y上的长度。
[0024]在本发明实施例的另一实施方式中,虚拟级移位寄存器沿第二方向X的长度L3小于或者等于第i级移位寄存器沿第二方向X的长度L4,其中,第一方向Y和第二方向X垂直,从而可通过减小虚拟级移位寄存器在第二方向X的长度L3,来减小显示装置的边框在第二方向X上的长度。
[0025]或者,在本发明实施例的又一实施方式中,虚拟级移位寄存器沿第一方向Y的长度L1小于第i级移位寄存器沿第一方向Y的长度L2,同时,该虚拟级移位寄存器沿第二方向X的长度L3小于或者等于第i级移位寄存器沿第二方向X的长度L4,其中,第一方向Y和第二方向X垂直,从而可通过减小虚拟级移位寄存器在第一方向Y的长度L1以及在第二方向X的长度L3,来减小显示装置的边框在第一方向Y和第二方向X上的长度。
[0026]可选的,在本实施例中,虚拟级移位寄存器的占用版图面积为第i级移位寄存器的占用版图面积的0.6?0.8倍,包括端点值。具体的,虚拟级移位寄存器与移位寄存器的内部结构相似,均包含若干晶体管、电容结构以及连接上述晶体管、电容结构的线路,因虚拟级移位寄存器不需要向显示区域的像素提供有效的驱动信号,因此,虚拟级移位寄存器的内部结构以及排列作适当调整,例如,可以适当缩小其内部晶体管在第一方向Y上的长度,或者减小沿第一方向Y排列的晶体管的数量,从而可以减小虚拟级移位寄存器沿第一方向Y的长度L1 ;类似地,可以适当缩小其内部晶体管沿第二方向X的长度,或者减小沿第二方向X排列的晶体管的数量,从而可以减小虚拟级移位寄存器沿第二方向X的长度L3。
[0027]在本实施例中,如图1所示,因移位寄存器沿着第一方向Y排列,当虚拟级移位寄存器沿第一方向Y的长度L1减小时,可以有效地减小驱动电路两端的边框面积,实现显示面板的窄边框化。
[0028]进一步的,在本实施例中,发明人经多次实验研究,结果表明,当虚拟级移位寄存器的占用版图面积为第i级移位寄存器的占用版图面积的0.6?0.8倍时,上述结构具有较好的窄边框化效果。具体的,当虚拟级移位寄存器的占用版图面积小于第i级移位寄存器的占用版图面积的0.6倍时,虚拟级移位寄存器内部的晶体管尺寸太小,不足以支持驱动电路所要求的虚拟级移位寄存器内的信号输入/输出,以及晶体管排列过于紧密,亦使得其内部线路相互串扰,妨碍虚拟级移位寄存器的正常运行。而当虚拟级移位寄存器的占用版图面积大于第i级移位寄存器的占用版图面积的0.8倍时,虚拟级移位寄存器占用版图面积减小对于显示面板的窄边框化不能起到预期的效果。综上,当虚拟级移位寄存器的占用版图面积
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1