阵列基板和具有其的显示器件的制作方法

文档序号:8318218阅读:184来源:国知局
阵列基板和具有其的显示器件的制作方法
【技术领域】
[0001]本发明涉及阵列基板和具有其的显示器件。
【背景技术】
[0002]液晶显示面板可包括阵列基板、面对阵列基板的相对基板以及设置在阵列基板和相对基板之间的液晶显示层。用于多个像素电极的控制信号可以通过信号线施加到阵列基板。像素电极可以设置在阵列基板的显示区上。
[0003]显示技术已经发展为实现更高的像素分辨率,例如,超高清晰度(“UHD”)显示器。例如,具有3840X2160像素分辨率的液晶显示器件可施加上部数据信号到设置在显示区的上部的1080条数据线,并且可施加下部数据信号到设置在显示区的下部的1080条数据线。
[0004]然而,如果上部数据线和下部数据线被分别驱动,上部数据线和下部数据线之间的边界部处的亮度会减小,在显示图像中会看见不期望的水平线,由此降低液晶显示面板的显示质量。

【发明内容】

[0005]发明的示范实施方式提供了一种阵列基板,其在分别驱动上部数据线和下部数据线的同时能够减少显示图像中的不期望的水平线。
[0006]另外,发明的示范实施方式提供了具有该阵列基板的显示器件。
[0007]在发明的示范实施方式中,阵列基板包括:基板;多条栅线,在基板上沿第一方向延伸;多条数据线,包括通过切断部分开的成对的第一数据线和第二数据线;和多个有源图案,电连接到成对的第一数据线和第二数据线。数据线沿交叉第一方向的第二方向延伸。有源图案交叠切断部并交叠第一栅线。
[0008]在发明的示范实施方式中,第一切断部可以交叠第一栅线。
[0009]在发明的示范实施方式中,与第一切断部间隔开的第二切断部可以交叠与第一栅线间隔开的第二栅线。
[0010]在发明的示范实施方式中,与第一切断部间隔开的第二切断部可以交叠第一栅线。
[0011]在发明的示范实施方式中,第一栅线可以交叠成对的第一数据线和第二数据线中的第一数据线或第二数据线。
[0012]在发明的示范实施方式中,在成对的第一数据线和第二数据线中,第一栅线可以仅交叠第一数据线和第二数据线之一。
[0013]在发明的示范实施方式中,第一栅线可以没有被成对的第一数据线和第二数据线中的第一数据线和第二数据线交叠。
[0014]在发明的示范实施方式中,通过切断部之一分开的成对的第一数据线和第二数据线中的第一数据线和第二数据线之间的距离可以小于70 μ m。
[0015]在发明的示范实施方式中,有源图案之一在第一方向上的宽度可以大于数据线之一在第一方向上的宽度。
[0016]在发明的示范实施方式中,有源图案之一在第二方向上的长度可以大于第一栅线的与数据线之一交叉的部分在第一方向上的宽度。
[0017]在发明的示范实施方式中,阵列基板可以进一步包括电连接到栅线和数据线的多个像素电极。在第一方向上彼此相邻的两条数据线可以电连接到该两条数据线之间的像素区中的不同像素电极。
[0018]在发明的示范实施例中,沿着第一方向奇数编号的数据线可以电连接到在奇数编号的数据线的第一侧设置的第一像素电极。沿着第一方向偶数编号的数据线可以电连接到在偶数编号的数据线的第二侧设置的第二像素电极。偶数编号的数据线的第二侧可以与奇数编号的数据线的第一侧相反。
[0019]在发明的示范实施例中,阵列基板可进一步包括电连接到栅线和数据线的多个薄膜晶体管。至少一个薄膜晶体管可包括:源电极,电连接到成对的第一数据线和第二数据线中的第一数据线或第二数据线;沟道图案,在栅线之一上交叠源电极;和漏电极,交叠沟道图案。
[0020]在发明的示范实施例中,沟道图案可以设置在与有源图案之一相同的层中。
[0021]在发明的示范实施例中,沟道图案可以设置在与有源图案之一不同的层中。
[0022]在发明的示范实施例中,一种显示器件包括:阵列基板,包括多条栅线和交叉栅线的多条数据线;栅极驱动部,配置为施加栅极信号到栅线;第一数据驱动部;和第二数据驱动部。数据线包括通过切断部分开的成对的第一数据线和第二数据线。第一数据驱动部配置为施加第一数据信号到成对的第一数据线和第二数据线中的第一数据线。第二数据驱动部配置为施加第二数据信号到成对的第一数据线和第二数据线中的第二数据线。成对的第一数据线和第二数据线中的第一数据线和第二数据线通过交叠切断部的有源图案而电连接。
[0023]在发明的示范实施例中,第一数据信号和第二数据信号可以包括同步的数据信号。
[0024]在发明的示范实施例中,切断部可以沿着栅线延伸的方向布置成弯曲线。
[0025]在发明的示范实施例中,显示器件可以进一步包括布置成矩阵形并且电连接到栅线和数据线的多个像素电极。
[0026]在发明的示范实施例中,有源图案之一的长度和宽度可以不同于有源图案中另一个的长度和宽度。
[0027]在发明的示范实施例中,一种阵列基板包括:第一数据线,设置在基板上;第二数据线,设置在基板上;有源图案,设置在第一数据线和第二数据线之间并且将第一数据线和第二数据线彼此电连接。
[0028]有源图案可以被第一数据线和第二数据线交叠,在有源图案上的第一数据线和第二数据线之间可以形成间隔。
[0029]钝化层可以设置在间隔中。
【附图说明】
[0030]通过参考附图详细描述本发明的示范实施方式,本发明的上述及其他特征将变得更明显,其中:
[0031]图1是示出根据发明示范实施方式的显示器件的平面图;
[0032]图2是平面图,示出根据发明示范实施方式的图1的阵列基板的一部分;
[0033]图3A是放大平面图,示出根据发明示范实施方式的图2的部分“B”;
[0034]图3B是根据发明示范实施方式沿图3A的线1_1’截取的截面图;
[0035]图4A是示出根据发明示范实施方式的阵列基板的放大平面图;
[0036]图4B是根据发明示范实施方式沿图4A的线11-11’截取的截面图;
[0037]图5A是示出根据发明示范实施方式的阵列基板的放大平面图;
[0038]图5B是根据发明示范实施方式沿图5A的线II1-1II’截取的截面图;
[0039]图6A是示出根据发明示范实施方式的阵列基板的放大平面图;
[0040]图6B是根据发明示范实施方式沿图6A的线IV-1V’截取的截面图;
[0041]图7A是示出根据发明示范实施方式的阵列基板的放大平面图;
[0042]图7B是根据发明示范实施方式沿图7A的线V_V’截取的截面图;
[0043]图8A是示出根据发明示范实施方式的阵列基板的放大平面图;
[0044]图8B是根据发明示范实施方式沿图8A的线V1-VI ’截取的截面图;和
[0045]图9是示出根据发明示范实施方式的阵列基板的一部分的平面图。
【具体实施方式】
[0046]在下文,将参考附图更详细地描述发明的示范实施方式。
[0047]图1是示出根据发明示范实施方式的显示器件的平面图。
[0048]参考图1,根据本示范实施方式的显示器件可包括阵列基板400、栅极驱动部200、第一数据驱动部300和第二数据驱动部500。阵列基板400可包括在第一方向Dl上延伸的多条栅线GLl至GLm。阵列基板400可包括在交叉第一方向Dl的第二方向D2上延伸的多条数据线Dal至Dan和Dbl至Dbn。数据线Da和Db可以通过切断部A、A’和A”被分开。数据线Da和Db可包括电连接到第一数据驱动部300的第一数据线Dal至Dan。数据线Da和Db可包括电连接到第二数据驱动部500的第二数据线Dbl至Dbn。例如,一对数据线Dj可包括关于切断部A’设置在阵列基板400的上部的第一数据线Daj和关于切断部A’设置在阵列基板400的下部的第二数据线Dbj。在下文,切断部A、A’和A”可以被称为第一数据线Dal至Dan和第二数据线Dbl至Dbn之间的间隔。
[0049]阵列基板400可进一步包括将第一数据线Da电连接至第二数据线Db的有源图案。另外,阵列基板400可进一步包括电连接到栅线GL和数据线Da及Db的开关元件TFT。另外,阵列基板400可包括电连接到开关元件TFT的像素电极。如果显示器件包括液晶层,则在公共电极和像素电极之间可产生液晶电容器Clc。
[0050]栅极驱动部200可以配置为产生栅极导通/截止电压以利用来自定时控制部的第一控制信号来驱动栅线GLl至GLm。栅极驱动部200可以配置为顺序地输出栅极导通/截止电压到栅线GLl至GLm。虽然栅极驱动部200设置在图1中的阵列基板400之外,但是栅极驱动部200的位置不限于此。在本发明的示范实施例中,栅极驱动部200可以直接形成在阵列基板400的外围区上。例如,栅极驱动部200可包括与阵列基板400的显示区中的开关元件TFT同时形成的多个开关元件。在发明的示范实施例中,栅极驱动部200可以嵌入到阵列基板400上作为带载封装(“TCP”)。
[0051]第一数据驱动部300可以设置在阵列基板400的第一侧(例如,上侧)上。第二数据驱动部500可以设置在阵列基板400的与第一侧相反的第二侧(例如,下侧)上
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1