驱动电路、阵列基板及显示装置的制作方法

文档序号:2624086阅读:157来源:国知局
专利名称:驱动电路、阵列基板及显示装置的制作方法
技术领域
本发明涉及显示技术领域,尤其涉及ー种驱动电路、阵列基板及显示装置。
背景技术
如图I所示为现有技术中的用于阵列基板的驱动电路的结构示意图,该驱动电路包括时序控制器(TCON) 101以及两个栅极驱动器(Gate driver)(栅极驱动器102a和栅极驱动器102b),其中,时序控制器101能够输出STV信号(帧起始信号)、OE信号(输出使能信号)以及CPV信号(时钟信号)等用于控制栅极驱动器102a和栅极驱动器102b的控制信号。从图I中可以看出,现有技术中,用于传输STV信号、OE信号和CPV信号的信号传输线(103a、103b、103c、103d)均是由时序控制器101开始,进入阵列基板的玻璃面板内部,然后进入靠近时序控制器101的栅极驱动器102a,再由栅极驱动器102a进入阵列基板的玻璃基板内部,最后进入远离时序控制器101的栅极驱动器102b。也就是说,栅极驱动器102a和栅极驱动器102b是串接在一起的。图I中,信号传输线103a、103b、103c、103d分别用于传输 STV2、STVl、OE 和 CPV 信号。上述驱动电路存在以下问题由于栅极驱动器102a和栅极驱动器102b是串接方式连接,控制信号需要经过栅极驱动器102a之后,才能进入位于栅极驱动器102b,因而当阵列基板的基板玻璃阻抗太大时,会造成栅极驱动器102a和栅极驱动器102b接收到的控制信号产生延迟,从而使得栅极驱动器102a和栅极驱动器102b输出的循序输出波形(Gon)产生不匹配的问题。

发明内容
有鉴于此,本发明提供ー种驱动电路、阵列基板及显示装置,能够解决现有技术中由于阵列基板的基板玻璃阻抗太大,导致多个串联的栅极驱动器接收到的控制信号产生延迟,从而导致不同栅极驱动器输出的循序输出波形产生不匹配的问题。为解决上述问题,本发明提供ー种驱动电路,包括时序控制器和多个栅极驱动器,其中,所述时序控制器与所述多个栅极驱动器中的距离所述时序控制器最近的第一栅极驱动器通过时序控制信号传输线直接连接,所述时序控制器还与所述多个栅极驱动器中的除所述第一栅极驱动器之外的至少ー个第二栅极驱动器通过时序控制信号传输线直接连接。优选的,所述时序控制器与所述多个栅极驱动器中的除所述第一栅极驱动器之外的所有第二栅极驱动器均通过时序控制信号传输线直接连接。优选的,所述时序控制器包括与所述时序控制信号传输线对应的,用于控制时序控制信号输出至所述时序控制信号传输线的暂存器。优选的,所述驱动电路还包括用于将所述时序控制器输出的帧起始信号传输给所述栅极驱动器的帧起始信号传输线。优选的,所述帧起始信号传输线包括第一帧起始信号传输线,所述时序控制器与所述第一栅极驱动器和所述第二栅极驱动器分别通过所述第一帧起始信号传输线直接连接。优选的,所述帧起始信号传输线还包括第二帧起始信号传输线,所述第二帧起始信号传输线与所述时序控制器连接,并依次将所述多个栅极驱动器串接起来。优选的,所述帧起始信号传输线还包括第三帧起始信号传输线,所述第三帧起始信号传输线的一端与所述时序控制器连接,另一端直接与所述多个栅极驱动器中的距离所述时序控制器最远的栅极驱动器连接。·优选的,相邻的所述栅极驱动器之间分别通过所述时序控制信号传输线连接。优选的,所述时序控制信号传输线包括用于传输OE信号的时序控制信号传输线以及用于传输CPV信号的时序控制信号传输线。本发明还提供一种阵列基板,包括上述驱动电路。本发明还提供一种显示装置,包括上述阵列基板。本发明具有以下有益效果将时序控制器和栅极驱动器直接通过时序控制信号传输线连接,可以将时序控制器传输给栅极驱动器的时序控制信号进行差别化控制,从而可以有效避免因阵列基板的基板阻抗太大,导致栅极驱动器接收到的控制信号产生延迟的问题。


图I为现有技术中的驱动电路的结构示意图;图2为本发明的实施例ー的驱动电路的结构示意图;图3为本发明的实施例ニ的驱动电路的结构示意图;图4为本发明的实施例三的驱动电路的结构示意图;图5为本发明的实施例四的驱动电路的结构示意图;图6为本发明的实施例五的驱动电路的结构示意图;图7为本发明的实施例六的驱动电路的结构示意图。
具体实施例方式下面结合附图和实施例,对本发明的具体实施方式
作进ー步详细描述。实施例一如图2所示为本发明的实施例ー的驱动电路的结构示意图,该驱动电路应用于一阵列基板,该驱动电路包括时序控制器201和两个栅极驱动器(栅极驱动器202a和栅极驱动器202b),所述时序控制器201与靠近所述时序控制器201的栅极驱动器202a之间通过时序控制信号传输线203a和时序控制信号传输线203b直接连接,所述时序控制器201与远离所述时序控制器201的栅极驱动器202b之间通过时序控制信号传输线203c和时序控制信号传输线203d直接连接,即时序控制器201与两个栅极驱动器之间分别通过时序控制信号传输线直接连接。此实施例中,栅极驱动器202a为第一栅极驱动器,栅极驱动器202b为第二栅极驱动器从图2中可以看出,与栅极驱动器连接的时序控制信号传输线均是由所述时序控制器201开始,进入阵列基板的基板内部,然后直接连接到对应的所述栅极驱动器。本实施例中,是以驱动电路包括两个栅极驱动器为例进行说明,当然,在本发明的其他实施例中,驱动电路也可以包括更多个栅极驱动器,当驱动电路中包括多于两个的栅极驱动器时,驱动电路中的时序控制器与该多个栅极驱动器之间同样可以分别通过时序控制信号传输线直接连接。通过上述实施例提供的驱动电路,将时序控制器和所有栅极驱动器均通过时序控制信号传输线直接连接,而非将所有栅极驱动器串联起来,从而可以将时序控制器传输给每个栅极驱动器的时序控制信号进行差别化控制,有效避免了因阵列基板的玻璃基板阻抗太大,导致串接方式下栅极驱动器接收到的控制信号产生延迟,进而导致不同栅极驱动器输出的循序输出波形产生不匹配的问题。当然,阵列基板可以根据需要选用不同材质的基板,如玻璃基板、石英基板或塑料等,也可以采用本实施例的驱动电路。·实施例二 如图3所示为本发明的实施例二的驱动电路的结构示意图,该驱动电路应用于一阵列基板,该驱动电路包括时序控制器201和三个栅极驱动器(栅极驱动器202a、栅极驱动器202b以及栅极驱动器202c),所述时序控制器201与靠近所述时序控制器201的栅极驱动器202a (即第一栅极驱动器)之间通过时序控制信号传输线203a和时序控制信号传输线203b直接连接,所述时序控制器201与离所述时序控制器201最远的栅极驱动器202b之间通过时序控制信号传输线203c和时序控制信号传输线203d直接连接,处于中间位置的栅极驱动器202c与所述栅极驱动器202a通过时序控制信号传输线203e和时序控制信号传输线203f串联,栅极驱动器202b以及栅极驱动器202c均为第二栅极驱动器。本实施例中,将时序控制器201与距离该时序控制器201最近的栅极驱动器202a以及距离该时序控制器最远的栅极驱动器202b均通过时序控制信号传输线直接连接,而非将所有栅极驱动器串联起来,从而可以将时序控制器传输给栅极驱动器202a以及栅极驱动器202b的时序控制信号进行差别化控制,避免了距离时序控制器201最远的栅极驱动器202b接收到的控制信号产生延迟。在本实施例中,栅极驱动器202b和栅极驱动器202c之间也可以通过一组时序控制信号传输线串联起来。当栅极驱动器202b既与时序控制器201直连,又与相邻的栅极驱动器串联时,栅极驱动器202b有可能会同时接收到两组类型相同的时序控制信号,当栅极驱动器202b接收到两组类型相同的时序控制信号时,可以根据具体需要选择该两组中的一组时序控制信号使用。上述实施例中,当驱动电路具有多个栅极驱动器时,时序控制器除了与距离该时序控制器最近的第一栅极驱动器通过时序控制信号传输线直接连接之外,还与距离该时序控制器最远的栅极驱动器通过时序控制信号传输线直接连接。此外,在本发明的其他实施例中,当驱动电路具有多个栅极驱动器时,时序控制器除了与距离该时序控制器最近的栅极驱动器通过时序控制信号传输线直接连接之外,还可以与该多个栅极驱动器中的除该第一栅极驱动器之外的任意一个或多个第二栅极驱动器通过时序控制信号传输线直接连接。
上述实施例中的用于连接时序控制器与栅极驱动器,或者用于连接相邻的栅极驱动器的一组时序控制信号传输线均包括两条时序控制信号传输线一条是用于传输OE信号的时序控制信号传输线,另一条是用于传输CPV信号的时序控制信号传输线。当然,在本发明的其他实施例中,用于连接时序控制器与栅极驱动器,或者用于连接相邻的栅极驱动器的一组时序控制信号传输线中也可以包括一条或者更多条时序控制信号传输线(多于两条)。时序控制器除了向栅极驱动器输出时序控制信号之外,还用于向栅极驱动器输出帧起始信号(STV信号),因而,本实施例中,时序控制器与栅极驱动器之间还需要连接有用于传输STV信号的STV信号传输线。STV信号传输线可以采用现有技术中的设置方式,STV信号传输线的设置方式也可以同上述时序信号传输线相同。实施例三STV信号传输线的设置方式可以同上述时序信号传输线相同。
·
如图4所示为本发明实施例三的驱动电路的结构示意图,本实施例中的驱动电路与图2所示的实施例一中的驱动电路的区别在于,还包括第一帧起始信号线,所述第一帧起始信号线包括STV信号传输线204a和STV信号传输线204b,时序控制器201与栅极驱动器202a之间除了通过时序控制信号线203a、203b直接连接之外,还通过STV信号传输线204a直接连接,时序控制器201与栅极驱动器202b之间除了通过时序控制信号线203c、203d直接连接之外,还通过STV信号传输线204b直接连接。实施例三中,是以驱动电路包括两个栅极驱动器为例进行说明,当然,在本发明的其他实施例中,驱动电路还可以包括多于两个的栅极驱动器,当驱动电路中包括多于两个的栅极驱动器时,时序控制器与多个栅极驱动器之间均可以通过第一帧起始信号传输线直接连接。实施例四STV信号传输线也可以采用现有技术中的设置方式。如图5所示为本发明实施例四的驱动电路的结构示意图,本实施例中的驱动电路与图2所示的实施例一中的驱动电路的区别在于,还包括STV信号传输线205,所述STV信号传输线205与所述时序控制器201连接,并依次将栅极驱动器202a和栅极驱动器202b串接起来。为了便于区别,此实施例中,STV信号传输线可以称为第二帧起始信号传输线。
实施例四中,是以驱动电路包括两个栅极驱动器为例进行说明,当然,在本发明的其他实施例中,驱动电路还可以包括多于两个的栅极驱动器,当驱动电路中包括多于两个的栅极驱动器时,时序控制器与多个栅极驱动器之间可以通过第二帧起始信号传输线串联连接。实施例五当STV信号传输线采用图5所示的设置方法时,由于STV信号需要首先传输给位于最下方的栅极驱动器202a,因而仅能够从位于最下方的栅极驱动器202a对应的栅线开始扫描。而有些情况下,也可能需要从位于最上方的栅极驱动器202b对应的栅线开始扫描,因而,为满足该需求,如图6所示,在图5所示的实施例的基础上,所述驱动电路还可以包括STV信号传输线206,所述STV信号传输线206的一端与所述时序控制器201连接,另一端直接与距离所述时序控制器201最远的栅极驱动器202b连接。为了便于区别,此实施例中,STV信号传输线可以称为第三巾贞起始信号传输线。
实施例六当多个栅极驱动器接收到的控制信号的延迟较小时,也可以保留现有技术中的设计,将驱动电路中的多个栅极驱动器之间通过时序控制信号传输线串接起来。如图7所示为本发明的实施例六的驱动电路的结构示意图,本实施例中的驱动电路与图6所示的实施例五的驱动电路相比区别在于,相邻的栅极驱动器202a和栅极驱动器202b之间分别通过时序控制信号传输线203g和时序控制信号传输线203h连接。当栅极驱动器202a和栅极驱动器202b之间时序控制信号传输线连接时,栅极驱动器202b有可能会同时接收到两组类型相同的时序控制信号,其中,一组时序控制信号由时序控制器201和栅极驱动器202b之间直连的时序控制信号传输线203c、203d传输过来,另一组时序控制信号由时序控制器201传输给位于最下方的栅极驱动器202a,然后再由位于最下方的栅极驱动器202a通过时序控制信号传输线203g、203h传输过来。当栅极驱动器202b接收到两组类型相同的时序控制信号时,可以根据具体需要选择该两组中的一组时序控制信号使用。·上述每一实施例中的时序控制器均可以包括一与所述时序控制信号传输线对应的,用于控制时序控制信号输出至所述时序控制信号传输线的暂存器。当然,本发明的其他实施例中,所述时序控制器也不排除采用其他方式对时序控制信号的输出进行控制。本发明实施例还提供一种阵列基板,该阵列基板包括上述任一实施例中的驱动电路。阵列基板根据需要可选用不同材质的基板,如玻璃基板、石英基板或塑料等。本发明实施例提供一种显示装置,具有上述实施例所描述的任意特征的阵列基板。该显示装置可以为液晶显示装置,包括相对平行设置的彩膜基板和上述实施例所提出的阵列基板,以及填充于所述彩膜基板和阵列基板之间的液晶;该显示装置也可以为OLED显示装置,包括上述实施例所提出的阵列基板,以及蒸镀于该阵列基板之上的有机发光材料及封装盖板。本发明实施例提供的液晶显示装置,所述液晶显示装置可以为液晶显示器、液晶电视、数码相框、手机、平板电脑等具有显示功能的产品或者部本发明不做限制。以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
权利要求
1.一种驱动电路,包括时序控制器和多个栅极驱动器,其中,所述时序控制器与所述多个栅极驱动器中的距离所述时序控制器最近的第一栅极驱动器通过时序控制信号传输线直接连接,其特征在于,所述时序控制器还与所述多个栅极驱动器中的除所述第一栅极驱动器之外的至少一个第二栅极驱动器通过时序控制信号传输线直接连接。
2.如权利要求I所述的驱动电路,其特征在于,所述时序控制器与所述多个栅极驱动器中的除所述第一栅极驱动器之外的所有第二栅极驱动器均通过时序控制信号传输线直接连接。
3.如权利要求I或2所述的驱动电路,其特征在于,所述时序控制器包括与所述时序控制信号传输线对应的,用于控制时序控制信号输出至所述时序控制信号传输线的暂存器。
4.如权利要求I或2所述的驱动电路,其特征在于,还包括 用于将所述时序控制器输出的帧起始信号传输给所述栅极驱动器的帧起始信号传输线。
5.如权利要求4所述的驱动电路,其特征在于,所述帧起始信号传输线包括 第一帧起始信号传输线,所述时序控制器与所述第一栅极驱动器和所述第二栅极驱动器分别通过所述第一帧起始信号传输线直接连接。
6.如权利要求4所述的驱动电路,其特征在于,所述帧起始信号传输线还包括 第二帧起始信号传输线,所述第二帧起始信号传输线与所述时序控制器连接,并依次将所述多个栅极驱动器串接起来。
7.如权利要求6所述的驱动电路,其特征在于,所述帧起始信号传输线还包括 第三帧起始信号传输线,所述第三帧起始信号传输线的一端与所述时序控制器连接,另一端直接与所述多个栅极驱动器中的距离所述时序控制器最远的栅极驱动器连接。
8.如权利要求I或2所述的驱动电路,其特征在于,相邻的所述栅极驱动器之间分别通过所述时序控制信号传输线连接。
9.如权利要求I或2所述的驱动电路,其特征在于,所述时序控制信号传输线包括用于传输OE信号的时序控制信号传输线以及用于传输CPV信号的时序控制信号传输线。
10.一种阵列基板,其特征在于,包括权利要求1-9任一项所述的驱动电路。
11.一种显示装置,其特征在于,包括权利要求10所述的阵列基板。
全文摘要
本发明提供一种驱动电路、阵列基板及显示装置,该驱动电路包括时序控制器和多个栅极驱动器,其中,所述时序控制器与所述多个栅极驱动器中的距离所述时序控制器最近的第一栅极驱动器通过时序控制信号传输线直接连接,所述时序控制器还与所述多个栅极驱动器中的除所述第一栅极驱动器之外的至少一个第二栅极驱动器通过时序控制信号传输线直接连接。本发明中将时序控制器和栅极驱动器直接通过时序控制信号传输线连接,可以将时序控制器传输给栅极驱动器的时序控制信号进行差别化控制,从而可以有效避免因液晶阵列基板的面板玻璃阻抗太大,导致栅极驱动器接收到的控制信号产生延迟的问题。
文档编号G09G3/32GK102789762SQ201210279328
公开日2012年11月21日 申请日期2012年8月7日 优先权日2012年8月7日
发明者孙志华, 张亮, 李卫海, 汪建明, 许益祯 申请人:京东方科技集团股份有限公司, 北京京东方显示技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1