一种栅极集成驱动电路、阵列基板及其修复方法

文档序号:9788545阅读:295来源:国知局
一种栅极集成驱动电路、阵列基板及其修复方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种栅极集成驱动电路、阵列基板及其修复方法。
【背景技术】
[0002]目前平板显示器因其超薄节能而被大力推广,多数的平板显示器中采用由多个级联的移位寄存器组成的栅极集成驱动电路(G0A,Gate Drive on Array),这样可以省去栅极驱动1C,还能减少一道制作工序,因此,不但降低了平板显示器的制作成本,一定程度上还缩短了制作周期。基于此,近几年来GOA被广泛应用于平板显示制造。
[0003]采用GOA的产品,由于一个移位寄存器由多个开关晶体管(TFT)组成,因此在阵列基板上会增加了许多的TFT,而且部分的TFT的尺寸较大,移位寄存器中的线路连接相对较为复杂,因此,比较容易出现问题。由于GOA的工作的特性,其中一个移位寄存器出现问题,就会引起其连接的整行像素都会出现显示异常,引起整个显示面板的报废,因此,为了保证产品良率,对于阵列基板上的GOA修复是重要的步骤。
[0004]目前的GOA结构中一般会增加与各条栅线Gate具有交叠区域的修复信号线Repair,如图1a和图2a所示。当GOA n+1出现问题不能正常工作时,需对其进行修复,图1b和图2b为修复后情况,图中“ X”表示断开连接,“ ?”表示导通连接,在图1b所示的修复方式为断开GOA n+1的信号输出端Output分别与Gate n、G0A η的复位信号端Reset和GOA n+2的信号输入端Input的连接,导通修复信号线Repair与Gate η的连接;在图2b所示的修复方式为断开GOA n+1的信号输出端Output分别与Gate n、G0A η的复位信号端Reset和GOA n+2的信号输入端Input的连接,导通修复信号线R印air与修复开关晶体管T n+1的源极的连接。
[0005]图3a为修复前的时序图,图3b为修复后的时序图。由于上述GOA的修复方式中修复信号线Repair贯穿整个G0A,因此,会与所有的移位寄存器的信号输出端Output均有交叠,在交叠处会产生寄生电路,而上述修复方式是采用修复信号线Repair代替发生问题的GOA输出的信号,这样,在修复信号线Repair连接的栅线上的整行像素的延迟(load)以及修复信号线repair与各信号输出端Output交叠产生的load,会造成修复信号线repair上传输信号的严重衰减,影响最终的修复效果。

【发明内容】

[0006]有鉴于此,本发明实施例提供了一种栅极集成驱动电路、阵列基板及其修复方法,用以解决现有的栅极集成驱动电路的修复信号信号衰减严重而影响修复效果的问题。
[0007]因此,本发明实施例提供了一种栅极集成驱动电路,包括级联的多个移位寄存器;其中,各级所述移位寄存器的信号输出端与一一对应的栅线连接;除首级和末级所述移位寄存器之外,其余各级所述移位寄存器的信号输出端分别与上一级所述移位寄存器的复位信号端和下一级所述移位寄存器的信号输入端相连;还包括:
[0008]沿着级联的各所述移位寄存器的排列方向延伸的修复信号线和第一参考信号线;
[0009]与各级所述移位寄存器一一对应的修复单元;其中,各所述修复单元的信号输入端与所述第一参考信号线相互交叠,信号输出端与所述移位寄存器对应的所述栅线相互交叠,信号控制端与所述修复信号线相互交叠;在对出现问题的移位寄存器进行修复后,与所述出现问题的移位寄存器对应的所述修复单元,用于在所述信号控制端与所述修复信号线在交叠处导通、所述信号输入端与所述第一参考信号线在交叠处导通、且所述信号输出端与所述栅线在交叠处导通后,在所述修复信号线的控制下,将所述第一参考信号线提供的第一参考信号加载到所述栅线。
[0010]在一种可能的实现方式中,在本发明实施例提供的栅极集成驱动电路中,各所述修复单元,包括:开关晶体管;其中,
[0011]所述开关晶体管的栅极为所述信号控制端,源极为所述信号输入端,漏极为所述信号输出端。
[0012]在一种可能的实现方式中,在本发明实施例提供的栅极集成驱动电路中,在对出现问题的移位寄存器进行修复前,满足下述条件之一或组合:
[0013]各所述修复单元的信号输入端与所述第一参考信号线在交叠处相互绝缘;
[0014]各所述修复单元的信号输出端与所述栅线在交叠处相互绝缘;
[0015]各所述修复单元的信号控制端与所述修复信号线在交叠处相互绝缘。
[0016]在一种可能的实现方式中,在本发明实施例提供的栅极集成驱动电路中,还包括:沿着级联的各所述移位寄存器的排列方向延伸的第二参考信号线;
[0017]在对出现问题的移位寄存器进行修复前,各所述修复单元的信号输入端与所述第一参考信号线在交叠处导通;各所述修复单元的信号输出端与所述栅线在交叠处导通;各所述修复单元的信号控制端与所述第二参考信号线导通,且与所述修复信号线在交叠处相互绝缘;
[0018]在对出现问题的移位寄存器进行修复后,与所述出现问题的移位寄存器对应的所述修复单元的信号控制端与所述第二参考信号线断开连接,且与所述修复信号线在交叠处导通。
[0019]在一种可能的实现方式中,在本发明实施例提供的栅极集成驱动电路中,所述修复信号线与各所述修复单元分别设置在各所述移位寄存器的信号输出端的一侧。
[0020]在一种可能的实现方式中,在本发明实施例提供的栅极集成驱动电路中,所述修复信号线为一条,且与各条所述栅线均存在交叠;
[0021]所述修复信号线为多条,且各条所述修复信号线仅与部分所述栅线存在交叠。
[0022]在一种可能的实现方式中,在本发明实施例提供的栅极集成驱动电路中,所述第一参考信号线设置在各所述移位寄存器的信号输出端的一侧,且与除所述修复单元的信号输入端之外的其他信号线或端口不存在交叠。
[0023]本发明实施例提供的一种阵列基板,包括:设置在非显示区域的至少一组本发明实施例提供的上述栅极集成驱动电路,以及设置在显示区域的与所述栅极集成驱动电路中各级移位寄存器的信号输出端对应的栅线。
[0024]本发明实施例提供的一种上述阵列基板的修复方法,包括:
[0025]确定阵列基板的栅极集成驱动电路中出现问题的移位寄存器;
[0026]将所述出现问题的移位寄存器的信号输出端分别与对应的栅线的连接、与上一级移位寄存器的复位信号端的连接、以及与下一级移位寄存器的信号输入端的连接切断;
[0027]确定与所述出现问题的移位寄存器对应的修复单元的信号控制端与修复信号线在交叠处导通、信号输入端与第一参考信号线在交叠处导通、且信号输出端与栅线在交叠处导通。
[0028]在一种可能的实现方式中,本发明实施例提供的上述方法中,还包括:确定与所述出现问题的移位寄存器对应的修复单元的信号控制端与第二参考信号线断开连接。
[0029]本发明实施例的有益效果包括:
[0030]本发明实施例提供的一种栅极集成驱动电路、阵列基板及其修复方法,在由级联的多个移位寄存器组成的栅极集成驱动电路中,设置沿着级联的各移位寄存器的排列方向延伸的修复信号线和第一参考信号线,以及与各级移位寄存器一一对应的修复单元;其中,各修复单元的信号输入端与第一参考信号线相互交叠,信号输出端与移位寄存器对应的栅线相互交叠,信号控制端与修复信号线相互交叠。在确定阵列基板的栅极集成驱动电路中出现问题的移位寄存器后,确定出现问题的移位寄存器对应的修复单元的信号控制端与修复信号线在交叠处导通、信号输入端与第一参考信号线在交叠处导通、且信号输出端与栅线在交叠处导通后,第一参考信号线的第一参考信号代替移位寄存器的输出信号加载到栅线完成修复。由于修复信号线在与各移位寄存器的信号输出端在交叠处产生的寄生电路仅影响了修复信号线对于修复单元的信号控制端加载的信号,而实际输出到栅线上的电压
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1