电子钟表用集成电路以及电子钟表的制作方法

文档序号:6255646阅读:315来源:国知局
专利名称:电子钟表用集成电路以及电子钟表的制作方法
技术领域
本发明涉及电子钟表中使用的电子钟表用集成电路以及使用了所述电子钟表用 集成电路的电子钟表。
背景技术
以往,曾开发出这样的电子钟表用集成电路该电子钟表用集成电路可预先选择 多个规格中的任意一个规格,并且,选择并设定所要使用的规格,由此,构成该选择的规格 的电子钟表用集成电路(IC)(例如参照专利文献1)。使用所述设定的规格的电子钟表用集 成电路来制造该规格的电子钟表。对于上述电子钟表用集成电路,为了确认是选择并设定了哪个规格,需要在电路 基板上添加标记并通过视觉辨认或图像识别来进行确认,或者,在为模拟钟表的情况下,需 要对电机驱动脉冲波形进行监视,而在为数字钟表的情况下,需要在液晶显示(LCD)面板 上显示机型代码等,以上等的操作十分耗力,且识别起来非常复杂,因此,存在确认十分耗 时等的问题。另外,由于附加了用于确认所设定的规格的专用结构要素,因此,存在大型化 的问题。专利文献1 日本特开2000-46967号公报

发明内容
本发明正是鉴于上述问题而完成的,其课题在于,不需要附加用于确认规格的特 殊结构,能够实现小型化,且能够在短时间内进行确认。根据本发明,提供一种电子钟表用集成电路,其从被设定为可选的、电子钟表的多 个规格中选择并设定任意一个规格,其特征在于,该电子钟表用集成电路具有规格信息输 出单元,该规格信息输出单元从通常具备的输出端口输出表示所设定的规格的规格信息信 号。另外,根据本发明,提供一种电子钟表,其至少具有时刻显示功能,且具有电子钟 表用集成电路,该电子钟表的特征在于,使用上面所述的电子钟表用集成电路,作为所述电 子钟表用集成电路。根据本发明,不需要附加用于确认规格的特殊结构,能够实现小型化,且能够在短 时间内进行确认。


图1是本发明的第1 第4实施方式的电子钟表用集成电路所共用的框图。图2是本发明的第5实施方式的电子钟表用集成电路的框图。图3是本发明的第1实施方式的电子钟表用集成电路的时序图。图4是本发明的第2实施方式的电子钟表用集成电路的时序图。图5是本发明的第3实施方式的电子钟表用集成电路的时序图。
图6是本发明的第4实施方式的电子钟表用集成电路的时序图。图7是本发明的第1实施方式的电子钟表用集成电路的流程图。图8是本发明的第2实施方式的电子钟表用集成电路的流程图。图9是本发明的第3实施方式的电子钟表用集成电路的流程图。图10是本发明的第4实施方式的电子钟表用集成电路的流程图。标号说明100、200电子钟表用集成电路;101振荡电路;102分频电路;103、201控制电路; 104电机驱动脉冲产生电路;105电机驱动电路;106、107电机驱动信号输出端口 ;108通用 输出端口 ;109系统复位用端口 ;202切换部;203钟表用信号调整输出端口。
具体实施例方式图1是本发明的实施方式的电子钟表用集成电路(IC) 100的框图,其是第1 第4 实施方式所共用的框图,示出了包括计时钟表用集成电路等在内的模拟电子钟表用集成电 路的例子。在图1中,电子钟表用集成电路100具有振荡电路101,其产生规定频率的信号; 分频电路102,其对振荡电路101产生的信号进行分频,产生作为计时基准的时钟信号;控 制电路103,其进行计时动作和构成电子钟表的各电路要素的控制或驱动脉冲的变更控制 等的控制;电机驱动脉冲产生电路104,其输出与来自控制电路103的控制信号对应的驱动 脉冲;以及电机驱动电路105,其根据来自电机驱动脉冲产生电路104的驱动脉冲,从作为 输出端口中的一种的电机驱动信号输出端口 106、107输出电机驱动信号,该电机驱动信号 用于对步进电机(未图示)进行旋转驱动。控制电路103可由中央处理装置(CPU)以及存 储有程序的存储部构成。在该情况下,也可以构成为,预先存储多个规格的程序,通过选择 这些程序中的任意一个程序来进行规格选择。振荡电路101将与端口 110、111连接的石英振荡器(未图示)作为振荡源,按照 规定频率进行振荡。电机驱动电路105向与电机驱动信号输出端口 106、107连接的时刻指 针驱动用步进电机或计时指针驱动用步进电机提供电机驱动信号,进行旋转控制。108是作 为输出端口中的一种的通用输出端口,其用于输出各种信号。通用输出端口 108是一般电 子钟表用集成电路所通常具备的端口。另外,109是系统复位用端口。另外,未作图示,电子钟表用集成电路100在其内部具有多个种类的规格部,用来 从设置成可选的、电子钟表的多个规格中,选择并设定任意一个规格。这里,控制电路103构成规格信息输出单元。规格信息输出单元能够从电子钟表用集成电路100通常具备的输出端口输出表 示所设定的规格的规格信息信号。通常具备的输出端口的含义是指将用于输出规格信息信 号的专用端口排除在外,该通常具备的输出端口例如可以列举出通用端口、用于调整钟表 精度的钟表精度调整用基准时钟输出端口、电机驱动信号输出端口,在除此以外的端口中, 还包括用于进行电子钟表用集成电路的调整、试验、测定等的、通常具备的输出端口。另外,规格信息输出单元能够从输出端口输出与设定的规格对应的脉宽的规格信 息fe巧ο另外,规格信息输出单元能够从输出端口输出与设定的规格对应的频率的规格信息fe巧ο输出端口例如可以使用通用端口或用于调整时钟信号频率的时钟信号调整用输 出端口。另外,输出端口是用于输出电机驱动信号的电机驱动信号输出端口,规格信息输 出单元能够从所述电机驱动信号输出端口输出使用了电机驱动信号的规格信息信号。另外,规格信息输出单元能够从电机驱动信号输出端口输出按照与设定的规格对 应的定时产生的电机驱动信号,作为规格信息信号。另外,规格信息输出单元能够根据规格信息信号是否包含有与之前输出的电机驱 动信号同相的识别脉冲信号,来表示不同的规格。另外,规格信息输出单元能够响应于系统复位信号,从输出端口输出规格信息信 号。图3是本发明的第1实施方式的电子钟表用集成电路的时序图。另外,图7是本 发明的第1实施方式的电子钟表用集成电路的流程图。下面,使用图1、图3以及图7,说明本发明的第1实施方式的电子钟表用集成电路 的动作。当向系统复位端口 109输入了高(H)电平的系统复位信号RESET时(参照图3), 控制电路103响应于系统复位信号RESET,将通用输出端口 108设为高(H)电平(图7的步 骤 S701)。控制电路103对设定的规格进行判别,当设定的规格为规格A时(步骤S702),在 经过了规定的第1时间(例如IOms)后(步骤S705),将通用输出端口 108设为低(L)电 平(步骤S704)。由此,当电子钟表用集成电路100被设定为规格A时,输出时间宽度为第 1时间的规格信息信号(表示设定了规格A的规格信息信号)。另一方面,当设定的规格为规格B时(步骤S702),在经过了与所述第1时间相差 规定时间(例如时间T)长度的第2时间(例如15ms)后(步骤S703),控制电路103将通 用输出端口 108设为低(L)电平(步骤S704)。由此,当电子钟表用集成电路100被设定 为规格B时,输出时间宽度为第2时间的规格信息信号(表示设定了规格B的规格信息信 号)。这样,控制电路103响应于输入到系统复位端口 109的系统复位信号RESET,当电 子钟表用集成电路100被设定为规格A时,从通用输出端口 108输出第1时间宽度的规格 信息信号,当被设定为规格B时,从通用输出端口 108输出第2时间宽度的规格信息信号。 由此,与规格对应地,从通用输出端口 108输出脉宽不同的规格信息信号。根据所述规格信 息信号,判别针对电子钟表用集成电路100设定的规格。因此,不需要附加用于确认规格的特别结构,能够实现小型化,并且,能够在短时 间内进行确认。另外,能够根据从通用输出端口 108输出的规格信息信号,以电气方式容易 且短时间地确认针对电子时钟用集成电路100设定的规格。另外,由于是从集成电路所通 常具备的输出端口输出规格信息信号,因此,不需要附加用于确认规格的检查用端子等专 用结构,从而能够低成本地实现小型化。另外,在基于系统复位信号进行了系统复位之后, 从输出端口输出随每个规格而不同的规格信息信号。另外,在进行搭载有本实施方式的电 子钟表用集成电路的电子钟表的组装时,能够防止错误地使用了不同规格的电子时钟用集
并且,关于控制电路103对设定的规格进行判别的处理,其可以采用各种方法,例 如构成为可将该处理包含在设定的规格自身中来进行,或者,可将设定的规格的种类存储 到控制电路103内的存储部中,从通用输出端口 108输出与相应的存储内容对应的设定信 息信号。关于这一点,在以下的各实施方式中也是同样。图4是本发明的第2实施方式的电子钟表用集成电路的时序图。另外,图8是该 第2实施方式的电子钟表用集成电路的流程图。该第2实施方式的框图与图1相同。下面,使用图1、图4以及图8,说明该第2实施方式的电子钟表用集成电路的动作。当向系统复位端口 109输入了高(H)电平的系统复位信号RESET时(参照图4), 控制电路103对设定的规格进行判别,当设定的规格为规格A时(步骤S801),利用来自分 频电路102的信号,从通用输出端口 108输出第1频率(例如2kHz)的规格信息信号(表 示设定了规格A的规格信息信号)(步骤S803)。另一方面,当判定为设定的规格是规格B时(步骤S801),控制电路103从通用输 出端口 108输出与所述第1频率不同的第2频率(例如IkHz)的规格信息信号(表示设定 了规格B的规格信息信号)(步骤S802)。这样,与规格对应地,从通用输出端口 108输出频率不同的规格信息信号。因此, 与所述第1实施方式相同,能够根据从通用输出端口 108输出的规格信息信号,容易且短时 间地确认针对电子时钟用集成电路100设定的规格。另外,由于规格信息信号是从输出端 口输出的,因此,不需要附加专用结构,具有能够低成本地实现小型化的效果等。图5是本发明的第3实施方式的电子钟表用集成电路的时序图。另外,图9是该 第3实施方式的电子钟表用集成电路的流程图。该第3实施方式的框图与图1相同。下面,使用图1、图5以及图9,说明该第3实施方式的电子钟表用集成电路的动 作。当向系统复位端口 109输入了高(H)电平的系统复位信号RESET时(参照图5), 控制电路103响应于系统复位信号RESET,对电机驱动脉冲产生电路104以及电机驱动电 路105进行控制,以从电机驱动信号输出端口 106、107输出电机驱动信号(步骤S901)。由 此,从电机驱动信号输出端口 106、107输出第1个电机驱动信号。控制电路103对设定的规格进行判别,当设定的规格为规格A时(步骤S902),在 经过了作为步进电机驱动周期的规定的第3时间Tl (例如15ms)之后(步骤S905),对电机 驱动脉冲产生电路104以及电机驱动电路105进行控制(步骤S904),以从电机驱动信号输 出端口 106、107输出第2个电机驱动信号。由此,当电子钟表用集成电路100被设定为规 格A时,响应于系统复位信号RESET,以第3时间Tl为间隔,从电机驱动信号输出端口 106、 107输出电机驱动信号,作为规格信息信号。另一方面,当判定为设定的规格是规格B时(步骤S902),在经过了与所述第3时 间Tl不同的第4时间T2(例如20ms)后(步骤S903),对电机驱动脉冲产生电路104以及 电机驱动电路105进行控制(步骤S904),以从电机驱动信号输出端口 106、107输出第2个 电机驱动信号。由此,当电子钟表用集成电路100被设定为规格B时,响应于系统复位信号 RESET,以第4时间T2为间隔,从电机驱动信号输出端口 106、107输出2个电机驱动信号,
6作为规格信息信号。然后,每当经过作为步进电机驱动周期的第3时间Tl时,于电机驱动 信号输出端口 106、107进行输出,对步进电机进行驱动控制。通常,在计时钟表中,为了展现在系统复位后进行正常动作的情况,使用计时指针 驱动用的电机驱动脉冲使计时指针进行旋转(演示走针),在这样的计时钟表中,系统复位 后的初始的计时指针驱动用的电机驱动信号被用于演示走针。通过与设定的规格对应地改变从电机驱动信号输出端口 106、107输出的演示走 针用的电机驱动信号的间隔(频率),由此,与所述第1实施方式相同,能够根据从通用输出 端口 108输出的规格信息信号,容易且短时间地确认针对电子钟表用集成电路100设定的 规格。另外,由于规格信息信号是从输出端口输出的,因此,不需要附加专用结构,具有能够 以低成本地实现小型化的效果等。图6是本发明的第4实施方式的电子钟表用集成电路的时序图。另外,图10是该 第4实施方式的电子钟表用集成电路的流程图。该第4实施方式的框图与图1相同。下面,使用图1、图6以及图10,说明该第4实施方式的电子钟表用集成电路的动作。当向系统复位端口 109输入了高(H)电平的系统复位信号RESET时(参照图6), 控制电路103响应于系统复位信号RESET,对电机驱动脉冲产生电路104以及电机驱动电路 105进行控制,以从电机驱动信号输出端口 106、107输出电机驱动信号(步骤S1001)。由 此,从电机驱动信号输出端口 106、107输出第1个电机驱动信号。接着,控制电路103对设定的规格进行判别,当设定的规格为规格A时(步骤 S1002),对电机驱动脉冲产生电路104以及电机驱动电路105进行控制,以从电机驱动信号 输出端口 106、107输出步进电机的通常的电机驱动信号(步骤S1004)。由此,当电子钟表 用集成电路100被设定为规格A时,从电机驱动信号输出端口 106、107输出通常的电机驱
动信号,作为规格信息信号。另一方面,当判定为设定的规格是规格B时(步骤S1002),控制电路103对电机 驱动脉冲产生电路104以及电机驱动电路105进行控制,使得在之前输出的电机驱动信号 (在步骤S1001中输出的电机驱动信号)之后,从电机驱动信号输出端口 106、107输出识别 脉冲信号SK (步骤S1003)。所述识别脉冲信号SK是规定时间宽度的脉冲信号,且是与之前 输出的电机驱动信号(在步骤S1001中输出的电机驱动信号)同相的信号。由于识别脉冲 信号SK与之前输出的电机驱动信号是同相的,因此,即使在步进电机与电机驱动信号输出 端口 106、107连接的情况下,也不会对其旋转带来影响。然后,控制电路103对电机驱动脉冲产生电路104以及电机驱动电路105进行控 制,以从电机驱动信号输出端口 106、107输出电机驱动信号(步骤S1004)。由此,当电子钟表用集成电路100被设定为规格A时,从电机驱动信号输出端口 106、107输出通常的电机驱动信号,作为规格信息信号。另一方面,当电子钟表用集成电路 100被设定为规格B时,从电机驱动信号输出端口 106、107输出包含识别脉冲信号SK的电 机驱动信号,作为规格信息信号。因此,在该第4实施方式中,能够起到与上述第1实施方式相同的效果。另外,由 于使用了与之前的电机驱动信号同相的识别脉冲信号SK,因此,具有不会对步进电机的旋 转带来影响的效果。
图2是本发明的第5实施方式的电子钟表用集成电路(IC) 200的框图,其示出了 包括计时钟表用集成电路等在内的模式电子钟表用集成电路的例子。其中,对与图1相同 的部分标注了相同的标号。在该第5实施方式中,作为输出规格信息信号的输出端口,使用了钟表用信号调 整用输出端口 203,其输出用来调整钟表用信号的频率(例如振荡电路101的振荡频率)的 频率信号。钟表用信号调整用输出端口 203作为频率调整用端口,是电子钟表用集成电路 普遍具有的端口。另外,未作图示,在电子钟表用集成电路200中,在其内部也具有多个规格部,用 来从被设定为可选的、电子钟表的多个规格中选择并设定任意一个规格。控制电路201在进行频率调整时,使钟表用信号调整用输出端口 203输出来自分 频电路102的信号。另一方面,当向系统复位用端口 109输入了高电平的系统复位信号时,控制电路 201对切换部20进行切换控制,使时钟信号调整用输出端口 203作为规格识别信号输出用 端口发挥功能。此后,与第1、第2实施方式相同,从钟表用信号调整用输出端口 203输出规 格识别信号。由此,得到了与上述第1、第2实施方式相同的效果。另外,在上述各实施方式中,作为电子钟表用集成电路,可应用于模拟电子钟表或 数字电子钟表用的集成电路。并且,可应用于具有单一或多个步进电机的模拟钟表、带日历功能的电子钟表以 及计时钟表等各种电子钟表用的集成电路。另外,电机驱动信号输出端口可根据电子钟表用集成电路的结构来适当地选择, 例如,可使用用于驱动时刻指针用电机的电机驱动信号输出端口、或用于驱动计时指针驱 动用电机的电机驱动信号输出端口等。本发明可应用于数字电子钟表、模拟电子钟表、计时钟表、带日历功能的电子钟表 等各种电子钟表中使用的集成电路及使用了该集成电路的电子钟表。
8
权利要求
一种电子钟表用集成电路,其从被设定为可选的、电子钟表的多个规格中选择并设定任意一个规格,其特征在于,该电子钟表用集成电路具有规格信息输出单元,该规格信息输出单元从通常具备的输出端口输出表示所设定的规格的规格信息信号。
2.根据权利要求1所述的电子钟表用集成电路,其特征在于,所述规格信息输出单元从所述输出端口输出与设定的规格对应的脉宽的规格信息信号。
3.根据权利要求1所述的电子钟表用集成电路,其特征在于,所述规格信息输出单元从所述输出端口输出与设定的规格对应的频率的规格信息信号。
4.根据权利要求1所述的电子钟表用集成电路,其特征在于,所述输出端口是通用端口或用于调整钟表精度的钟表精度调整用基准时钟输出端口。
5.根据权利要求1所述的电子钟表用集成电路,其特征在于,所述输出端口是用于输出电机驱动信号的电机驱动信号输出端口,所述规格信息输出 单元从所述电机驱动信号输出端口输出使用了电机驱动信号的所述规格信息信号。
6.根据权利要求5所述的电子钟表用集成电路,其特征在于,所述规格信息输出单元从所述电机驱动信号输出端口输出按照与设定的规格对应的 定时产生的电机驱动信号,作为所述规格信息信号。
7.根据权利要求5所述的电子钟表用集成电路,其特征在于,所述规格信息输出单元基于所述规格信息信号是否包含有与之前输出的电机驱动信 号同相的识别脉冲信号,来表示不同的规格。
8.根据权利要求6所述的电子钟表用集成电路,其特征在于,所述规格信息输出单元基于所述规格信息信号是否包含有与之前输出的电机驱动信 号同相的识别脉冲信号,来表示不同的规格。
9.根据权利要求1所述的电子钟表用集成电路,其特征在于,所述规格信息输出单元响应于系统复位信号,从所述输出端口输出所述规格信息信号。
10.一种电子钟表,其至少具备时刻显示功能,且具有电子钟表用集成电路,该电子钟 表的特征在于,使用权利要求1所述的电子钟表用集成电路,作为所述电子钟表用集成电路。
全文摘要
本发明提供电子钟表用集成电路以及电子钟表。其课题在于,不需要附加用于确认规格的特殊结构,能够实现小型化,且能够在短时间内进行确认。作为解决手段,控制电路(103)进行如下控制在响应于输入到系统复位端口(109)的系统复位信号(RESET),而将通用输出端口(108)设为高电平之后,当将电子钟表用集成电路100设定为规格(A)时,在经过了第1时间后,将通用输出端口(108)设为低电平,当将电子钟表用集成电路(100)设定为规格(B)时,在经过第2时间后,将通用输出端口(108)设为低电平,由此,从通用输出端口108输出与规格对应的脉宽的规格信息信号。
文档编号G04C3/14GK101943882SQ201010223040
公开日2011年1月12日 申请日期2010年7月2日 优先权日2009年7月2日
发明者井桥朋宽, 佐久本和实, 加藤一雄, 小笠原健治, 山本幸祐, 本村京志, 清水洋, 野口江利子, 长谷川贵则, 间中三郎, 高仓昭 申请人:精工电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1