半导体器件的制作方法

文档序号:16981097发布日期:2019-02-26 19:33阅读:370来源:国知局
半导体器件的制作方法

本公开涉及半导体器件。



背景技术:

随着电子技术的发展,半导体器件的小型化已迅速取得进展。因此,需要制造具有高集成度和低功耗的半导体芯片。为此,诸如布线的电路元件之间的间距变得更小,因而可能存在泄漏问题。此外,为了制造具有高集成度和低功耗的半导体芯片,布线层的高宽比增加。已进行了各种研究以形成具有增加的高度比而没有缺陷的布线层。



技术实现要素:

本公开的方面提供了能够抑制下布线与通路之间的泄漏的半导体器件。

根据本发明构思的一些实施方式,提供了一种半导体器件,其包括:衬底,包括下布线;蚀刻停止层,在衬底上;层间绝缘层,在蚀刻停止层上;上布线,设置在层间绝缘层中并与下布线分开;以及通路,形成在层间绝缘层和蚀刻停止层中并将下布线与上布线连接,其中通路包括在蚀刻停止层中的第一部分和在层间绝缘层中的第二部分,以及其中通路的第一部分的侧壁阶梯式增大。

根据本发明构思的一些实施方式,提供了一种半导体器件,其包括:衬底,包括下布线;蚀刻停止层,包括顺序地堆叠在衬底上的下蚀刻停止图案和上蚀刻停止图案;层间绝缘层,在上蚀刻停止图案上;沟槽,形成在层间绝缘层中和在蚀刻停止层中以暴露下布线;通路,用于填充由层间绝缘层的一部分和蚀刻停止层限定的沟槽;以及上布线,设置在通路上并连接到通路,并且用于填充沟槽,其中,在下蚀刻停止图案与上蚀刻停止图案之间的边界处,由下刻蚀停止图案限定的沟槽的宽度小于由上刻蚀停止图案限定的沟槽的宽度。

根据本发明构思的一些实施方式,提供了一种半导体器件,其包括:衬底,包括下布线;蚀刻停止层,包括顺序地堆叠在衬底上的第一至第三蚀刻停止图案;层间绝缘层,设置在第三蚀刻停止图案上;上布线,设置在层间绝缘层中并与下布线分开;以及通路,形成在层间绝缘层和蚀刻停止层中并将下布线与上布线连接,其中第一蚀刻停止层图案和第三蚀刻停止图案包括相同的材料,以及其中第二蚀刻停止图案包括与第一蚀刻停止图案和第三蚀刻停止图案的材料不同的材料。

根据本发明构思的一些实施方式,提供了一种半导体器件,其包括:衬底,包括下布线;蚀刻停止层,包括顺序地堆叠在衬底上的下刻蚀停止图案和上刻蚀停止图案;层间绝缘层,设置在上蚀刻停止图案上;上布线,设置在层间绝缘层中并包括沿第一方向延伸的长边;以及通路,形成在层间绝缘层中和在蚀刻停止层中并将下布线与上布线连接,其中,在下蚀刻停止图案与上蚀刻停止图案之间的边界处,下蚀刻停止图案中的通路沿第一方向的第一宽度小于上蚀刻停止图案中的通路沿第一方向的第二宽度。

附图说明

通过参照附图详细描述本公开的示例性实施方式,本公开的以上及另外的方面和特征将变得更加明显,附图中:

图1是示出根据本公开的一些示例性实施方式的半导体器件的布局的图;

图2是根据一实施方式的沿图1的线a-a'截取的剖视图;

图3是沿图2的线c-c'截取的俯视图;

图4是图2的区域i的放大图;

图5是沿图2的线d-d'截取的俯视图;

图6是根据一实施方式的沿图1的线a-a'截取的剖视图;

图7至10分别是根据实施方式的沿图1的线b-b'截取的剖视图;

图11是根据实施方式的沿图1的线a-a'截取的剖视图;

图12是图11的区域j的放大图;

图13至16分别是根据实施方式的沿图1的线b-b'截取的剖视图;

图17是根据一实施方式的沿图1的线a-a'截取的剖视图;

图18是图17的区域k的放大图;以及

图19至22分别是根据实施方式的沿图1的线b-b'截取的剖视图。

具体实施方式

在下文中,将参照图1至10描述根据本公开的一些示例性实施方式的半导体器件。

图1是示出根据本公开的一些示例性实施方式的半导体器件的布局的图。图2是根据一实施方式的沿图1的线a-a'截取的剖视图。

参照图1和2,根据本公开的一些示例性实施方式的半导体器件可以包括衬底100、下布线110、上布线430、蚀刻停止层200和通路440。

根据本公开的一些示例性实施方式,上布线430和下布线110可以沿彼此相交的方向延伸。例如,上布线430可以包括沿第一方向d1延伸的长边430_1和沿第二方向d2延伸的短边430_2。下布线110可以沿上布线430的短边430_2延伸的第二方向d2延伸。通路440可以在上布线430和下布线110彼此重叠的区域处沿第三方向d3延伸。

例如,第一方向d1可以实质上平行于衬底100的上表面100u。例如,第三方向d3可以垂直于并远离衬底100的上表面100u。第二方向d2可以与第一方向d1和第三方向d3相交。

衬底100可以具有但不限于其中堆叠基底衬底和外延层的结构。衬底100可以是硅衬底、镓砷化物衬底、硅锗衬底、陶瓷衬底、石英衬底、用于显示器的玻璃衬底或绝缘体上半导体(soi)衬底。在以下描述中,硅衬底将作为衬底100的示例被描述。在一实施方式中,衬底100可以通过在硅衬底上设置绝缘层而形成。

衬底100可以包括下布线110。在一实施方式中,下布线110是金属布线。下布线110可以是形成在衬底100中的晶体管、二极管等,并且可以是例如晶体管的栅电极或源极/漏极。

下布线110可以包括导电材料。

下布线110可以包括下阻挡层111和下布线层112。

下阻挡层111可以形成在下布线层112与衬底100之间。例如,下阻挡层111可以沿衬底100中的凹陷形成。虽然下阻挡层111被示为单层,但是将理解,它可以包括多个层。

下阻挡层111可以包括但不限于钽、钽氮化物、钛、钛氮化物、钌、钴、镍、镍硼(nib)和钨氮化物中的至少一种。

例如,在下阻挡层111形成于凹陷中之后,衬底100中的凹陷可以用下布线层112填充。

例如,下布线层112可以包括铝(al)、铜(cu)、钨(w)、钴(co)及其组合中的至少一种。

盖层120可以设置在下布线层112的上表面的一部分上。根据一实施方式,盖层120可以从衬底100的上表面100u突出。虽然盖层120在附图中被示为仅设置在下布线层112的上表面的一部分上并且不延伸到下阻挡层111的上表面,但这仅是说明性的。例如,将理解,盖层120可以设置为使得它从下布线层112的上表面的所述部分延伸到下阻挡层111的上表面。

此外,根据一实施方式,盖层120可以被省略。

蚀刻停止层200可以设置在包括下布线110的衬底100上。蚀刻停止层200可以包括例如穿透蚀刻停止层200的沟槽600t的一部分。

蚀刻停止层200可以包括例如第一蚀刻停止图案201、第二蚀刻停止图案202和第三蚀刻停止图案203。第一蚀刻停止图案201、第二蚀刻停止图案202和第三蚀刻停止图案203可以按该次序堆叠在衬底100上。在本公开的一些示例性实施方式中,下蚀刻停止图案可以包括第一蚀刻停止图案201,上蚀刻停止图案可以包括第二蚀刻停止图案202和第三蚀刻停止图案203。

在本公开的一些示例性实施方式中,第一蚀刻停止图案201和第三蚀刻停止图案203可以包括相同的元素。

第一蚀刻停止图案201和第三蚀刻停止图案203可以包括例如金属。例如,第一蚀刻停止图案201和第三蚀刻停止图案203可以包含相同的金属。第二蚀刻停止图案202可以不包括第一蚀刻停止图案201和第三蚀刻停止图案203中包括的金属元素。

例如,第一蚀刻停止图案201和第三蚀刻停止图案203可以包括铝(al)元素,而第二蚀刻停止图案202可以包括氧化物掺杂的碳(odc)和/或sicn。第一蚀刻停止图案201可以包括aln,第三蚀刻停止图案可以包括aloc。

第二蚀刻停止图案202可以包括与第一蚀刻停止图案201和第三蚀刻停止图案203中包括的材料不同的材料。

例如,第一蚀刻停止图案201和第三蚀刻停止图案203可以包括对第二蚀刻停止图案202具有蚀刻选择性的材料。

层间绝缘层300可以设置在蚀刻停止层200上。在一实施方式中,层间绝缘层300可以设置在第三蚀刻停止图案203上。层间绝缘层300可以包括例如硅氧化物、硅氮化物、硅氮氧化物和低k材料中的至少一种。层间绝缘层300可以包括对第三蚀刻停止图案203具有蚀刻选择性的材料

图3是沿图2的线c-c'截取的俯视图。

参照图2和3,沟槽600t可以形成在层间绝缘层300和蚀刻停止层200中。沟槽600t可以通过穿透层间绝缘层300和蚀刻停止层200而形成,以暴露下布线110。

在用于形成沟槽600t的半导体工艺中,可以对经由沟槽600t暴露的层间绝缘层300执行顶部拐角圆化(tcr)工艺。

通过执行tcr工艺,层间绝缘层300的上表面与沟槽600t的侧壁在此相遇的拐角部分可以被圆化。就是说,通过执行tcr工艺,沟槽600t的顶部可以被圆化。

根据本公开的一些示例性实施方式,通过在制造半导体器件的工艺期间执行tcr工艺,沟槽600t的圆化的顶部可以有助于在后续工艺期间形成通路440和上布线430。例如,由于沟槽600t的顶部被圆化,因此沟槽600t的顶部的宽度可以增加,使得沟槽600t能用通路440和上布线430填充。

虽然已经根据本公开的一些示例性实施方式描述了层间绝缘层300的上表面与沟槽600t的侧壁在此相遇的部分通过制造半导体器件的工艺中的tcr工艺被圆化,但是将理解,这仅是说明性的。就是说,将注意,tcr工艺可以是可选工艺,因而可以被省略。

经由沟槽600t暴露的第一蚀刻停止图案201的边缘可以通过制造半导体器件的工艺中的蚀刻工艺等而被圆化。

沟槽600t可以包括穿透层间绝缘层300的部分和穿透蚀刻停止层200的部分。根据本公开的一些示例性实施方式,沟槽600t的穿透蚀刻停止层200的部分可以包括由第一蚀刻停止图案201限定的部分、以及由第二蚀刻停止图案202和第三蚀刻停止图案203限定的部分。

根据本公开的一些示例性实施方式,在第一蚀刻停止图案201与第二蚀刻停止图案202之间的边界处,沟槽600t的由第一蚀刻停止图案201限定的部分的宽度可以小于沟槽600t的由第二蚀刻停止图案202和第三蚀刻停止图案203限定的部分的宽度。

沟槽600t的由包括在下蚀刻停止图案中的第一蚀刻停止图案201限定的部分可以对应于通路440的第三部分441_1(见图4)。沟槽600t的由包括在上蚀刻停止图案中的第二蚀刻停止图案202和第三蚀刻停止图案203限定的部分可以对应于通路440的第四部分441_2(见图4)。

参照回图1和2,上阻挡层410a、410b和410c可以沿着沟槽600t的侧壁和底表面形成。

上阻挡层410a、410b和410c可以包括上阻挡层的与上布线层420a相邻的第一部分410a、上阻挡层的与通路440的第二通路材料420b相邻的第二部分410b、以及上阻挡层的与通路440的第一通路材料420c相邻的第三部分410c。

在上阻挡层410a、410b和410c形成之后的沟槽600t的剩余部分可以用上布线层420a、第一通路材料420c和第二通路材料420b填充。

换言之,沟槽600t可以由上布线430和通路440填充。具体地,通路440可以用于填充由层间绝缘层300的一部分和蚀刻停止层200限定的沟槽600t。在一实施方式中,上布线430可以连接到通路440并设置在通路440上,并且可以用于填充沟槽600t。

通路440可以设置在蚀刻停止层200和层间绝缘层300内部,并且可以将下布线110与上布线430连接。通路440可以设置在上布线430与下布线110之间的交叉处。

通路440可以包括在蚀刻停止层200中的第一部分441、以及在层间绝缘层300中的第二部分443。

通路440的第一部分441可以包括第一通路材料420c和上阻挡层的第三部分410c。通路440的第一部分441可以是通路440的沿第一方向d1与蚀刻停止层200重叠的部分。

通路440的第二部分443可以包括第二通路材料420b和上阻挡层的第二部分410b。通路440的第二部分443可以是通路440的沿第一方向d1与层间绝缘层300重叠的部分。通路440的第二部分443可以是在通路440的第一部分441与上布线430之间的部分。

上布线430可以设置在层间绝缘层300中,并且可以与下布线110间隔开。上布线430可以包括上阻挡层的第一部分410a以及上布线层420a。

例如,上布线430和通路440可以包括相同的材料。例如,上布线430和通路440可以包括导电材料。根据一实施方式,上布线430和通路440可以包括铝(al)、铜(cu)、钨(w)、钴(co)及其组合中的至少一种。

图4是图2的区域i的放大图。图5是沿图2的线d-d'截取的俯视图。

参照图2、4和5,通路440的第一部分441的侧壁441_s可以具有阶梯形状。

通路440的第一部分441的侧壁441_s可以包括第一侧壁441_s1、第二侧壁441_s2、以及将第一侧壁441_s1与第二侧壁441_s2连接的第三侧壁441_s3。第一侧壁441_s1可以比第二侧壁441_s2更靠近衬底100的上表面100u。

第一侧壁441_s1可以远离衬底100延伸,并且可以相对于衬底100的上表面100u以第一角度倾斜。第二侧壁441_s2可以远离衬底100延伸,并且可以相对于第一蚀刻停止图案201的上表面201u以第二角度倾斜。第一角度和第二角度可以为例如锐角。第一角度可以等于或者可以不等于第二角度。

第三侧壁441_s3可以实质上平行于衬底100的上表面100u延伸。

第一侧壁441_s1可以在第一点p1处与第三侧壁441_s3相遇。第三侧壁441_s3可以在第二点p2处与第二侧壁441_s2相遇。

在一些实施方式中,第三侧壁441_s3可以与第一蚀刻停止图案201的上表面201u的一部分接触。第二蚀刻停止图案202包括彼此相反的第一表面202l和第二表面202u,并且第二蚀刻停止图案202的第二表面202u面对第三蚀刻停止图案203的下表面203l,使得第一蚀刻停止图案201的上表面201u可以面对第二蚀刻停止图案202的第一表面202l。

在一些实施方式中,通路440的第一部分441可以包括在第一蚀刻停止图案201中的第三部分441_1、以及在第二蚀刻停止图案202和第三蚀刻停止图案203中的第四部分441_2。通路440的第四部分441_2可以设置在通路440的第三部分441_1上。

通路440的第三部分441_1的侧壁可以是第一侧壁441_s1。通路440的第四部分441_2的侧壁可以是第二侧壁441_s2。

通路440的第三部分441_1可以包括第一通路材料420c的下部和上阻挡层的第三部分410c的下部。通路440的第四部分441_2可以包括第一通路材料420c的上部和上阻挡层的第三部分410c的上部。

在一些实施方式中,通路440的第三部分441_1可以被第一蚀刻停止图案201围绕。通路440的第四部分441_2可以被第二蚀刻停止图案202和第三蚀刻停止图案203围绕。

在一些实施方式中,通路440的第四部分441_2可以包括当从顶部观察时与第一蚀刻停止图案201的部分201p垂直重叠的部分441_2p。第一蚀刻停止图案201的部分201p可以是第一蚀刻停止图案201的沿第一方向d1从第二侧壁441_s2突出的部分。

例如,通路440的第四部分441_2的部分441_2p可以与第一蚀刻停止图案201的上表面201u的一部分接触。通路440的第四部分441_2的部分441_2p可以沿第一方向d1从通路440的第三部分441_1突出。

通路440的第三部分441_1的宽度w11可以小于通路440的第四部分441_2的宽度w21。通路440的第三部分441_1的宽度w11可以是在第一点p1处测量的值,通路440的第四部分441_2的宽度w21可以是在第二点p2处测量的值。换言之,通路440的第三部分441_1的宽度w11和通路440的第四部分441_2的宽度w21可以是在第一蚀刻停止图案201与第二蚀刻停止图案202之间的边界处测量的值。

在根据本公开的一些示例性实施方式的半导体器件中,第一蚀刻停止图案201包括从通路440的第二侧壁441_s2突出的部分201p,使得下布线110与另一相邻下布线之间以及下布线110与通路440之间的间隔被确保。通过这样做,能抑制下布线110与另一相邻下布线之间以及下布线110与通路440之间的泄漏。

参照图2和4,根据一实施方式,通路440的第二部分443的侧壁、通路440的第一部分441的第二侧壁441_s2、以及通路440的第一部分441的第一侧壁441_s1被示为具有不垂直于衬底100的上表面100u的斜度。

图6是根据一实施方式的沿图1的线a-a'截取的剖视图。

例如,如图6所示,通路440的第二部分443的侧壁、通路440的第一部分441的第二侧壁441_s2、以及通路440的第一部分441的第一侧壁441_s1可以具有垂直于衬底100的上表面100u的斜度。

根据一实施方式,通路440的第二部分443的侧壁以及通路440的第一部分441的第二侧壁441_s2可以具有实质上垂直于衬底100的上表面100u的斜度,而通路440的第一部分441的第一侧壁441_s1可以具有不垂直于衬底100的上表面100u的斜度。或者,通路440的第二部分443的侧壁以及通路440的第一部分441的第二侧壁441_s2可以具有不垂直于衬底100的上表面100u的斜度,而通路440的第一部分441的第一侧壁441_s1可以具有实质上垂直于衬底100的上表面100u的斜度。

图7至10分别是根据实施方式的沿图1的线b-b'截取的剖视图。

参照图7和8,在一些实施方式中,在第一蚀刻停止图案201与第二蚀刻停止图案202之间的边界处,第一蚀刻停止图案201中的通路440沿第二方向d2的宽度w12可以实质上等于第二蚀刻停止图案202和第三蚀刻停止图案203中的通路440沿第二方向d2的宽度w22。第一蚀刻停止图案201中的通路440可以对应于通路440的第三部分441_1(见图4)。此外,第二蚀刻停止图案202和第三蚀刻停止图案203中的通路440可以对应于通路440的第四部分441_2(见图4)。

在图7中,上布线430的侧壁和通路440的侧壁具有一定的斜度,这仅是说明性的。例如,将理解,它们可以取决于将要应用的半导体工艺而具有图8所示的形状。

参照图9和10,在一些实施方式中,在第一蚀刻停止图案201与第二蚀刻停止图案202之间的边界处,第一蚀刻停止图案201中的通路440沿第二方向d2的宽度w12可以小于第二蚀刻停止图案202和第三蚀刻停止图案203中的通路440沿第二方向d2的宽度w22。

在图9中,虽然上布线430的侧壁和通路440的侧壁被示为具有一定的斜度,但这仅是说明性的。将理解,它们可以例如取决于将要应用的半导体工艺而具有图10所示的形状。

在下文中,将参照图1、11至16描述根据本公开的一些示例性实施方式的半导体器件。

图11是根据一实施方式的沿图1的线a-a'截取的剖视图。图12是图11的区域j的放大图。

参照图11和12,在根据本公开的一些实施方式的半导体器件中,下蚀刻停止图案可以包括第一蚀刻停止图案201和第二蚀刻停止图案202,上蚀刻停止图案可以包括第三蚀刻停止图案203。

根据本公开的一些示例性实施方式,沟槽600t的穿透蚀刻停止层200的部分可以包括由第一蚀刻停止图案201和第二蚀刻停止图案202限定的部分、以及由第三蚀刻停止图案203限定的部分。

根据本公开的一些示例性实施方式,在第一蚀刻停止图案201与第二蚀刻停止图案202之间的边界处,沟槽600t的由第一蚀刻停止图案201和第二蚀刻停止图案202限定的部分的宽度可以小于沟槽600t的由第三蚀刻停止图案203限定的部分的宽度。

沟槽600t的由属于下蚀刻停止图案的第一蚀刻停止图案201和第二蚀刻停止图案202限定的部分可以用通路440的第三部分441_1填充。此外,沟槽600t的由属于上蚀刻停止图案的第三蚀刻停止图案203限定的部分可以用通路440的第四部分441_2填充。

通路440的第三部分441_1可以在第一蚀刻停止图案201和第二蚀刻停止图案202中。通路440的第三部分441_1可以由第一蚀刻停止图案201和第二蚀刻停止图案202围绕。通路440的第四部分441_2可以在第三蚀刻停止图案203中由第三蚀刻停止图案203围绕。

通路440的侧壁441_s的第三侧壁441_s3可以与第二蚀刻停止图案202的第二表面202u的一部分(即第二蚀刻停止图案202的上表面的一部分)接触。

在一些实施方式中,通路440的第四部分441_2可以包括当从顶部观察时与第一蚀刻停止图案201的部分201p和第二蚀刻停止图案202的部分202p垂直重叠的部分441_2p。第二蚀刻停止图案202的部分202p可以是第二蚀刻停止图案202的沿第一方向d1从第二侧壁441_s2突出的部分。

通路440的第四部分441_2的部分441_2p可以与第二表面202u(即第二蚀刻停止图案202的上表面)的一部分接触。

通路440的第三部分441_1的宽度w31可以小于通路440的第四部分441_2的宽度w41。通路440的第三部分441_1的宽度w31可以是在第一点p1处测量的值,而通路440的第四部分441_2的宽度w41可以是在第二点p2处测量的值。换言之,通路440的第三部分441_1的宽度w31和通路440的第四部分441_2的宽度w41可以是在第二蚀刻停止图案202与第三蚀刻停止图案203之间的边界处测量的值。

图13至16分别是根据实施方式的沿图1的线b-b'截取的剖视图。

参照图13和14,在第二蚀刻停止图案202与第三蚀刻停止图案203之间的边界处,第一蚀刻停止图案201和第二蚀刻停止图案202中的通路440沿第二方向d2的宽度w32可以实质上等于第三蚀刻停止图案203中的通路440沿第二方向d2的宽度w42。第一蚀刻停止图案201和第二蚀刻停止图案中的通路440可以对应于通路440的第三部分441_1(见图11)。此外,第三蚀刻停止图案203中的通路440可以对应于通路440的第四部分441_2(见图11)。

在图13中,虽然上布线430的侧壁和通路440的侧壁被示为具有一定的斜度,但这仅是说明性的。将理解,它们可以例如取决于将要应用的半导体工艺而具有图14所示的形状。

参照图15和16,在一些实施方式中,在第二蚀刻停止图案202与第三蚀刻停止图案203之间的边界处,第一蚀刻停止图案201和第二蚀刻停止图案202中的通路440沿第二方向d2的宽度w32可以小于第三蚀刻停止图案203中的通路440沿第二方向d2的宽度w42。

在图15中,虽然上布线430的侧壁和通路440的侧壁被示为具有一定的斜度,但这仅是说明性的。将理解,它们可以例如取决于将要应用的半导体工艺而具有图16所示的形状。

在下文中,将参照图1、17至22描述根据本公开的一些示例性实施方式的半导体器件。

图17是沿图1的线a-a'截取的剖视图。图18是图17的区域k的放大图。

参照图17和18,在第三蚀刻停止图案203与层间绝缘层300之间的边界处,通路440的第一部分441的宽度w51可以小于通路440的第二部分的宽度w61。

通路440的侧壁可以包括通路440的第一部分441的侧壁441_s、以及通路440的第二部分443的侧壁443_s1和443_s2。通路440的第二部分443的侧壁可以包括远离第三蚀刻停止图案203延伸的第四侧壁443_s1、以及将通路440的第一部分441的侧壁441_s与第四侧壁443_s1连接的第五侧壁443_s2。

通路440的第一部分的侧壁441_s可以远离衬底100延伸,并且可以相对于衬底100的上表面100u以第三角度倾斜。第四侧壁443_s1可以相对于第三蚀刻停止图案203的上表面203u以第四角度倾斜。第三角度和第四角度可以是例如锐角。第三角度可以等于或者可以不等于第四角度。

通路440的第二部分443可以包括当从顶部观察时与第一蚀刻停止图案201的部分201p、第二蚀刻停止图案202的部分202p和第三蚀刻停止图案230的部分203p垂直重叠的部分443p。第一蚀刻停止图案201的部分201p、第二蚀刻停止图案202的部分202p和第三蚀刻停止图案203的部分203p可以沿第一方向d1从通路440的第二部分443的侧壁突出。例如,通路440的第二部分443的侧壁可以是层间绝缘层300与通路440的第二部分443之间的边界。

通路440的第二部分443的部分443p可以与第三蚀刻停止图案203的上表面203u的一部分接触。

图19至22分别是根据实施方式的沿图1的线b-b'截取的剖视图。

参照图19和20,在一些实施方式中,在第三蚀刻停止图案203与层间绝缘层300之间的边界处,沿第二方向d2,蚀刻停止层200中的通路440的第一部分441的宽度w52可以实质上等于层间绝缘层300中的通路440的第二部分443的宽度w62。

在图19中,虽然上布线430的侧壁和通路440的侧壁被示为具有一定的斜度,但这仅是说明性的。将理解,它们可以例如取决于将要应用的半导体工艺而具有图20所示的形状。。

参照图21,在一些实施方式中,在第三蚀刻停止图案203与层间绝缘层300之间的边界处,通路440的第一部分441沿第二方向d2的宽度w52可以小于通路440的第二部分443沿第二方向d2的宽度w62。

在图21,虽然上布线430的侧壁和通路440的侧壁被示为具有一定的斜度,但这仅是说明性的。将理解,它们可以例如取决于将要应用的半导体工艺而具有图22所示的形状。

虽然已经参照本发明构思的示例性实施方式具体显示和描述了本发明构思,但是本领域普通技术人员将理解,可以在其中进行形式和细节上的各种各样的改变而不背离如由所附权利要求限定的本发明构思的精神和范围。

本申请要求2017年8月2日在韩国知识产权局提交的韩国专利申请第10-2017-0098008号的优先权,其公开通过引用全文合并于此。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1