一种阵列基板及其制备方法、显示面板、显示装置的制造方法

文档序号:8545238阅读:164来源:国知局
一种阵列基板及其制备方法、显示面板、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示器设计领域,特别涉及一种阵列基板及其制备方法、显示面板、显示装置。
【背景技术】
[0002]在阵列基板周边走线的设计中,周边走线中输出区域内的栅极周边走线与数据线周边走线之间需要交替布线以解决空间不足问题,但是由于数据线周边走线背离衬底基板一侧的保护层的厚度(200?400nm)小于栅极周边走线背离衬底基板一侧保护层(绝缘层+保护层)的厚度(600nm?800nm),因此数据线周边走线更易遭受外界异物的划伤或压伤,进而导致线不良问题。

【发明内容】

[0003]本发明提供了一种阵列基板及其制备方法、显示面板、显示装置,其中,该阵列基板能够减少数据线周边走线被外界异物压伤或划伤的概率,提高产品使用稳定性。
[0004]为实现上述目的,本发明提供如下的技术方案:
[0005]一种阵列基板,包括衬底基板、形成于所述衬底基板上的栅极周边走线、栅绝缘层、数据线周边走线、保护层,其中,所述保护层与所述栅极周边走线图形正对部位背离所述衬底基板的表面高于所述保护层与所述数据线周边走线正对部位背离所述衬底基板的表面。
[0006]上述阵列基板中,由于保护层与栅极周边走线图形正对的部位背离衬底基板的表面高于保护层与所述数据线周边走线正对部位背离所述衬底基板的表面,因此,当外界异物在与阵列基板的周边走线区域接触时首先与保护层与栅极周边走线正对的部位接触,从而减少数据线周边走线被外界异物压伤或划伤的概率,提高产品使用稳定性。
[0007]优选地,上述阵列基板中,所述栅绝缘层与所述数据线周边走线相对的部位设有凹槽,且所述数据线周边走线的至少一部分位于所述凹槽内。
[0008]优选地,沿垂直于衬底基板并指向衬底基板的方向,所述凹槽的深度为100?400nmo
[0009]优选地,上述阵列基板还包括位于所述栅绝缘层与所述保护层之间、且沿垂直于所述衬底基板方向与所述栅极周边走线重叠的半导体层。
[0010]优选地,沿垂直于衬底基板并背离衬底基板的方向,所述半导体层的厚度为100 ?300nmo
[0011]本发明还提供一种显示面板,包括如上述方案提供的任一种阵列基板。
[0012]本发明还提供一种显示装置,包括如上述方案提供的显示面板。
[0013]本发明还提供了一种阵列基板制备方法,包括:
[0014]在衬底基板上依次形成栅极周边走线图形、栅绝缘层图形、数据线周边走线图形、保护层的图形,其中,所述保护层与所述栅极周边走线图形正对部位背离所述衬底基板的表面高于所述保护层与所述数据线周边走线正对部位背离所述衬底基板的表面。
[0015]在采用上述制备方法制备的阵列基板中,由于保护层与栅极周边走线图形正对的部位背离衬底基板的表面高于保护层与所述数据线周边走线正对部位背离所述衬底基板的表面,因此,当外界异物在与阵列基板的周边走线区域接触时,首先与栅极周边走线背离衬底基板一侧的保护层接触,从而减少数据线周边走线被外界异物压伤或划伤的概率,提高产品使用稳定性。
[0016]优选地,上述制备方法,具体包括:
[0017]在衬底基板上形成栅金属层,并形成栅极周边走线的图形;
[0018]在所述栅极周边走线的图形上形成栅绝缘层的图形,所述栅绝缘层的图形中包括在数据线周边走线的设计区域形成的凹槽;
[0019]在所述栅绝缘层的图形上形成源漏金属层,并形成数据线周边走线的图形,其中,所述数据线周边走线的至少一部分位于所述凹槽内;
[0020]在所述数据线周边走线图形上形成保护层图形。
[0021]优选地,沿垂直于衬底基板并指向衬底基板的方向,所述凹槽的深度为100?400nmo
[0022]优选地,上述制备方法,具体包括:
[0023]在衬底基板上形成栅金属层,并形成栅极周边走线的图形;
[0024]在所述栅金属层的图形上形成栅绝缘层的图形;
[0025]在所述栅绝缘层上形成半导体层的图形,其中,所述半导体层的图形中保留沿垂直于所述衬底基板方向与所述栅极周边走线重叠的部位;
[0026]在所述栅绝缘层的图形上形成源漏金属层,并形成数据线周边走线的图形;
[0027]在所述数据线周边走线图形上形成保护层图形。
[0028]优选地,沿垂直于衬底基板并背离衬底基板的方向,所述栅极周边走线上部的半导体层厚度为100?300nmo
[0029]优选地,上述制备方法,具体包括:
[0030]在衬底基板上形成栅金属层,并形成栅极周边走线的图形;
[0031]在所述栅极周边走线的图形上形成栅绝缘层的图形,所述栅绝缘层的图形中包括在数据线周边走线的设计区域形成的凹槽;
[0032]在所述栅绝缘层的图形上形成半导体层的图形,其中,所述半导体层的图形中沿垂直于所述衬底基板方向与所述栅极周边走线重叠的部位;
[0033]在所述栅绝缘层的图形上形成源漏金属层,并形成数据线周边走线的图形,其中,所述数据线周边走线的至少一部分位于所述凹槽内;
[0034]在所述数据线周边走线图形上形成保护层图形。
[0035]优选地,沿垂直于衬底基板并背离衬底基板的方向,所述栅极周边走线上部的半导体层厚度为100?300nmo
[0036]优选地,沿垂直于衬底基板并指向衬底基板的方向,所述凹槽深度为100?400nmo
【附图说明】
[0037]图1是本发明一种实施例提供的阵列基板结构示意图;
[0038]图2是本发明一种实施例提供的阵列基板结构示意图;
[0039]图3是本发明一种实施例提供的阵列基板结构示意图。
[0040]附图标记:
[0041]I,衬底基板2,栅极周边走线 3,栅绝缘层
[0042]4,半导体层5,数据线周边走线6,保护层
【具体实施方式】
[0043]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0044]如图1-图3所示,本发明实施例提供了一种阵列基板、显示面板及显示装置,该阵列基板包括衬底基板1、形成于衬底基板I上的栅极周边走线2、栅绝缘层3、数据线周边走线5、保护层6,其中,保护层6与栅极周边走线2图形正对部位背离衬底基板I的表面高于保护层6与数据线周边走线5正对部位背离衬底基板的表面。由于保护层6与栅极周边走线2图形正对部位背离衬底基板I的表面高于保护层6与数据线周边走线5正对部位背离衬底基板I的表面,所以,在外界异物与阵列基板的周边周线区域接触时,外界异物首先与保护层6与栅极周边走线2正对的部位接触,减少了外界异物与保护层6与数据线周边走线5部位接触的几率,进而能够减小数据线周边走线5被外界异物压伤或划伤的概率,提高了阵列基板的产品性能稳定性。且提高了包括上述阵列基板的显示面板、以及包括上述显示面板的显示装置的产品性能稳定性。
[0045]本发明实施例还提供了一种上述阵列基板的制备方法,该制备方法包括:在衬底基板上依次形成栅极周边走线图形、栅绝缘层图形、数据线周边走线图形、保护层的图形,其中,所述保护层与所述栅极周边走线图形正对部位背离所述衬底基板的表面高于所述保护层与所述数据线周边走线正对部位背离所述衬底基板的表面。
[0046]具体地,上述阵列基板可以通过下述具体结构实现保护层与栅极周边走线图形正对部位背离衬底基板的表面高于保护层与数据线周边走线正对部位背离衬底基板的表面:
[0047]方式一:如图1所示,本发明实施例提供的阵列基板包括衬底基板1、形成于衬底基板I上的栅极周边走线2、栅绝缘层3、数据线周边走线5、保护层6。其中,栅绝缘层3与数据线周边走线5相对的部位设有凹槽,且数据线周边走线5的至少一部分位于凹槽内。
[0048]上述阵列基板中,因数据线周边走线5的至少一部分位于凹槽内,在不减少数据线周边走线5的厚度的同时可以减小其背离衬底基板I的表面与衬底基板I之间的距离,使得保护层6与数据线周边走线5正对的部位更加靠近衬底基板1,从而使保护层6与栅极周边走线2图形正对部位背离衬底基板I的表面高于保护层6与数据线周边走线5正对部位背离衬底基板I的表面。
[0049]优选地,该凹槽沿垂直于衬底基板I并指向衬底基板I的方向的深度为100?400nm,如 lOOnm、150nm、200nm、250nm、300nm、350nm、400nm。
[0050]相应地,上述方式一中提供的阵列基板的可以通过下述制备方法制备,该制备方法具体包括:
[0051]在衬底基板I通过一次构图工艺上形成栅金属层,并形成栅极周边走线2的图形;
[0052]通过HTM构图工艺在栅极周边走线2的图形上形成栅绝缘层3的图形,并形成栅绝缘层3的图形中包括在数据线周边走线5的设计区域内的凹槽;
[0053]通过一次构图工艺在栅绝缘层3的图形上形成源漏金属层,并形成数据线周边走线5的图形,数据线周边走线5的至少一部分位于凹槽内;
[0054]在数据线周边走线5的图形上形成保护
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1