自对准沟槽型功率器件及其制造方法

文档序号:9472822阅读:319来源:国知局
自对准沟槽型功率器件及其制造方法
【技术领域】
[0001]本发明涉及半导体技术领域,具体而言,涉及一种自对准沟槽型功率器件的制造方法和一种自对准沟槽型功率器件。
【背景技术】
[0002]沟槽型功率器件的用途非常广泛,其漏源两极分别位于器件的两侧,使电流在器件内部垂直流通,增加了电流密度,改善了额定电流,单位面积内的导通电阻也较小。
[0003]目前常用光刻工艺来形成沟槽型功率器件的有源区的源极金属接触,光刻工艺刻蚀的准确率高,其缺陷密度也较低。然而,为了在相同的面积下集成更多的芯片,必须缩小相邻沟槽的尺寸,此时,并联的电阻越多,总导通电阻越小,因此,相邻沟槽尺寸的缩小既可以起到降低总导通电阻的作用,又可以减小芯片面积,降低制造成本。然而,由于尺寸的缩小,对光刻精度的要求就更高,光刻机的成本本就十分昂贵,使用起来折旧速度很快,对光刻精度的要求就越高,购置光刻机的成本就更高,制作器件的耗时就会更长,不利于工业生产。
[0004]因此,如何在减小器件面积、降低导通电阻的同时提高沟槽密度、降低生产成本和提高生产效率,成为目前亟待解决的问题。

【发明内容】

[0005]本发明正是基于上述问题,提出了一种新的技术方案,可以在减小器件面积、降低导通电阻的同时提高沟槽密度、降低生产成本和提高生产效率。
[0006]有鉴于此,本发明提出了一种自对准沟槽型功率器件的制造方法,包括:在硅片表面通过离子注入的方式注入离子,以得到硅晶片;对所述硅晶片进行高温退火工艺,以在所述硅晶片内部形成P型注入区域和N型注入区域;在所述硅晶片的表面依次制备第一氧化硅层、氧化镁层和第二氧化硅层;在所述第二氧化硅层上生长掩膜材料,以形成掩膜图形;对形成掩膜图形的硅晶片进行刻蚀,形成沟槽;采用酸性溶液去除所述形成掩膜图形的硅晶片上的掩膜材料;在去除所述掩膜材料的硅晶片的表面制备多晶硅层,以使所述沟槽内填充上所述多晶硅;使用干法刻蚀将已制备所述多晶硅的硅晶片表面的多晶硅去除;对去除所述多晶硅的硅晶片进行热氧化和干法刻蚀;对热氧化和干法刻蚀后的硅晶片进行注入,以形成源极接触区;在形成所述源极接触区的硅晶片表面制备金属层,并进行退火。
[0007]在该技术方案中,使用自对准方式取代光刻工艺,使得在制造高密度沟槽的沟槽型功率器件时,不必受光刻精度的限制,这样,既能提高沟槽密度,减小器件面积,也能保证工艺简洁,降低制造成本。
[0008]在上述技术方案中,优选地,通过离子注入方式注入的离子包括:氢离子、氦离子、硼离子、砷离子和/或铝离子。
[0009]在该技术方案中,在硅片表面通过离子注入的方式注入离子,可以是氢离子、氦离子、硼离子、砷离子、铝离子中几种离子的复合,当然,还可以是根据需要除此之外的其他离子的复合。
[0010]在上述技术方案中,优选地,所述高温退火工艺的温度范围为500°C至2000°C,持续时间为10分钟至1000分钟。
[0011]在该技术方案中,高温退火工艺的温度范围可以取为500°C至2000°C中的任一值,当然,还可以是根据需要除此之外的其他值;持续时间可以是10分钟至1000分钟中的任一值,当然,还可以是根据需要除此之外的其他值。
[0012]在上述技术方案中,优选地,所述掩膜材料包括光刻胶和介质层。
[0013]在该技术方案中,掩膜材料可以是光刻胶和/或介质层,当然,还可以是根据需要除此之外的其他材料。
[0014]在上述技术方案中,优选地,对所述形成掩膜图形的硅晶片进行刻蚀时,刻蚀方法包括干法刻蚀和/或湿法刻蚀。
[0015]在该技术方案中,对硅晶片进行刻蚀时,可以单独使用干法刻蚀或湿法刻蚀,也可以两种方法混合使用。
[0016]在上述技术方案中,优选地,所述酸性溶液包括硫酸、盐酸、硝酸和/或HF酸。
[0017]在该技术方案中,酸性溶液可以是硫酸、盐酸、硝酸或HF酸中的一种或者几种的混合,当然,还可以是根据需要除此之外的其他酸性溶液。
[0018]在上述技术方案中,优选地,所述沟槽的沟槽深度为0.1um至10um。
[0019]在该技术方案中,沟槽的深度可以为0.1um至1um间的任一值,当然,还可以是根据需要除此之外的其他值。
[0020]在上述技术方案中,优选地,所述第一氧化硅层、所述氧化镁层、所述第二氧化硅层和/或所述多晶娃层的厚度为0.1um至10um。
[0021]在该技术方案中,第一氧化硅层、氧化镁层、第二氧化硅层和/或多晶硅层的厚度可以是0.1um至1um间的任一值,当然,还可以是根据需要除此之外的其他值。
[0022]在上述技术方案中,优选地,所述源极接触区的接触沟槽深度为0.1um至10um。
[0023]在该技术方案中,源极接触区的接触沟槽深度可以是0.1um至1um间的任一值,当然,还可以是根据需要除此之外的其他值。
[0024]根据本发明的另一方面,还提供了一种自对准沟槽型功率器件,所述自对准沟槽型功率器件由如上述技术方案中任一项所述的自对准沟槽型功率器件的制造方法制作而成。
[0025]通过以上技术方案,用自对准技术来形成器件有源区的源极金属接触,不需要使用光刻工艺,减少了工艺复杂性,由于没有光刻工艺能力的限制,沟槽密度能够大幅提高,减小了器件面积,降低了器件制造成本,降低了器件的导通电阻,提高了器件的性能和可靠性。
【附图说明】
[0026]图1示出了根据本发明的实施例的自对准沟槽型功率器件的制造方法的流程图;
[0027]图2A至图2M示出了根据本发明的实施例的自对准沟槽型功率器件制造过程中形成的硅晶片的剖面图。
【具体实施方式】
[0028]为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和【具体实施方式】对本发明进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
[0029]在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是,本发明还可以采用其他不同于在此描述的其他方式来实施,因此,本发明的保护范围并不受下面公开的具体实施例的限制。
[0030]图1示出了根据本发明的实施例的自对准沟槽型功率器件的制造方法的流程图。
[0031]如图1所示,本发明的实施例的自对准沟槽型功率器件的制造方法,包括:
[0032]步骤102,如图2A所示,在硅片202表面通过离子注入的方式注入离子,以得到硅曰 I=Ir曰曰斤;
[0033]步骤104,如图2B所示,对硅晶片进行高温退火工艺,以在硅晶片内部形成P型注入区域204和N型注入区域206 ;
[0034]步骤106,如图2C所示,在硅晶片的表面依次制备第一氧化硅层208、氧化镁层210和第二氧化硅层212 ;
[0035]步骤108,如图2D所示,在第二氧化硅层212上生长掩膜材料,以形成掩膜图形214 ;
[0036]步骤110,如图2E所示,对形成掩膜图形214的硅晶片进行刻蚀,形成沟槽216 ;
[0037]步骤112,如图2F所示,采用酸性溶液去除形成掩膜图形214的硅晶片上的掩膜材料,去除掩膜材料的同时,去除第二氧化硅层212,然后进行热氧化,在沟槽内壁形成氧化硅层218,沟槽216外由于有氧化镁层210保护,在热氧化过程中不会形成氧化硅层;
[0038]步骤114,如图2G所示,在去除掩膜材料的硅晶片的表面制备多晶硅层220,以使所述沟槽内填充上多晶硅;
[0039]步骤116,如图2H所示,使用干法刻蚀将已制备多晶硅的硅晶片表面的多晶硅去除,保留
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1