1.一种半导体器件,包括:
第一再分布层,被配置用来允许第一信号通过所述第一再分布层输入和输出;
第二再分布层,被配置用来允许第二信号通过所述第二再分布层输入和输出;
第一输入/输出I/O单元,被配置用来使所述第一信号或者所述第二信号通过所述第一I/O单元来输入和输出;
第一选择单元,被配置用来响应第一选择信号的逻辑电平以选择性地耦接所述第一再分布层、所述第二再分布层和所述第一I/O单元之间的连接;以及
第一选择信号发生单元,被配置用来产生所述第一选择信号。
2.根据权利要求1所述的半导体器件,其中,当所述第一选择信号处于第一逻辑电平时,所述第一选择单元选择第一再分布层,而当第二选择信号处于与所述第一逻辑电平不同的第二逻辑电平时,所述第一选择单元选择第二再分布层。
3.根据权利要求1所述的半导体器件,其中,所述第一I/O单元包括:
第一接收器,被配置用来输出从所述第一选择单元接收的信号;
第一收发器,被配置用来将外部输入信号输出给所述第一选择单元。
4.根据权利要求1所述的半导体器件,其中,所述第一I/O单元包括:
第二收发器和第二接收器,被配置用来输入/输出从所述第一选择单元接收的所述第一再分布层的所述第一信号;以及
第三收发器和第三接收器,被配置用来输入/输出从所述第一选择单元接收的所述第二再分布层的所述第二信号。
5.根据权利要求1所述的半导体器件,其中,所述第一选择信号发生单元包括:
第一电源线,被配置用来提供电源电压;
第一焊盘,被配置用来提供浮置状态;以及
第一选择信号驱动单元,被配置用来响应所述第一焊盘的信号和上电信号以驱动所述第一选择信号。
6.根据权利要求5所述的半导体器件,其中,所述第一选择信号驱动单元包括:
第一上拉驱动元件,被耦接在电源电压端子与第一节点之间,且被配置用于被所述上电信号控制;
第一下拉驱动元件,被耦接在所述第一焊盘的输出端子与接地电压端子之间,且包 括被耦接到所述第一节点的栅极端子;
第一反相器,被耦接在所述第一焊盘的输出端子与所述第一节点之间;以及
第二反相器,被配置用来通过使所述第一节点的输出信号反相来输出所述第一选择信号。
7.根据权利要求5所述的半导体器件,其中,当所述上电信号处于低电平时,所述第一选择信号驱动单元输出低电平的所述第一选择信号,且当所述上电信号转变到高电平时,所述第一选择信号驱动单元维持低电平的所述第一选择信号。
8.根据权利要求1所述的半导体器件,其中,所述第一选择信号发生单元包括:
第二电源线,被配置用来提供接地电压;
第二焊盘,被配置用来提供浮置状态;以及
第二选择信号驱动单元,被配置用来响应所述第二焊盘的信号和上电信号的反相信号以驱动所述第一选择信号。
9.根据权利要求8所述的半导体器件,其中,所述第二选择信号驱动单元包括:
第二上拉驱动元件,被耦接在电源电压端子与所述第二焊盘的输出端子之间,且被配置用于被第二节点的输出信号控制;
第二下拉驱动元件,被耦接在所述第二节点的输出端子与接地电压端子之间,且被配置用来通过栅极端子来接收所述上电信号的反相信号;
第三反相器,被耦接在所述第二焊盘的输出端子与所述第二节点之间;以及
第四反相器,被配置用来通过将所述第二节点的输出信号反相以输出所述第一选择信号。
10.根据权利要求8所述的半导体器件,其中,当所述上电信号的反相信号处于高电平时,所述第二选择信号驱动单元输出高电平的所述第一选择信号,当所述上电信号的反相信号转变到低电平时,所述第二选择信号驱动单元将所述第一选择信号维持在高电平。