像素阵列基板、显示面板及其母板的制作方法_5

文档序号:9328751阅读:来源:国知局
数的绝缘层或其他介电层,且水气可能从较低的介电常数的介电层的侧边传递,然而切割后的标记靠近框胶处存在有如同前述结构的开口(例如图7、图14等等)可有效的阻挡水气从较低的介电常数的介电层的侧边进入氧化物半导体中。换句话说,于显示区中具有较低介电常数的各层(例如绝缘层)因为被开口与第一保护层隔绝于空气,因此所述多个层并不会暴露于空气中,也因此其吸收水气而劣化的机率下降,从而面板的寿命与良率得以提升。
[0125]虽然本发明以前述的实施例公开如上,然其并非用以限定本发明。在不脱离本发明的精神和范围内,所为的更动与润饰,均属本发明的专利保护范围。关于本发明所界定的保护范围请参考所附的申请专利范围。
【主权项】
1.一种母板,包含: 一基板,具有多个显示单元,所述多个显示单元之间定义出至少一预切割区,各该显示单元包括一具有多个像素区的显示区与至少一周边线路区; 至少一薄膜晶体管,设置该基板上且位于至少一部分所述多个像素区上,该薄膜晶体管具有一栅极、一源极、一漏极、一绝缘层与一氧化物半导体层,其中,该绝缘层位于该栅极与该氧化物半导体层之间,且该源/漏极与该氧化物半导体层接触,而该绝缘层延伸至各该显示单元的该周边线路区上; 至少一第一信号线,设置于该基板上且位于至少一部分所述多个像素区上,并连接该栅极; 至少一第二信号线,设置于该基板上且位于至少一部分所述多个像素区上,并连接该源极; 至少一像素电极,设置于该基板上且位于至少一部分所述多个像素区上,并连接该漏极; 一第一导电图案,设置于一部分该预切割区上,且一部分该第一导电图案位于所述多个周边线路区中,其中,位于该周边线路区上的该绝缘层与该第一导电图案重叠以构成一标记,该绝缘层具有一第一开口,暴露出该基板的内表面,且该第一开口位于该周边线路区上且环绕该显示区,并避开该标记;以及 至少一第一保护层,形成于该基板上,且形成于该薄膜晶体管、该标记、位于该周边线路区上的该绝缘层与该第一开口上,其中,该第一保护层的介电常数大于该绝缘层的介电常数,且该绝缘层的介电常数小于6,大于I。2.如权利要求1所述的母板,其特征在于,还包含一第二导电图案层设置于一部分该预切割区上,且一部分该第二导电图案层位于所述多个周边线路区中,其中,该第二导电图案层与该第一导电图案层重叠,位于该周边线路区上的该绝缘层、该第一导电图案层与该第二导电图案层重叠以构成该标记。3.如权利要求2所述的母板,其特征在于,在标记中的该绝缘层夹设于该第一导电图案层与该第二导电图案层之间。4.如权利要求2所述的母板,其特征在于,还包含一第二保护层,形成于该基板上,且形成于该薄膜晶体管、该标记与位于该周边线路区上的该绝缘层上,其中,该第二保护层夹设于该绝缘层与该第一保护层之间,该第二保护层具有一第二开口对应于该第一开口,以暴露出该基板的内表面,且该第一保护层形成该薄膜晶体管、该标记、位于该周边线路区上的该绝缘层、该第二保护层、该第一开口与该第二开口上。5.如权利要求4所述的母板,其特征在于,该第一保护层的介电常数大于该第二保护层的介电常数,且该第二保护层的介电常数与该绝缘层的介电常数小于6,大于I。6.如权利要求4所述的母板,其特征在于,还包含一介电层,形成于该基板上,且形成于该薄膜晶体管、该标记与位于该周边线路区上的该绝缘层上,其中,该介电层夹设于该第二保护层与该第一保护层之间,该第二保护层具有一第三开口对应于该第二开口,以暴露出该基板的内表面,且该第一保护层形成该薄膜晶体管、该标记、位于该周边线路区上的该绝缘层、该第二保护层、该第一开口、该第二开口与该第三开口上。7.如权利要求6所述的母板,其特征在于,该介电层具有一第四开口,位于该标记的上方,该第一保护层形成于该第四开口上,且该第四开口不与该第一开口、该第二开口及该第三开口连通。8.如权利要求1?7任一所述的母板,其特征在于,该绝缘层的介电常数小于5,大于19.如权利要求1?7任一所述的母板,其特征在于,该标记位于该预切割区的四个角落,该第一开口具有两个第一部分与一第二部分,各该第一部分与该预切割区重叠,该第二部分分别连通各该第一部分,且邻近该标记,但不与该预切割区重叠。10.如权利要求1?7任一所述的母板,其特征在于,该标记不位于该预切割区的四个角落,该第一开口具有两个第一部分与一第二部分,各该第一部分与该预切割区重叠,该第二部分分别连通各该第一部分,且邻近该标记,但不与该预切割区重叠。11.如权利要求1?7任一所述的母板,其特征在于,该绝缘层包含一栅极绝缘层或该栅极绝缘层与一蚀刻终止层的堆迭膜层。12.—种显示面板母板,包含: 如权利要求1?7任一所述的一种母板; 一对向基板; 一框胶,设置于各该显示单元的该基板与该对向基板之间,其中,该框胶环绕各该显示单元的该显示区以构成一空间,且该框胶位于该第一开口与各该显示单元的该显示区之间;以及 一显示介质层,形成于该空间内。13.如权利要求12所述的显示面板母板,其特征在于,还包含至少一光间隙物设置于该对向基板与该基板之间,且对应于该预切割区。14.一种像素阵列基板,包含: 一基板,包含一具有多个像素区的显示区与至少一周边线路区; 至少一薄膜晶体管,设置该基板上且位于至少一部分所述多个像素区上,该薄膜晶体管具有一栅极、一源极、一漏极、一绝缘层与一氧化物半导体层,其中,该绝缘层位于该栅极与该氧化物半导体层之间,且该源/漏极与该氧化物半导体层接触,而该绝缘层延伸至该周边线路区上; 至少一第一信号线,设置于该基板上且位于至少一部分所述多个像素区上,并连接该栅极; 至少一第二信号线,设置于该基板上且位于至少一部分所述多个像素区上,并连接该源极; 至少一像素电极,设置于该基板上且位于至少一部分所述多个像素区上,并连接该漏极; 一第一导电图案,设置于所述多个周边线路区上且邻近该基板的边缘,其中,位于该周边线路区上的该绝缘层与该第一导电图案层重叠以构成一标记,该绝缘层具有一第一开口,暴露出该基板的内表面,且该第一开口位于该周边线路区上且环绕该显示区,并避开该标记;以及至少一第一保护层,形成于该基板上,且形成于该薄膜晶体管、该标记、位于该周边线路区上的该绝缘层与该第一开口上,其中,该第一保护层的介电常数大于该绝缘层的介电常数,且该绝缘层的介电常数小于6,大于I。15.如权利要求14所述的像素阵列基板,其特征在于,还包含一第二导电图案层设置于所述多个周边线路区中,其中,该第二导电图案层与该第一导电图案层重叠,且位于该周边线路区上的该绝缘层、该第一导电图案层与该第二导电图案层重叠以构成该标记。16.如权利要求15所述的像素阵列基板,其特征在于,在标记中的该绝缘层夹设于该第一导电图案层与该第二导电图案层之间。17.如权利要求15所述的像素阵列基板,其特征在于,还包含一第二保护层,形成于该基板上,且形成于该薄膜晶体管、该标记与位于该周边线路区上的该绝缘层上,其中,该第二保护层夹设于该绝缘层与该第一保护层之间,该第二保护层具有一第二开口对应于该第一开口,以暴露出该基板的内表面,且该第一保护层形成该薄膜晶体管、该标记、位于该周边线路区上的该绝缘层、该第二保护层、该第一开口与该第二开口上。18.如权利要求17所述的像素阵列基板,其特征在于,该第一保护层的介电常数大于该第二保护层的介电常数,且该第二保护层的介电常数与该绝缘层的介电常数小于6,大于119.如权利要求17所述的像素阵列基板,其特征在于,还包含一介电层,形成于该基板上,且形成于该薄膜晶体管、该标记与位于该周边线路区上的该绝缘层上,其中,该介电层夹设于该第二保护层与该第一保护层之间,该第二保护层具有一第三开口对应于该第二开口,以暴露出该基板的内表面,且该第一保护层形成该薄膜晶体管、该标记、位于该周边线路区上的该绝缘层、该第二保护层、该第一开口、该第二开口与该第三开口上。20.如权利要求19所述的像素阵列基板,其特征在于,该介电层具有一第四开口,位于该标记的上方,该第一保护层形成于该第四开口上,且该第四开口不与该第一开口、该第二开口及该第三开口连通。21.如权利要求14?20任一所述的像素阵列基板,其中,该绝缘层的介电常数小于5,大于122.如权利要求14?20任一所述的像素阵列基板,其特征在于,该标记位于该基板的四个角落,该第一开口具有两个第一部分与一第二部分,各该第一部分暴露出该基板边缘且其与该基板边缘具有大于O的距离,该第二部分分别连通各该第一部分,且邻近该标记,但不与该基板边缘重叠。23.如权利要求14?20任一所述的像素阵列基板,其特征在于,该标记不位于该预切割区的四个角落,该第一开口具有二第一部分与一第二部分,各该第一部分暴露出该基板边缘且其与该基板边缘具有大于O的距离,该第二部分分别连通各该第一部分,且邻近该标记,但不与该基板边缘重叠。24.如权利要求14?20任一所述的像素阵列基板,其特征在于,该绝缘层包含一栅极绝缘层或该栅极绝缘层与一蚀刻终止层的堆迭膜层。25.—种显不面板,包含: 如权利要求14?20任一所述的一种像素阵列基板; 一对向基板; 一框胶,设置于该像素阵列基板与该对向基板之间,其中,该框胶环绕该显示区以构成一空间,且该框胶位于该第一开口与该显示区之间;以及 一显示介质层,形成于该空间内。26.如权利要求25所述的显示面板,其特征在于,还包含至少一光间隙物设置于该对向基板与该像素阵列基板之间,且对应于该第一开口与该基板边缘具有大于O的距离的处。
【专利摘要】本发明实施例公开了一种像素阵列基板、显示面板及其母板,像素阵列基板具有基板、薄膜晶体管、第一信号线、第二信号线、像素电极、第一导电图案与第一保护层。基板具有显示区与至少一周边线路区。薄膜晶体管设置于基板上且位于显示区,薄膜晶体管具有延伸至周边线路区的绝缘层。第一信号线、第二信号线与像素电极设置于基板上且位于显示区,并连接薄膜晶体管。第一导电图案设置于周边线路区且邻近基板的边缘,并与绝缘层重叠以构成标记。薄膜晶体管、标记、位于周边线路区上的绝缘层均被第一保护层覆盖,其中第一保护层的介电常数大于绝缘层的介电常数。本发明实施例的技术方案降低了水汽使内部电路劣化的机率。
【IPC分类】H01L27/12
【公开号】CN105047672
【申请号】CN201510446804
【发明人】陈铭耀, 陈培铭
【申请人】友达光电股份有限公司
【公开日】2015年11月11日
【申请日】2015年7月27日
当前第5页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1