移位寄存器单元、栅极驱动电路及其驱动方法

文档序号:10536350阅读:238来源:国知局
移位寄存器单元、栅极驱动电路及其驱动方法
【专利摘要】本发明公开了一种移位寄存器单元、栅极驱动电路及其驱动方法,所述移位寄存器单元基于第四复位模块的设置,能够在扫描脉冲输出端输出扫描脉冲的末段,通过在第一控制端上施加第四复位模块的有效电平,使得第四复位模块将扫描脉冲的电压的幅值拉低,实现对扫描脉冲的削角。这样能够缩小栅线的近端到远端的压差,使得栅线的近端到远端的电压之间的差值减小;这样能够使得在扫描脉冲结束时,栅线的近端对应的压差与远端对应的压差之间的差值减小,相应的由于压差所引起的跳变量△Vp之间的差值也会相应的减小,从而消弱由于跳变量△Vp之间的差值不同所导致的画面闪烁现象。
【专利说明】
移位寄存器单元、栅极驱动电路及其驱动方法
技术领域
[0001]本发明属于显示技术领域,具体涉及一种移位寄存器单元、栅极驱动电路及其驱动方法。
【背景技术】
[0002]G0A(Gate On Array,阵列基板行驱动)是直接将栅极驱动(Gate Driver)电路制作在阵列(Array)基板上的一种技术,其可以省去相应芯片和电路板的设置,对于降低成本和窄化边框都非常有利。
[0003]现有的LCD显示电路中的G0A,由于栅线上的负载,例如,电容和电阻的存在,受栅线上的负载影响较小的近端,和受栅线上的负载影响较大的远端中,栅线驱动信号的由Vgh下降为Va的压差不同。这样在栅线的近端和远端,由于压差所导致的数据电压的跳变量ΛVp也不同,这样会导致画面出现闪烁,影响画面质量。

【发明内容】

[0004]本发明的一个目的是提供一种具有削角功能的移位寄存器单元,从而消弱阵列基板中由于栅线负载的影响所导致的栅线的近端与远端出现闪烁现象的问题。
[0005]针对该问题,第一方面,本发明提供了一种移位寄存器单元,包括:输入模块、输出模块、第一储能模块、第一复位模块、第二复位模块、第三复位模块、第四复位模块以及第二节点控制模;
[0006]输入模块,连接扫描脉冲输入端和第一节点,用于在扫描脉冲输入端为第一电平时,将所述第一节点位置第一电平;
[0007]输出模块,所述输出模块连接第一节点、第一时钟信号端和扫描脉冲输出端,适于在所述第一节点为第一电平时,将所述第一时钟信号输入端与所述扫描脉冲输出端导通;
[0008]第一储能模块,连接第一节点和扫描脉冲输出端;用于在第一节点悬浮时,维持第一节点的电荷;
[0009]第一复位模块,连接复位控制端、第一节点和第二电平直流端,用于在复位控制端为第一电平时,将所述第一节点与第二电平直流端导通;
[0010]第二复位模块,连接第二时钟信号端、扫描脉冲输出端和第二电平直流端,用于在第二时钟信号端为第一电平时,将所述扫描脉冲输出端与第二电平直流端导通;
[0011 ]第三复位模块,连接第一节点、第二节点、扫描脉冲输出端和第二电平直流端,用于在第二节点为第一电平时,将所述第一节点和所述扫描脉冲输出端与第二电平直流端导通;
[0012]第二节点控制模块,连接第一时钟信号端、第一节点、第二节点、和第二电平直流端,用于在第一节点为第一电平时,将第二节点与第二电平直流端导通,在第一时钟信号端为第一电平时,将第一时钟信号端与第二节点导通;
[0013]第四复位模块,连接第一控制端、第一节点、扫描脉冲输出端和第二电平直流端;用于在第一控制端为第四复位模块的有效电平时,将第一节点和扫描脉冲输出端与第二电平直流端导通。
[0014]优选地,所述移位寄存器单元还包括:第二储能模块,所述第二储能模块连接第二节点,用于在第二节点悬浮时,维持第二节点的电荷。
[0015]优选地,所述第二储能模块为第一电容,第一电容的一端连接第一节点,另一端连接第二电平直流电压端。
[0016]优选地,所述输入模块,包括第一开关晶体管,所述第一开关晶体管的栅极连接扫描脉冲输入端,源极和漏极中的一个连接扫描脉冲输入端,另一个连接第一节点,导通电平为第一电平;
[0017]和/或,所述输出模块包括第二开关晶体管,所述第二开关晶体管的栅极连接第一节点,源极和漏极中的一个连接第一时钟信号端,另一个连接扫描脉冲输出端,导通电平为第一电平;
[0018]和/或,所述第一储能模块为第二电容。
[0019]优选地,所述第一复位模块包括第三开关晶体管;
[0020]所述第三开关晶体管的栅极连接复位控制端,源极和漏极中的一个连接第一节点,另一个连接第二电平直流电压端,导通电平为第一电平;和/或,
[0021]所述第二复位模块包括第四开关晶体管;
[0022]所述第四开关晶体管的栅极连接第二时钟信号端,源极和漏极中的一个连接扫描脉冲输出端,另一个连接第二电平直流电压端,导通电平为第一电平。
[0023]优选地,所述第三复位模块包括第五开关晶体管和第六开关晶体管;
[0024]所述第五开关晶体管的栅极连接第二节点,源极和漏极中的一个连接第一节点,另一个连接第二电平直流电压端,导通电平为第一电平;
[0025]所述第六开关晶体管的栅极连接第一节点,源极和漏极中的一个连接扫描脉冲输出端,另一个连接第二电平直流电压端,导通电平为第一电平;和/或,
[0026]所述第二节点控制模块,包括:
[0027]第七开关晶体管和第八开关晶体管;
[0028]所述第七开关晶体管的栅极连接第一时钟信号端,源极和漏极中的一个连接第一时钟信号端,另一个连接第二节点,导通电平为第一电平;
[0029]所述第八开关晶体管的栅极连接第一节点,源极和漏极中的一个连接第二节点,另一个连接第二电平直流电压端,导通电平为第一电平。
[0030]优选地,所述第四复位模块,包括:第九晶体管和第十晶体管;
[0031]所述第九开关晶体管的栅极连接第一控制端,源极和漏极中的一个连接第一节点,另一个连接第二电平直流电压端,导通电平为有效电平;
[0032]所述第十开关晶体管的栅极连接第一控制端,源极和漏极中的一个连接扫描脉冲输出端,另一个连接第二电平直流电压端,导通电平为有效电平。
[0033]优选地,第一电平为高电平,第二电平为低电平,第四复位模块的有效电平为高电平。
[0034]第二方面,本发明提供了一种栅极驱动电路,包括多个级联的上述任一种移位寄存器单元。
[0035]第三方面,本发明还提供了一种上述的栅极驱动电路进行驱动的方法,包括:向第一级移位寄存器单元的输入端输入起始脉冲;并向第一时钟信号端、第二时钟信号端输入对应的时钟信号使所述栅极驱动电路依次输出多个扫描脉冲;
[0036]所述方法还包括:
[0037]在各个移位寄存器单元的第一控制端输入时钟信号,使每一级移位寄存器单元的第一控制端在扫描脉冲输出端输出扫描脉冲的末段被置为第一控制端的有效电平。
[0038]本发明基于第四复位模块的设置,能够在扫描脉冲输出端输出扫描脉冲的末段,通过在第一控制端上施加第四复位模块的有效电平,使得第四复位模块将扫描脉冲的电压的幅值拉低,实现对扫描脉冲的削角。这样能够缩小栅线的近端到远端的压差,使得栅线的近端到远端的电压之间的差值减小;同样,能够使得在扫描脉冲结束时,栅线的近端对应的压差与远端对应的压差之间的差值减小,相应的由于压差所引起的跳变量AVp之间的差值也会相应的减小,从而消弱由于跳变量AVp之间的差值不同所导致的画面闪烁现象。
【附图说明】
[0039]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0040]图1是本发明一个实施例中一种移位寄存器单元的结构框图;
[0041 ]图2是本发明一个实施例中一种移位寄存器单元的电路结构图;
[0042]图3是在栅线中的移位寄存器单元之间的级连方式示意图;
[0043]图4是图2中所示的移位寄存器单元的仿真时序图;
[0044]图5是栅线的等效电路图;
[0045]图6是基于现有技术的移位寄存器单元的栅线的近端和远端的驱动电压转换示意图;
[0046]图7是基于本发明实施例提供的移位寄存器单元的栅线的近端和远端的驱动电压转换示意图。
【具体实施方式】
[0047]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0048]图1是本发明一个实施例中一种移位寄存器单元的结构框图看。参见图1,该移位寄存器单元,包括:输入模块11、输出模块102、第一储能模块103、第一复位模块104、第二复位模块105、第三复位模块106、第四复位模块108以及第二节点控制模块107;
[0049]输入模块101,连接扫描脉冲输入端INPUT和第一节点PU,用于在扫描脉冲输入端INPUT为第一电平时,将第一节点PU置为第一电平;
[0050]输出模块102,输出模块102连接第一节点PU、第一时钟信号端CLK和扫描脉冲输出端OUTPUT,适于在第一节点PU为第一电平时,将第一时钟信号CLK输入端与扫描脉冲输出端OUTPUT 导通;
[0051 ]第一储能模块103,连接第一节点PU和扫描脉冲输出端OUTPUT;用于在第一节点PU悬浮时,维持第一节点PU的电荷;
[0052]第一复位模块104,连接复位控制端RESET、第一节点PU和第二电平直流端VSS,用于在复位控制端RESET为第一电平时,将第一节点PU与第二电平直流端VSS导通;
[0053]第二复位模块105,连接第二时钟信号端CLKB、扫描脉冲输出端OUTPUT和第二电平直流端VSS,用于在第二时钟信号端CLKB为第一电平时,将扫描脉冲输出端OUTPUT与第二电平直流端VSS导通;
[0054]第三复位模块106,连接第一节点PU、第二节点PD、扫描脉冲输出端OUTPUT和第二电平直流端VSS,用于在第二节点ro为第一电平时,将第一节点PU和扫描脉冲输出端output与第二电平直流端vss导通;
[0055]第二节点控制模块107,连接第一时钟信号端CLK、第一节点PU、第二节点PD、和第二电平直流端VSS,用于在第一节点PU为第一电平时,将第二节点ro与第二电平直流端VSS导通,在第一时钟信号端CLK为第一电平时,将第一时钟信号端CLK与第二节点ro导通;
[0056]第四复位模块108,连接第一控制端CN、第一节点PU、扫描脉冲输出端OUTPUT和第二电平直流端VSS;用于在第一控制端CN为有效电平时,将第一节点和扫描脉冲输出端OUTPUT与第二电平直流端VSS导通。
[0057]应理解的是,第一时钟信号端CLK和第二时钟信号端CLKB输入的是一组对于彼此而言的一组互为反相信号的时钟信号,例如:在“正相时钟信号”处于高电平时,“反相时钟信号”处于低电平。第一控制端CN在扫描脉冲输出端OUTPUT信号输出结束前的预设时间内开始输入,以将该预设时间内扫描脉冲输出端OUTPUT输出的信号拉低。第二电平可以是低电平,第一电平相对于第二电平为高电平,有效电平高于第二电平,可以是高电平,只要能够拉低第一节点PU和扫描脉冲输出端OUTPUT的电位即可。
[0058]本发明实施例基于第四复位模块108的设置,能够在扫描脉冲输出端OUTPUT输出扫描脉冲的末段,通过在第一控制端CN上施加第四复位模块108的有效电平,使得第四复位模块108将扫描脉冲的电压的幅值拉低,实现对扫描脉冲的削角。这样能够缩小栅线的近端到远端的压差,使得栅线的近端到远端的电压之间的差值减小;同样,能够使得在扫描脉冲结束时,栅线的近端对应的压差与远端对应的压差之间的差值减小,相应的由于压差所引起的跳变量AVp之间的差值也会相应的减小,从而消弱由于跳变量AVp之间的差值不同所导致的画面闪烁现象。
[0059]作为一种更为优化的方案,该移位寄存器单元还包括:第二储能模块,第二储能模块连接第二节点,用于在第二节点悬浮时,维持第二节点的电荷。这样能够持续将第二节点维持为第一电平,从而持续的对第一节点HJ以及扫描脉冲输出端OUTPUT进行复位。
[0060]作为一种更为具体的实施例,图2是本发明一个实施例中一种移位寄存器单元的电路结构图,参见图2:
[0061]第二储能模块为第一电容Cl,第一电容Cl的一端连接第二节点PD,另一端连接第二电平直流电压端VSS。
[0062]本实施例中,输入模块101,包括第一开关晶体管Ml,第一开关晶体管Ml的栅极连接扫描脉冲输入端INPUT,漏极连接扫描脉冲输入端INPUT,源极连接第一节点PU,导通电平为第一电平。
[0063]基于此,在扫描脉冲输入端INPUT接入第一电平时,第一开关晶体管Ml中可以生成流向第一节点PU的电流,以将第一节点PU处的电位置为第一电平。由此可见,基于如图2所示的电路,第一开关晶体管Ml可以实现上述输入模块101的功能。
[0064]本实施例中,输出模块102包括第二开关晶体管M2,第二开关晶体管M2的栅极连接第一节点PU,漏极连接第一时钟信号端CLK,源极连接扫描脉冲输出端OUTPUT,导通电平为第一电平。
[0065]第一储能模块103为第二电容C2,第二电容C2的一端连接第一节点PU,另一端连接扫描脉冲输出端OUTPUT。这样在第一节点PU处于悬浮状态时,可以将第一节点PU维持为第一电平。
[0066]基于此,在第一节点PU为第一电平时,第二开关晶体管M2导通第一时钟信号端CLK和扫描脉冲输出端OUTPUT,在第一时钟信号端CLK为第一电平时,将第一节点PU处的信号输出,由此可见,基于如图2所示的电路,第二开关晶体管M2可以实现上述输出模块102的功會K。
[0067]本实施例中,第一复位模块104包括第三开关晶体管M3;
[0068]第三开关晶体管M3的栅极连接复位控制端RESET,漏极连接第一节点HJ,源极连接第二电平直流电压端VSS,导通电平为第一电平。
[0069]基于此,在复位控制端RESET为第一电平时,第三开关晶体管M3导通第一节点PU和第二电平直流电压端VSS,以拉低第一节点PU处的电位。由此可见,基于如图2所示的电路,第三开关晶体管M3可以实现上述第一复位模块104的功能。
[0070]本实施例中,第二复位模块105包括第四开关晶体管M4;
[0071]第四开关晶体管M4的栅极连接第二时钟信号端CLKB,漏极中连接扫描脉冲输出端OUTPUT,源极连接第二电平直流电压端VSS,导通电平为第一电平。
[0072]基于此,在第二时钟信号端CLKB为第一电平时,第四开关晶体管M4导通扫描脉冲输出端OUTPUT和第二电平直流电压端VSS,以拉低扫描脉冲输出端OUTPUT的电位。由此可见,基于如图2所示的电路,第四开关晶体管M4可以实现上述第二复位模块105的功能。
[0073]本实施例中,第三复位模块106包括第五开关晶体管M5和第六开关晶体管M6;
[0074]第五开关晶体管M5的栅极连接第二节点PD,漏极连接第一节点PU,源极连接第二电平直流电压端VSS,导通电平为第一电平;
[0075]第六开关晶体管M6的栅极连接第二节点PD,漏极连接扫描脉冲输出端OUTPUT,源极连接第二电平直流电压端VSS,导通电平为第一电平。
[0076]基于此,在第二节点PD为第一电平时,第五开关晶体管M5导通第一节点PU和第二电平直流电压端VSS,以拉低第一节点的电位;第六开关晶体管M6导通扫描脉冲输出端OUTPUT和第二电平直流电压端VSS,以拉低扫描脉冲输出端OUTPUT的电位。由此可见,基于如图2所示的电路,第五开关晶体管M5和第六开关晶体管M6可以实现上述第三复位模块106的功能。
[0077]本实施例中,第二节点控制模块107,包括:第七开关晶体管M7和第八开关晶体管M8;
[0078]第七开关晶体管M7的栅极连接第一时钟信号端CLK,漏极连接第一时钟信号端CLK,源极连接第二节点H),导通电平为第一电平;
[0079]第八开关晶体管M8的栅极连接第一节点PU,漏极连接第二节点PD,源极连接第二电平直流电压端VSS,导通电平为第一电平。
[0080]基于此,在第一时钟信号端CLK为第一电平时,第七开关晶体管M7中生成流向第二节点PD的电流,以将第二节点ro置为第一电平;在第一节点Pu为第一电平时或高于第一电平时,第八开关晶体管M8导通第二节点ro和第二电平直流电压端VSS,以拉第二节点ro的电位。由此可见,基于如图2所示的电路,第七开关晶体管M7和第八开关晶体管M8可以实现上述第二节点控制模块107的功能。
[0081 ]在本实施例中,第四复位模块108,包括:第九晶体管M9和第十晶体管M10;
[0082]第九开关晶体管M9的栅极连接第一控制端CN,漏极连接第一节点PU,源极连接第二电平直流电压端VSS,导通电平为有效电平;
[0083 ]第十开关晶体管Ml O的栅极连接第一控制端CN,漏极连接扫描脉冲输出端OUTPUT,源极连接第二电平直流电压端VSS,导通电平为有效电平。
[0084]基于此,在第一控制端CN为有效电平时,第九开关晶体管M9导通第一节点PU和第二电平直流电压端VSS,以拉低第一节点PU处的电位;第十开关晶体管MlO导通扫描脉冲输出端OUTPUT和第二电平直流电压端VSS,以拉低扫描脉冲输出端OUTPUT的电位。由此可见,基于如图2所示的电路,第九晶体管M9和第十晶体管MlO可以实现上述第四复位模块108的功能。
[0085]进一步地,上述的第一电平为高电平,第二电平为低电平,第四复位模块的有效电平为高电平。
[0086]高电平和低电平均指的是相对于彼此而言较高和较低的两个预设电压范围,本领域技术人员可以根据所选用的器件及所采用的电路结构对高电平和低电平的值进行设置,本发明对此不做限制。例如,在图2中,将第二电平直流电压端VSS、第一时钟信号端CLK的第二电平、第二时钟信号端CLKB的第二电平和第一控制端CN的第二电平均设置为0V,将扫描脉冲输入端INPUT的第一电平、第一时钟信号端CLK的第一电平和第二时钟信号端CLKB的第一电平设置为15V,将第一控制端CN的有效电平设置为3V。
[0087]可以理解的是,图2所示出的电路结构均是一种示例,本领域技术人员可以在实现各自功能的前提下对其中任意多个模块的电路结构进行替换,本发明对此不做限制。
[0088]需要说明的是,图2中已对每个开关晶体管的源极与漏极的连接方式进行了具体的描述,但为了适应各个电路节点第一电平、第二电平和有效电平的设置,源极与漏极的连接关系可能会相互交换,本发明对此不做限制。特别地,当晶体管具有源极与漏极对称的结构时,源极与漏极可以视为不做特别区别的两个电极。
[0089]图3是栅线基于图2中所示的移位寄存器单元之间的级连方式示意图。参见图3,在栅线中,前一个移位寄存器单元的第一时钟信号端CLK和下一个移位寄存器单元的第一时钟信号端CLK输入的时钟信号是对于彼此而言的一组互为反相信号的时钟信号,而每一个移位寄存器单元中的第一控制端CN均在该移位寄存器单元的第一时钟信号端CLK输入的第一电平向第二电平之前输入实现削角功能的有效电平(例如图2中的第一控制端CN输入的大小为3V的电平)。
[0090]图4是图2中所示的移位寄存器单元的仿真时序图,结合图4可以看出,在tl_t2的时间段内,移位寄存器单元(例如图3中的第一个移位寄存器单元)的扫描脉冲输入端INPUT输入了一个信号,该信号为一个削角后的信号,是由上一个寄存单元的扫描脉冲输出端OUTPUT输入的。此时,第二时钟信号端CLKB为高电平,以对该移位寄存器单元的扫描脉冲输出端OUTPUT的进行复位。
[0091]在tl-t2的时间段内,该移位寄存器单元内的第一开关晶体管Ml(参见图2)导通,第一节点HJ被拉高,且由于第一时钟信号端CLK为低电平,第一节点PU在第二电容Cl的作用下,稳定为高电平。
[0092]在t2_t3的时间段内,第一时钟信号端CLK为高电平,第二开关晶体管M3中生成流向扫描脉冲输出端OUTPUT的电流,使得扫描脉冲输出端OUTPUT输出高电平。同时,在第二电容C2的自举效应下,第一节点PU处的电位进一步被拉高(参见图4)。
[0093]在t2_t3的时间段内第一控制端CN输入一个3V的电平,使得第九晶体管M9和第十晶体管MlO导通,第九晶体管M9将第一节点PU处的电位拉低,第十晶体管MlO将扫描脉冲输出端OUTPUT输出的高电平拉低(参见图4),使得扫描脉冲输出端OUTPUT输出的扫描脉冲的幅值被提前拉低。
[0094]该移位寄存器单元的扫描脉冲输出端OUTPUT输出的信号作为下一个移位寄存器单元的扫描脉冲输入端INPUT的输入信号,下一个移位寄存器单元的扫描脉冲输出端OUTPUT输出的信号作为该移位寄存器单元的复位控制端RESET的信号。所以,在该移位寄存器单元的扫描脉冲输出端OUTPUT输出信号后的下一个时钟周期内,下一个移位寄存器单元的扫描脉冲输出端OUTPUT输出的信号对该移位寄存器单元进行复位,复位控制端RESET端输入的高电平将第一节点PU进行复位。
[0095]实际上,在LCD的显示屏中,栅线的等效电路图如图5所示。可以看出,栅线上存在大量的容抗和阻抗,其等效电路相当于一个RC电路。由于栅线上RC电路延迟的存在,栅线的近端与远端的扫描脉冲在变化时的压差存在差异,受栅线的负载影响较小的近端上对相应的数据线上的信号变化的差值为AVpl,受栅线的负载影响较大的远端上对相应的数据线上的信号变化的差值为AVp2,AVpl和AVp2存在较大的差异(如图6所示)。而本实施例中,由于在扫描脉冲输出端输出扫描脉冲的末端提前拉低了输出的扫描脉冲的幅值,缩小了栅线的近端和远端上的扫描脉冲变化的压差,从而减小了栅线的近端和远端上压差的变化对数据线上的信号的影响。解决了由于栅线负载的影响,栅线的近端与远端出现闪烁现象,影响显示的画面质量的问题。
[0096]具体地,图6是基于现有技术的移位寄存器单元的栅线的近端和远端的驱动电压转换示意图。参见图6,在近端,栅线上的电压会由Vgh下降为VGL,此时压差AVg1 = Va-VGH;在远端,受RC电路延迟的影响,栅线的初始电压为VGH’,则在电压转换时,远端处的压差AVg2=Vgl-Vgh'。假设此时在近端和远端,由于Δ Vgi^P Δ Vg2导致的数据电压的变化值分别为ΛVp I和ΛVp2,则Δ Vgi^P Δ Vg2的差值Vgh-Vgh ’较大的情况下,ΛVp I和ΛVp2的差值也会比较大(数据电压上电压的变化量与栅线上电压的变化量呈正比),从而造成显示时的闪烁现象,影响显示质量。
[0097]图7是基于本发明实施例提供的移位寄存器单元的栅线的近端和远端的驱动电压转换示意图。参见图7,扫描脉冲削角之后的电压为降为VS,远端的电压为VS’,由于VS小于Vgh,则VS与VS,之间的差值会小于Vch与Vch,之间的差值(在栅线的电阻一定的情况下,由于栅线的电阻导致的电压的压差与向栅线输出的电压呈正比);相应的,在电压转换时近端对应的压差Δ Vg3与近端对应的压差Δ Vg4之间的差值VS-VS’也会比较小,相应的此时在近端的数据电压的变化量AVp3和AVp4之间的差值也会比较小,这样就能够很好的消弱栅线的近端与远端出现的闪烁现象。
[0098]可以看出,本发明实施例基于第四复位模块的设置,能够在扫描脉冲输出端输出扫描脉冲的末段,通过在第一控制端上施加第四复位模块的有效电平,使得第四复位模块将扫描脉冲的电压的幅值拉低,实现对扫描脉冲的削角。这样能够缩小栅线的近端到远端的压差,使得栅线的近端到远端的电压之间的差值减小;这样能够使得在扫描脉冲结束时,栅线的近端对应的压差与远端对应的压差之间的差值减小,相应的由于压差所引起的跳变量AVp之间的差值也会相应的减小,从而消弱由于跳变量AVp之间的差值不同所导致的画面闪烁现象。
[0099]基于同样的发明构思,本发明实施例还提供一种栅极驱动电路,该栅极驱动电路包括多个级联的上述至少一个移位寄存器单元。
[0100]本实施例提供的栅极驱动电路,在每一移位寄存器单元输出端输出扫描脉冲的末段拉低输出的电平,从而降低近端和远端的栅线的驱动电压跳转的差值,降低了闪烁现象,提高显示质量。
[0101]当然,基于本实施例提供的栅极驱动电路,包括基底和通过成膜工艺形成在所述基底上的上述栅极驱动电路形成的显示基板,由于降低了栅线的近端和远端的扫描脉冲变化的差值,从而解决了降低GOA电路中由于栅线负载的影响,栅线近端与远端出现闪烁现象,影响显示的画面质量的问题。该显示装置,包括上述任意一种栅极驱动电路。需要说明的是,该显示装置可以为:显示面板、电子纸、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0102]另一方面,基于上述的栅极驱动电路,本实施例还提供了一种栅极驱动电路进行驱动的方法,包括:向第一级移位寄存器单元的输入端输入起始脉冲;并向第一时钟信号端、第二时钟信号端输入对应的时钟信号使所述栅极驱动电路依次输出多个扫描脉冲;
[0103]该方法还包括:
[0104]在各个移位寄存器单元的第一控制端输入时钟信号,使每一级移位寄存器单元的第一控制端在扫描脉冲输出端输出扫描脉冲的末段被置为有效电平。
[0105]参见图2、图3和图4可知,本实施例中,起始脉冲可以是上一级的一维寄存单元的扫描脉冲输出端输出的脉冲信号,也可以是自定义的初始脉冲,只要能在t l_t2的时间段内将第一节点置为高电平即可。
[0106]第一时钟信号端和第二时钟信号端输入的是两个相对彼此在任意时刻具有相反的脉冲信号的信号。第一控制端输入的脉冲信号的大小根据实际电路而定。
[0107]可以看出,本发明实施例提供的栅极驱动电路进行驱动的方法中,能够在扫描脉冲输出端输出扫描脉冲的末段,通过在第一控制端上施加第四复位模块的有效电平,使得第四复位模块将扫描脉冲的电压的幅值拉低,实现对扫描脉冲的削角。这样能够缩小栅线的近端到远端的压差,使得栅线的近端到远端的电压之间的差值减小;这样能够使得在扫描脉冲结束时,栅线的近端对应的压差与远端对应的压差之间的差值减小,相应的由于压差所引起的跳变量AVp之间的差值也会相应的减小,从而消弱由于跳变量AVp之间的差值不同所导致的画面闪烁现象。
[0108]在本发明的描述中需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
[0109]本发明的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
[0110]类似地,应当理解,为了精简本发明公开并帮助理解各个发明方面中的一个或多个,在上面对本发明的示例性实施例的描述中,本发明的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该公开的方法解释呈反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如权利要求书所反映的那样,发明方面在于少于前面公开的单个实施例的所有特征。因此,遵循【具体实施方式】的权利要求书由此明确地并入该【具体实施方式】,其中每个权利要求本身都作为本发明的单独实施例。
[0111]应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
[0112]以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【主权项】
1.一种移位寄存器单元,其特征在于,包括:输入模块、输出模块、第一储能模块、第一复位模块、第二复位模块、第三复位模块、第四复位模块以及第二节点控制模块; 输入模块,连接扫描脉冲输入端和第一节点,用于在扫描脉冲输入端为第一电平时,将所述第一节点位置第一电平; 输出模块,所述输出模块连接第一节点、第一时钟信号端和扫描脉冲输出端,适于在所述第一节点为第一电平时,将所述第一时钟信号输入端与所述扫描脉冲输出端导通; 第一储能模块,连接第一节点和扫描脉冲输出端;用于在第一节点悬浮时,维持第一节点的电荷; 第一复位模块,连接复位控制端、第一节点和第二电平直流端,用于在复位控制端为第一电平时,将所述第一节点与第二电平直流端导通; 第二复位模块,连接第二时钟信号端、扫描脉冲输出端和第二电平直流端,用于在第二时钟信号端为第一电平时,将所述扫描脉冲输出端与第二电平直流端导通;第三复位模块,连接第一节点、第二节点、扫描脉冲输出端和第二电平直流端,用于在第二节点为第一电平时,将所述第一节点和所述扫描脉冲输出端与第二电平直流端导通;第二节点控制模块,连接第一时钟信号端、第一节点、第二节点、和第二电平直流端,用于在第一节点为第一电平时,将第二节点与第二电平直流端导通,在第一时钟信号端为第一电平时,将第一时钟信号端与第二节点导通; 第四复位模块,连接第一控制端、第一节点、扫描脉冲输出端和第二电平直流端;用于在第一控制端为第四复位模块的有效电平时,将第一节点和扫描脉冲输出端与第二电平直流端导通。2.根据权利要求1所述的移位寄存器单元,其特征在于,还包括:第二储能模块,所述第二储能模块连接第二节点,用于在第二节点悬浮时,维持第二节点的电荷。3.根据权利要求2所述的移位寄存器单元,其特征在于,所述第二储能模块为第一电容,第一电容的一端连接第二节点,另一端连接第二电平直流电压端。4.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块,包括第一开关晶体管,所述第一开关晶体管的栅极连接扫描脉冲输入端,源极和漏极中的一个连接扫描脉冲输入端,另一个连接第一节点,导通电平为第一电平; 和/或,所述输出模块包括第二开关晶体管,所述第二开关晶体管的栅极连接第一节点,源极和漏极中的一个连接第一时钟信号端,另一个连接扫描脉冲输出端,导通电平为第一电平; 和/或,所述第一储能模块为第二电容。5.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一复位模块包括第三开关晶体管; 所述第三开关晶体管的栅极连接复位控制端,源极和漏极中的一个连接第一节点,另一个连接第二电平直流电压端,导通电平为第一电平;和/或, 所述第二复位模块包括第四开关晶体管; 所述第四开关晶体管的栅极连接第二时钟信号端,源极和漏极中的一个连接扫描脉冲输出端,另一个连接第二电平直流电压端,导通电平为第一电平。6.根据权利要求1所述的移位寄存器单元,其特征在于,所述第三复位模块包括第五开关晶体管和第六开关晶体管; 所述第五开关晶体管的栅极连接第二节点,源极和漏极中的一个连接第一节点,另一个连接第二电平直流电压端,导通电平为第一电平; 所述第六开关晶体管的栅极连接第一节点,源极和漏极中的一个连接扫描脉冲输出端,另一个连接第二电平直流电压端,导通电平为第一电平;和/或, 所述第二节点控制模块,包括: 第七开关晶体管和第八开关晶体管; 所述第七开关晶体管的栅极连接第一时钟信号端,源极和漏极中的一个连接第一时钟信号端,另一个连接第二节点,导通电平为第一电平; 所述第八开关晶体管的栅极连接第一节点,源极和漏极中的一个连接第二节点,另一个连接第二电平直流电压端,导通电平为第一电平。7.根据权利要求1所述的移位寄存器单元,其特征在于,所述第四复位模块,包括:第九晶体管和第十晶体管; 所述第九开关晶体管的栅极连接第一控制端,源极和漏极中的一个连接第一节点,另一个连接第二电平直流电压端,导通电平为有效电平; 所述第十开关晶体管的栅极连接第一控制端,源极和漏极中的一个连接扫描脉冲输出端,另一个连接第二电平直流电压端,导通电平为有效电平。8.根据权利要求1所述的移位寄存器单元,其特征在于,包括: 第一电平为高电平,第二电平为低电平,第四复位模块的有效电平为高电平。9.一种栅极驱动电路,其特征在于,包括多个级联的移位寄存器单元;所述移位寄存器单元为如权利要求1-8任一项所述的移位寄存器单元。10.一种对如权利要求9所述的栅极驱动电路进行驱动的方法,其特征在于,包括:向第一级移位寄存器单元的输入端输入起始脉冲;并向第一时钟信号端、第二时钟信号端输入对应的时钟信号使所述栅极驱动电路依次输出多个扫描脉冲; 所述方法还包括: 在各个移位寄存器单元的第一控制端输入时钟信号,使每一级移位寄存器单元的第一控制端在扫描脉冲输出端输出扫描脉冲的末段被置为第一控制端的有效电平。
【文档编号】G11C19/28GK105895045SQ201610408939
【公开日】2016年8月24日
【申请日】2016年6月12日
【发明人】冯思林, 李红敏
【申请人】京东方科技集团股份有限公司, 合肥京东方光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1