半导体装置及其制造方法、电路基板以及电子设备的制作方法

文档序号:6836356阅读:116来源:国知局
专利名称:半导体装置及其制造方法、电路基板以及电子设备的制作方法
技术领域
本发明涉及半导体装置及其制造方法、电路基板以及电子设备,尤其涉及能形成多个外部端子的半导体装置及其制造方法、搭载该半导体装置的电路基板以及具备该半导体装置的电子设备。
背景技术
要以高密度安装半导体装置,最好不对半导体芯片进行封装而以原状态进行裸片式安装。但是,在裸片式安装中,由于对半导体芯片的保护不充分,因此很难对其进行操作。所以,人们提出了使用CSP(Chip SizePackage)的半导体装置,特别是近年来,开发出了从晶片划片(切断)后直接以该状态作为半导体装置的晶片级CSP。在该晶片级CSP中,在形成有微小的晶体管等的硅晶片的表面形成树脂层或者配线,并通过切断成一个一个的半导体装置,从而制造半导体装置。
以往的适用晶片级CSP的半导体装置的制造方法中,在硅晶片的表面形成树脂层时,不在划片的部分形成树脂层,从而防止半导体装置端部出现缺口以及树脂层剥落(例如,参照专利文献1)。
国际公开第01/071805号单行本(图1、图14)但是,以往的适用晶片级CSP的半导体装置的制造方法中(例如,参照专利文献1),在半导体元件的中心附近形成有树脂层和外部端子,且从形成于半导体元件的外周部的电极延伸电极而连接到该外部端子。此时,由于仅在树脂层的表面形成配线,因此能够形成配线以及外部端子的部分的面积很小,很难形成多个外部端子,且很难实现配线以及外部端子的高密度化,而这些成为了问题点。

发明内容
本发明鉴于以上的事实,其目的在于提供一种能够高密度地形成配线以及外部端子的半导体装置及其制造方法,搭载该半导体装置的电路基板以及具备该半导体装置的电子设备。
本发明的半导体装置,在具备多个电极的半导体元件上,形成有多个树脂层、与电极进行电连接的多个配线、以及电连接到该配线的多个外部端子,其特征是在多个配线中,其一部分的第一配线形成于一个树脂层或者叠层了的多个树脂层的底面;且在多个配线中,除该一部分之外的第二配线形成于一个树脂层或者叠层了的多个树脂层的表面。
在多个配线中,其一部分的第一配线形成于一个树脂层或者叠层了的多个树脂层的底面,且除了这一部分的第二配线形成于一个树脂层或者叠层了的多个树脂层的表面,因此,扩宽了能够形成配线的面积,从而可以形成多个配线以及外部端子。另外,由于能够以立体式交叉形状形成,因此能够以高密度形成外部端子。
另外关于本发明的半导体装置,在所述的多个电极之中,在未与第一配线连接的电极的表面上,形成有与第一配线相同材料的金属膜。
通过在未与第一配线连接的电极的表面上,形成有与第一配线相同材料的金属膜,可以防止这些电极的氧化和腐蚀。
另外关于本发明的半导体装置,所述的第一配线,连接到多个外部端子中的至少位于半导体元件的最外周部侧的外部端子。
半导体元件的外周部附近,由热应力等而受到很大的应力。因此,通过使比较难断线的第一配线连接到多个外部端子中的至少位于半导体元件的最外周部侧的外部端子,可以防止断线。
另外关于本发明的半导体装置,所述的半导体装置采用的封装方式是芯片尺寸封装方式。
在所述的半导体装置采用芯片尺寸封装方式(CSP)的情况下,形成所述结构的配线,则可以实现配线以及外部端子的高密度化。
另外关于本发明的半导体装置,所述外部端子是由软钎球构成。
芯片尺寸封装的半导体装置,作为外部端子多使用软钎球。根据所述的结构的配线,可以高密度地形成由该软钎球构成的外部端子。
另外关于本发明的半导体装置,在所述的一个树脂层或者叠层了的多个树脂层中形成有通孔。
由于在所述的一个树脂层或者叠层了的多个树脂层中形成有通孔,因此可以很容易地将在一个树脂层或者叠层了的多个树脂层的底面形成的第一配线连接到外部端子,从而提高了连接可靠性。
另外关于本发明的半导体装置,通过对由硅晶片构成的半导体元件的集合体经划片而进行切断,制造该半导体装置。
例如,通过对形成有微小晶体管等的硅晶片经划片而进行切断,从而制造了半导体装置,因此可以由一片硅晶片获得多个半导体装置。
另外关于本发明的半导体装置,在所述的多个树脂层中,至少一个树脂层以避开半导体元件的集合体的经划片而切断的部分的方式形成。
由于至少一个树脂层以避开半导体元件的集合体的经划片而切断的部分的方式形成,因此可以防止半导体装置的端部产生缺口以及树脂层剥落。
另外关于本发明的半导体装置,至少一个树脂层在形成有电极的部分形成。
例如,如果所述的一个树脂层或者叠层了的多个树脂层,在形成有电极的部分形成,则形成外部端子的区域就会扩宽,从而可以形成多个外部端子。
本发明的半导体装置的制造方法,在具备多个电极的半导体元件上,形成与电极进行电连接的多个配线、和电连接到该配线的多个外部端子,其特征是在多个配线中,形成其一部分的第一配线之后,在该第一配线的表面形成至少一个树脂层或者叠层了的多个树脂层,且在多个配线中,将除该一部分之外的第二配线形成于一个树脂层或者叠层了的多个树脂层的表面。
关于如上的本发明制造方法,在多个配线中,形成其一部分的第一配线之后,在该第一配线的表面形成至少一个树脂层或者叠层了的多个树脂层,且在多个配线中,将除该一部分之外的第二配线形成于一个树脂层或者叠层了的多个树脂层的表面,因此,能够形成配线的部分的面积扩大到树脂层的两面,从而可以形成多个配线以及外部端子。另外,由于能够以立体式交叉形状形成,因此能够以高密度形成外部端子。
另外关于本发明的半导体装置的制造方法,在所述的多个电极之中,在未与第一配线连接的电极的表面上,形成与第一配线相同材料的金属膜。
通过在未与第一配线连接的电极的表面上,形成与第一配线相同材料的金属膜,可以防止这些电极的氧化和腐蚀。
另外关于本发明的半导体装置的制造方法,将所述的第一配线连接到多个外部端子中的至少位于半导体元件的最外周部侧的外部端子。
半导体元件的外周部附近由热应力等而会受到很大的应力。因此,通过将比较难断线的第一配线连接到多个外部端子中的至少位于半导体元件的最外周部侧的外部端子,可以防止断线。
另外关于本发明的半导体装置的制造方法,所述的半导体装置采用芯片尺寸封装方式进行封装。
在所述的半导体装置采用芯片尺寸封装方式(CSP)的情况下,形成所述结构的配线,则可以实现配线以及外部端子的高密度化。
另外关于本发明的半导体装置的制造方法,所述外部端子是由软钎球构成。
芯片尺寸封装的半导体装置,作为外部端子多使用软钎球。通过形成具有所述的结构的配线,可以高密度地形成由该软钎球构成的外部端子。
另外关于本发明的半导体装置的制造方法,在所述的一个树脂层或者叠层了的多个树脂层中形成通孔。
由于在所述的一个树脂层或者叠层了的多个树脂层中形成了通孔,因此可以很容易地将在一个树脂层或者叠层了的多个树脂层的底面形成的第一配线连接到外部端子,从而提高了连接可靠性。
另外关于本发明的半导体装置的制造方法,通过对由硅晶片构成的半导体元件的集合体经划片而进行切断,制造该半导体装置。
例如,通过对形成有微小晶体管等的硅晶片经划片而进行切断,从而制造了半导体装置,因此可以由一片硅晶片获得多个半导体装置。
另外关于本发明的半导体装置的制造方法,在所述的多个树脂层中,至少一个树脂层以避开半导体元件的集合体的经划片而切断的部分的方式形成。
由于至少一个树脂层以避开半导体元件的集合体的经划片而切断的部分的方式形成,因此可以防止半导体装置的端部产生缺口以及树脂层剥落。
另外关于本发明的半导体装置的制造方法,至少将一个树脂层在形成有电极的部分形成。
例如,如果所述的一个树脂层或者叠层了的多个树脂层,在形成有电极的部分形成,则形成外部端子的区域就会扩宽,从而可以形成多个外部端子。
本发明的电路基板,其特征是搭载有所述的任何一个半导体装置。
由于该电路基板搭载有所述的任何一个半导体装置,且在该半导体装置上以高密度形成有外部端子,因此可以实现电路基板的小型化以及高性能化。
本发明的电子设备,其特征是搭载有所述的任何一个半导体装置。
由于该电子设备上搭载有所述的任何一个半导体装置,因此可以实现电路设备的小型化以及高性能化。


图1是表示本发明的本实施方式1的半导体装置的俯视图以及纵截面图。
图2是表示作为半导体元件的集合体的硅晶片的俯视图。
图3是表示本实施方式2的半导体装置的制造方法的部分俯视图以及部分纵截面图。
图4是表示图3的制造工序的后续工序的部分俯视图以及部分纵截面图。
图5是表示图4的制造工序的后续工序的部分俯视图以及部分纵截面图。
图6是表示本发明的实施方式3的电路基板的实例的立体示意图。
图7是表示本发明的实施方式3的电子设备的实例的图。
图中1-半导体装置,2-半导体元件,3-第一树脂层,4-配线,4a-第一配线,4b-第二配线,5-第二树脂层,6-第三树脂层,7-外部端子,8-钝化膜,9-电极,10-第一陆地,11-硅晶片,14-第一通孔,15-第二通孔,17-第二陆地,100-电路基板,200-笔记本型个人电脑,300-携带电话。
具体实施例方式
(本实施方式1)图1是表示本发明的本实施方式1的半导体装置的俯视图以及纵截面图。图1(a)和图1(b)表示了半导体装置1的侧面附近的一部分,更具体地说,是图1(c)的斜线部所示的部分。半导体装置1的其它部分是使图1(a)所示的结构大致对称地形成。另外,在图1(a)中,以一部分透明的方式显示。另外图1(b)是图1(a)的沿b-b线的纵截面图。
本实施方式1的半导体装置1主要具有以下结构在半导体元件2的一方的面,形成有第一树脂层3、配线4、第二树脂层5、第三树脂层6、外部端子7。
另外,在多个配线4中,其一部分构成形成于第一树脂层3的半导体元件2侧的面上的第一配线4a,且除这一部分之外的其他配线构成形成于第一树脂层3的外部端子7侧的面的第二配线4b。另外,在半导体元件2的一方的表面上形成有由绝缘体构成的钝化膜8以及电极9,且第一配线4a形成于钝化膜8的表面。
设置有多个电极9和配线4,且构成电连接的状态。另外,在各个配线4上设置有与配线4电连接的外部端子7,其结果电极9和外部端子7处于导通的状态。
另外,在本实施方式1中,为了加固外部端子7的底部而设置了第三树脂层6,但也没必要一定设置。
通过对硅晶片的前处理,半导体元件2形成了多个如微小的晶体管。而且,在硅晶片上形成第一树脂层3、外部端子7等之后,通过对硅晶片以划片的方式切断,制造一个一个的半导体装置1。由此,对硅晶片划片后即成为半导体装置的元件,就是被称为晶片级CSP的元件。该晶片级CSP是被称为CSP(chip·size·package,即,芯片尺寸封装)的封装方法的一种,它比以往的CSP实现了更加小型化。另外,在本实施方式1中,作为半导体元件2使用硅(主要是单晶),但也可以使用如镓等其他半导体材料。
在上述的半导体装置2的一方的面,形成有薄的钝化膜8和由铝等构成的电极9,且在钝化膜8的表面上形成有第一配线4a以及第一树脂层3。在本实施方式1中,多个电极9位于半导体元件2的外周部,且第一树脂层3还形成于电极9形成的部分之上。通过形成第一树脂层3,可扩宽形成外部端子7的区域,从而能够形成多个外部端子7。另外,第一树脂层3还形成于半导体元件2的最外侧的外周部。在这里,作为第一树脂层3的材料,可使用聚酰亚胺树脂、硅改性聚酰亚胺树脂、环氧树脂、硅改性环氧树脂、酚醛系树脂、丙烯酸树脂、苯并环丁烯(BCB、BenzoCycloButene)、聚苯并噁唑(PBO、PolyBenzOxazole)等。
如上所述,配线4的一部分构成第一配线部4a,而除该部分的其他配线构成第二配线板4b。第一配线4a连接到多个电极9中的一部分,并形成于第一树脂层3的半导体元件2侧的面。另外,第二布线4b连接在未与第一布线4a连接的电极9上,形成于第一树脂层3的外部端子7侧的面上。第二配线4b经由形成于第一树脂层3的电极9的第二通孔(将在本实施方式2中详述)连接到电极9,并从第二通孔提升至第一树脂层3的外部端子7侧的面。另外,在第一配线4a的与电极9接触的部分的另一端,形成有用于连接外部端子7和第一配线4a的第一陆地(land)10(将在本实施方式2中详述)。
例如,如果将配线4全部形成于第一树脂层3的外部端子7侧的面,则能够形成配线4的部分的面积就会减少,且由于无法立体交叉配线4,因此无法高密度地形成配线4和外部端子7。因此,在本实施方式1中,通过在第一树脂层3的两面形成配线4,实现了配线4以及外部端子7的高密度化。
第一配线4a,例如通过叠层多个由钛·钨合金构成的层和由铜构成的层而形成。另外,第二配线4b也以与第一配线4a大致相同地形成,但最好进行如镀铜等。
另外,在本实施方式1中,在第一配线4a和第二配线4b之间形成有第一树脂层3,但是也可以形成叠层的多个树脂层使夹持其它构件。
另外,在本实施方式1中,将第一配线4a形成在钝化膜8的表面上,但也可以例如在第一配线4a和半导体元件2之间,再形成另外的树脂层。
在形成有第一配线4a、第一树脂层3、第二配线4b的半导体元件2的表面,形成有第二树脂层5。但是,在半导体元件2的最外侧的外周部、和上述的第一陆地10以及第二配线4b的形成有外部端子7的部分(第二陆地,将在本实施方式2中详述),没有形成第二树脂层5。在半导体元件2的最外侧的外周部不形成第一树脂层3以及第二树脂层5,是为了在通过划片从硅晶片切断半导体元件2时,避开通过划片而切断的部分,从而防止半导体装置1的端部产生缺口和树脂层剥落。另外,第二树脂层5可以使用与第一树脂层3相同的材料,也可以使用与第一树脂层3不同的材料。
第一陆地10以及第二陆地(将在本实施方式2中详述)上,形成有由软钎球构成的外部端子7。该外部端子7使用于将半导体装置1连接到电路基板等,并通过例如不含铅的无铅软钎焊形成。
而且,在第二树脂层5的表面以及侧面上,还可以形成第三树脂层6。第三树脂层6主要形成为用来加固外部端子7的底部,使外部端子7的周边部分构成隆起形状。另外,第三树脂层6以露出外部端子7的一部分的方式形成。该第三树脂层6的材料可以使用与第一树脂层3相同的材料,也可以使用与第一树脂层3不同的材料。
在这里,第一树脂层3、第二树脂层5、第三树脂层6最好以该顺序形成为低弹性。这样,通过从半导体元件2侧向外部端子7侧形成低弹性的树脂层,可以有效缓解由热应力施加到外部端子7的应力等。
在本实施方式1中,在多个配线4中,其一部分的第一配线4a形成于第一树脂层3的底面,且在多个配线4中,除该一部分之外的第二配线4b形成于第一树脂层3的表面,因此能够形成配线4的部分的面积扩宽了,且可以形成多个配线4以及外部端子7。
另外,由于第一配线4a形成于钝化膜8的表面,没有台阶高差,因此可实现致密的配线。
(本实施方式2)
图2是表示作为半导体元件2的集合体的硅晶片的俯视图。在如下图3~图5所示的半导体装置的制造工序结束后,通过划片切断硅晶片11而完成各个半导体装置1。在图3~图5中,表示图2的斜线部分的一个半导体元件2的侧面附近的一部分。另外,在半导体装置1的其它部分也同样进行图3~图5所示的处理。
图3、图4、图5是表示本发明的本实施方式2的半导体装置的制造方法的部分俯视图以及部分纵截面图。另外,在本本实施方式2的制造方法中,是制造本实施方式1的半导体装置的制造方法,且在图3、图4以及图5的俯视图中,都与图1(a)一样,透明显示了第二树脂层5、第三树脂层6等。
首先,通过前处理,在形成有多个微小晶体管等的硅晶片上,形成钝化膜8和电极9(图3(a1))。在这里,图3(a2)是图3(a1)的沿c-c线的纵截面图。钝化膜8在半导体元件2的单侧表面的电极9以外的部分形成。另外,电极9在半导体元件2的外周部形成。
另外,以能够连接到半导体元件2上的电极9的一部分的方式,形成第一配线4a(图3(b1))。在这里,图3(b2)是图3(b1)的沿d-d线的纵截面图。此时,第一配线4a的与电极9连接的部分的另一端,最好以多少膨胀的形状形成。另外,在进行图3(b1)的工序时,还可以在没有连接第一配线4a的电极9的表面,同时形成用于防止氧化或者腐蚀的金属膜。该金属膜可以使用与第一配线4a相同的材料。另外,第一配线4a最好连接半导体元件2的外周部附近的外部端子7和电极9。这是因为由热应力作用等而使半导体元件2的外周部承受大的应力,则容易产生配线4的外部端子7和连接部分的断线,但是通过如后所述的一样形成第一陆地,可以缓解应力而使与外部端子7之间的连接部分的断线不容易产生。在本本实施方式2中,如图3(b1)等所示,位于半导体元件2的最外周部侧的外部端子7、以及其紧接着的一个内侧的外部端子7,与第一配线4a进行了连接,但是,最好至少使位于半导体元件2的最外周部侧的外部端子7,与第一配线4a进行连接。
第一配线4a可通过以下方式形成,即,例如在钝化膜8的表面的全面通过喷溅方式形成钛·钨合金层和铜层之后,以规定形状涂敷抗蚀膜(图中未示出),再进行蚀刻而仅留下第一配线4a的部分,最后剥离抗蚀膜。
接着,在图3(b1)所示的工序中,在形成有第一配线4a的钝化膜8的表面,形成第一树脂层3(图4(c1))。此时,将该第一树脂层3还形成于第一配线4a和电极9的部分。通过将第一树脂层3形成于电极9的部分,可以扩大外部端子7的形成区域,从而能形成多个外部端子7。另外,不将第一树脂层3形成于半导体元件3的最外侧的外周部。另外,还可以以避开电极9的一部分的方式形成第一树脂层3。
在这里,图4(c2)是图4(c1)的沿e-e线以及f-f线的纵截面图。第一树脂层3的、第一配线4a的连接到电极9的部分的另一端,形成有第一通孔14。另外,第一树脂层3的、未连接第一配线4a的电极9的上面的部分,形成有第二通孔15。
此后,在第一树脂层3的表面,以连接到未连接第一配线层4a的电极9上的方式,形成第二配线4b,而且,在第一通孔14的部分形成第一陆地10(图4(d1))。此时,将第二配线4b的连接电极9的部分的另一端,以膨胀形状形成,而该部分会成为形成外部端子7的第二陆地17。另外第二配线4b经由第二通孔15连接到电极9。另外,图4(d2)是图4(d1)的沿g-g线以及h-h线的纵截面图。
在这里,第二配线4b也与第一配线4a相同地形成,例如,在钛·钨合金层和铜层上,再进行镀铜。另外,第一陆地10例如可以与第二配线4b相同地形成。
然后,在第一树脂层3和第二配线4b的表面,形成第二树脂层5(图4(e1))。此时,在半导体元件2的最外侧的外周部、和第一陆地10以及第二陆地17的部分,不形成第二树脂层5(参照图4(e2))。另外,图4(e2)是图4(e1)的沿i-i线以及j-j线的纵截面图。还可以扩大第二树脂层5的、第一陆地10的部分的、未形成第二树脂层5的部分,从而提高外部端子7的连接可靠性。
接着,在第一陆地10以及第二陆地17的部分,形成由软钎球构成的外部端子7(图5(f1))。该外部端子7由例如无铅软钎料构成,且通过软钎球的复制、糊印刷、镀敷等形成。另外,图5(f2)是图5(f1)的沿k-k线的纵截面图。
然后,在第二树脂层5的表面和侧面,形成第三树脂层6(图(g1))。另外,图5(g2)是图5(g1)的沿l-l线的纵截面图。此时,第三树脂层6以露出外部端子7的一部分的方式形成。另外,不一定非要形成第三树脂层6。
最后,将处理至图5(f1)或者图5(g1)工序后的硅晶片,通过划片进行切断,完成一个一个的半导体装置1的制作。另外,在所述的制造工序中,由于在作为半导体元件2的集合体的硅晶片的进行划片操作的部分上未形成第一树脂层3以及第二树脂层5,使这些树脂层不被切断,从而可以防止半导体元件2的端部产生缺口或者树脂层剥离。
关于本发明的本实施方式2,在多个配线4中,形成其一部分的第一配线4a之后,在该第一配线4a的表面形成第一树脂层3,且在多个配线4中,将除该一部分之外的第二配线4b形成于第一树脂层3的表面,因此,能够形成配线4的部分的面积扩大到第一树脂层3的两面,从而可以形成多个配线4以及外部端子7。另外,由于能够以立体式交叉形状形成,因此能够以高密度形成外部端子7。
(实施方式3)图6是表示本发明的实施方式3的电路基板的实例的立体示意图。图6所示的电路基板100搭载了本实施方式1的半导体装置1。电路基板100由玻璃环氧基板等构成,且预先形成有铜等的配线图案。该电路基板100,通过连接半导体装置1的外部端子7,处于电导通的状态,从而可以进行所需的处理(例如数据处理)。
图7是表示本发明的实施方式3的电子设备的实例的图。图7所示的电子设备具备本实施方式1的半导体装置1。图7(a)表示了将半导体装置1适用于笔记本型个人电脑200的实例;图7(b)表示了将半导体装置1适用于携带电话300的实例。另外,在本实施方式1所示的半导体装置1以及在本实施方式2的制造方法中所示的半导体装置1,还可以使用于其他家电制品等。
权利要求
1.一种半导体装置,在具备多个电极的半导体元件上,形成有多个树脂层、与所述电极电连接的多个配线、以及与该配线电连接的多个外部端子,其特征是在所述多个配线中,其一部分的第一配线形成于一个树脂层或者叠层了的多个树脂层的底面;在所述多个配线中,除所述一部分之外的第二配线形成于一个树脂层或者叠层了的多个树脂层的表面。
2.如权利要求1所述的半导体装置,其特征是在所述多个电极中,在未与所述第一配线连接的电极的表面上,形成有与所述第一配线相同材料的金属膜。
3.如权利要求1或者2所述的半导体装置,其特征是所述第一配线,连接到多个外部端子中的至少位于所述半导体元件的最外周部侧的外部端子。
4.如权利要求1~3中任何一项所述的半导体装置,其特征是所述半导体装置采用的封装方式是芯片尺寸封装方式。
5.如权利要求1~4中任何一项所述的半导体装置,其特征是所述外部端子是由软钎球构成。
6.如权利要求1~5中任何一项所述的半导体装置,其特征是在所述一个树脂层或者叠层了的多个树脂层中形成有通孔。
7.如权利要求1~6中任何一项所述的半导体装置,其特征是该半导体装置,是通过划片对由硅晶片构成的半导体元件的集合体进行切断而制造。
8.如权利要求7所述的半导体装置,其特征是在所述多个树脂层中,至少一个树脂层以避开所述集合体的经划片而切断的部分的方式形成。
9.如权利要求1~8中任何一项所述的半导体装置,其特征是至少一个树脂层在形成有所述电极的部分形成。
10.一种半导体装置的制造方法,在具备多个电极的半导体元件上,形成多个树脂层、与所述电极电连接的多个配线以及与该配线电连接的多个外部端子,其特征是在所述多个配线中,在形成其一部分的第一配线之后,在该第一配线的表面形成至少一个树脂层或者叠层了的多个树脂层,且在所述多个配线中,将除所述一部分之外的第二配线形成于所述一个树脂层或者叠层了的多个树脂层的表面。
11.如权利要求10所述的半导体装置的制造方法,其特征是在所述多个电极中,在未与所述第一配线连接的电极的表面上,形成与所述第一配线相同材料的金属膜。
12.如权利要求10或者11所述的半导体装置的制造方法,其特征是将所述第一配线连接到所述多个外部端子中的至少位于所述半导体元件的最外周部侧的外部端子。
13.如权利要求10~12中任何一项所述的半导体装置的制造方法,其特征是所述半导体装置采用芯片尺寸封装方式进行封装。
14.如权利要求10~13中任何一项所述的半导体装置的制造方法,其特征是所述外部端子由软钎球构成。
15.如权利要求10~14中任何一项所述的半导体装置的制造方法,其特征是在所述的一个树脂层或者叠层了的多个树脂层中形成通孔。
16.如权利要求10~15中任何一项所述的半导体装置的制造方法,其特征是所述半导体装置,是通过划片对由硅晶片构成的半导体元件的集合体进行切断而制造。
17.如权利要求16所述的半导体装置的制造方法,其特征是在所述多个树脂层中,至少一个树脂层以避开所述集合体的经划片而切断的部分的方式形成。
18.如权利要求10~17中任何一项所述的半导体装置的制造方法,其特征是至少一个树脂层在形成有所述电极的部分形成。
19.一种电路基板,其特征是搭载有权利要求1~9中任一项所述半导体装置。
20.一种电子设备,其特征是搭载有权利要求1~9中任一项所述的半导体装置。
全文摘要
一种半导体装置(1),在具备多个电极(9)的半导体元件(2)上,形成有多个树脂层、与电极(9)进行电连接的多个配线(4)、以及电连接到该配线(4)的多个外部端子(7),其特征是,在多个配线(4)中,其一部分的第一配线(4a)形成于一个树脂层(第一树脂层3)或者叠层了的多个树脂层的底面,且在多个配线(4)中,除该一部分之外的第二配线(4b)形成于一个树脂层(第一树脂层3)或者叠层了的多个树脂层的表面。由此,本发明提供一种能够高密度地形成配线以及外部端子的半导体装置及其制造方法、搭载该半导体装置的电路基板以及具备该半导体装置的电子设备。
文档编号H01L23/28GK1630071SQ200410104968
公开日2005年6月22日 申请日期2004年12月15日 优先权日2003年12月17日
发明者伊东春树 申请人:精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1