Ltps阵列基板及其制造方法_2

文档序号:9275619阅读:来源:国知局
子体对第一区域Q1以及第二区域Q2的多晶硅层22表面进行氧化处理以产生S1x,从而使得第一区域Q1的多晶硅层22全部变成S1x,且使得第二区域Q2的多晶硅层22的上半层变成S1x、下半层由于上半层的遮挡不会变成S1x仍为多晶硅层22。S1x作为绝缘层24,即通常所说的栅极绝缘层,相比较于传统的采用CVD工艺,钝化处理的操作更加简单,从而能够简化整个LTPS工艺的制程并降低生产成本。
[0037]所述钝化处理也可以为氮化处理,使得第一区域Q1的多晶硅层22全部变成SiNx,且使得第二区域02的多晶硅层22的上半层变成SiNx、下半层仍为多晶硅层22,氮化形成的SiNx作为绝缘层24。当然,所述钝化处理还可以为氧化处理和氮化处理的结合。
[0038]步骤14:在源极和漏极之间的绝缘层上形成TFT的栅极。
[0039]结合图5所示,本实施例可利用第二光罩对形成于源极S和漏极D之间的绝缘层24上的第二金属层进行曝光,并在曝光后进行显影、刻蚀等图案化制程以得到栅极G,其中可利用包含有磷酸、硝酸、醋酸以及去离子水的蚀刻液对第二金属层进行蚀刻,也可采用干法蚀刻,当然还可采用CVD工艺、PECVD工艺、溅射、真空蒸镀或低压化学气相沉积等方法直接在绝缘层24上形成具有预定图案的栅极G。
[0040]其中,在形成栅极G的同时也金属走线L的上方形成金属层,从而使得金属走线L可以与后续形成的例如公共电极电连接。
[0041]在形成TFT的栅极G之后,本实施例进一步对多晶硅层22进行掺杂处理以使得TFT具有LDD(Lightly Doped Drain,轻掺杂漏极)结构。具体而言,向第一区域Q1的多晶硅层22与源极S和漏极D直接接触的两端注入第一杂质离子,即对第一区域(^的多晶硅层22进行传统意义上的重掺杂处理,从而可实现源极S和漏极D与第一区域Q1的多晶硅层22之间的欧姆接触,而后,刻蚀栅极G使其宽度减小以暴露出下方的对应于栅极G与源极S以及栅极G与漏极D之间的多晶硅层22,向对应于栅极G与源极S之间的、栅极G与漏极D之间的第一区域Q1的多晶硅层22注入第二杂质离子,即对第一区域Q i的多晶硅层22进行传统意义上的轻掺杂处理,从而形成LDD结构。
[0042]本实施例的第一杂质离子可以为N+型杂质离子,对应地第二杂质离子为N —型杂质离子,但是当第一杂质离子为P+型杂质离子时无需掺杂第二杂质离子,即省略了轻掺杂处理的步骤。
[0043]如图6所示,本发明实施例的制造方法还包括以下步骤:
[0044]在绝缘层24内开设接触孔0,以暴露漏极D的表面。
[0045]在包括栅极G的基体21上形成平坦层25,并在平坦层25内形成接触孔O以暴露漏极D的表面。其中,本实施例可以利用第三光罩经曝光、显影处理、刻蚀处理得到所述接触孔O。
[0046]在除对应TFT之外的平坦层25上形成LTPS阵列基板的公共电极层26。其中,本实施例可以利用第四光罩经曝光、显影处理、刻蚀处理得到具有预定图案的公共电极层26。
[0047]在平坦层25和公共电极层26上形成钝化层27,且钝化层27未覆盖接触孔O。其中,本实施例可以利用第五光罩经曝光、显影处理、刻蚀处理得到具有预定图案的钝化层27,当然,本实施例也可以采用化学气相沉积、等离子化学气相沉积形成、溅射、真空蒸镀或低压化学气相沉积等方法直接形成具有预定图案的钝化层27。
[0048]在钝化层27上形成像素电极28,并且像素电极28可通过接触孔O与漏极D电连接。其中,本实施例可以利用第六光罩经曝光、显影处理、刻蚀处理得到具有预定图案的像素电极28。另外,TFT的栅极G与形成于基体21 (LTPS阵列基板)上的栅极线对应电连接,TFT的源极S与形成于LTPS阵列基板上的数据线对应电连接,栅极线和数据线垂直交叉形成像素电极28所在的像素显示区域。
[0049]本发明实施例进一步提供一种具有图6所不LTPS阵列面板的液晶显不面板以及液晶显示器,与其具有相同的有益效果。
[0050]在此基础上,以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,例如各实施例之间技术特征的相互结合,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
【主权项】
1.一种LTPS阵列基板的制造方法,其特征在于,包括: 在基体上形成所述LTPS阵列基板的TFT的源极和漏极; 在包括所述源极和所述漏极的所述基体上形成第一区域和第二区域的多晶硅层,且所述第一区域的多晶硅层的厚度大于所述第二区域的,除所述第二区域之外的所述第一区域的多晶硅层部分覆盖所述源极和所述漏极; 对所述多晶硅层的表面进行钝化处理,以将所述第二区域的多晶硅层以及所述第一区域的多晶硅层临近表面的部分变成绝缘层; 在所述源极和所述漏极之间的所述绝缘层上形成所述TFT的栅极。2.根据权利要求1所述的方法,其特征在于,所述基体包括衬底板材及形成于所述衬底板材上的缓冲层。3.根据权利要求1所述的方法,其特征在于,所述在包括所述源极和所述漏极的所述基体上形成第一区域和第二区域的多晶硅层的步骤包括: 在包括所述源极和所述漏极的所述基体上依次形成多晶硅层、正性光阻层; 利用半透式光罩且自所述基体朝向所述正性光阻层的一侧进行曝光,以形成厚度不同的第一区域和第二区域的正性光阻层; 去除所述第二区域的正性光阻层; 刻蚀所述第二区域的多晶硅层以使其具有预定厚度; 去除所述第一区域的正性光阻层。4.根据权利要求1所述的方法,其特征在于,所述钝化处理包括氧化处理和氮化处理中的至少一个。5.根据权利要求1所述的方法,其特征在于,所述在位于所述源极和所述漏极之间的所述绝缘层上形成栅极之后,所述方法还包括: 向所述第一区域的多晶硅层与所述源极和所述漏极直接接触的两端注入第一杂质离子; 向对应于所述栅极与所述源极、所述栅极与所述漏极之间的所述第一区域的多晶硅层注入第二杂质离子,以形成LDD结构。6.根据权利要求5所述的方法,其特征在于,所述第一杂质离子为N+型杂质离子,且所述第二杂质离子为N —型杂质离子。7.根据权利要求1所述的方法,其特征在于,所述在位于所述源极和所述漏极之间的所述绝缘层上形成栅极之后,所述方法还包括: 向所述第一区域的多晶硅层与所述源极和所述漏极直接接触的两端注入P型杂质离子,以形成LDD结构。8.根据权利要求1?7任意一项所述的方法,其特征在于,在形成所述LDD结构之后,所述方法还包括: 在包括所述栅极的所述基体上形成平坦层,并在所述平坦层内形成接触孔以暴露所述漏极的表面; 在除对应所述TFT之外的所述平坦层上形成所述LTPS阵列基板的公共电极层; 在所述平坦层和所述公共电极层上形成钝化层,且所述钝化层未覆盖所述接触孔; 在所述钝化层上形成像素电极,并且所述像素电极可通过所述接触孔与所述漏极电连 接。9.一种LTPS阵列基板,其特征在于,所述LTPS阵列基板包括: 基体; 源极和漏极,位于所述基体上; 多晶硅层,位于包括所述源极和所述漏极的所述基体上,且所述多晶硅层部分覆盖所述源极和所述漏极; 绝缘层,位于所述多晶硅层以及所述源极和所述漏极上,且所述绝缘层由覆盖于包括所述源极和所述漏极的所述基体上的多晶硅层通过钝化处理得到; 栅极,位于所述源极和所述漏极之间的所述绝缘层上; 平坦层,位于包括所述栅极的所述基体上,且所述平坦层内形成有暴露所述漏极的表面的接触孔; 公共电极层,位于除对应所述LTPS阵列基板的TFT之外的所述平坦层上; 钝化层,位于所述平坦层和所述公共电极层上,且所述钝化层未覆盖所述接触孔; 像素电极,位于所述钝化层上,且所述像素电极可通过所述接触孔与所述漏极电连接。10.根据权利要求9所述的LTPS阵列基板,其特征在于,所述钝化处理包括氧化处理和氮化处理中的至少一个。
【专利摘要】本发明提供一种LTPS阵列基板及其制造方法。该方法包括:在基体上形成源极和漏极;在包括源极和漏极的基体上形成第一区域和第二区域的多晶硅层,且第一区域的多晶硅层的厚度大于第二区域的,第一区域的多晶硅层部分覆盖源极和漏极;对多晶硅层的表面进行钝化处理,以将第二区域的多晶硅层以及第一区域的多晶硅层临近表面的部分变成绝缘层;在源极和漏极之间的绝缘层上形成栅极。本发明能够简化LTPS工艺制程并降低生产成本。
【IPC分类】H01L27/12, H01L21/77, H01L21/314
【公开号】CN104992926
【申请号】CN201510443670
【发明人】王聪, 杜鹏, 王笑笑
【申请人】深圳市华星光电技术有限公司, 武汉华星光电技术有限公司
【公开日】2015年10月21日
【申请日】2015年7月24日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1