移位寄存器单元及其驱动方法、栅极驱动电路、显示装置的制造方法

文档序号:8923556阅读:398来源:国知局
移位寄存器单元及其驱动方法、栅极驱动电路、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置。
【背景技术】
[0002]随着显示技术的急速进步,作为显示装置核心的半导体元件技术也随之得到了飞跃性的进步。对于现有的显示装置而言,有机发光二极管(英文全称:Organic LightEmitting D1de,英文缩写0LED)作为一种电流型发光器件,因其所具有的自发光、快速响应、宽视角和可制作在柔性衬底上等特点而越来越多地被应用于高性能显示领域当中。
[0003]采用OLED器件构成的OLED显示面板为电流驱动器件,通过控制流入每个像素单元中的OLED器件的电流,来控制像素单元的发光亮度。所述像素单元内设置有像素电路,该像素电路如图1所示,至少可以包括用于接收行扫描信号GATE的开关晶体管Ml (英文全称:Thin Film Transistor,英文缩写:TFT)、用于驱动OLED器件发光的驱动晶体管M2,以及用于存储电荷的存储电容C’。具体的,当开关晶体管Ml导通时,可以将数据信号DATA输出至驱动晶体管M2的栅极,并在电源电压VDD的作用下,使得驱动晶体管M2驱动OLED器件发光。
[0004]然而,OLED显示面板在显示的过程中,为了避免残留于驱动晶体管M2的栅极,以及存储电容C’两端的电压对本帧画面显示的影响,需要向上述像素电路输入复位信号RESET,以对驱动晶体管M2的栅极,以及存储电容两端C’的电压进行释放。现有技术中,需要通过绑定(Bonding)工艺,在OLED显示面板非显示区域绑定能够提供上述行扫描信号GATE的驱动电路的同时,还需要绑定能够提供复位信号RESET的驱动电路。并且还需要分别向上述两个驱动电路提供电压信号以及时钟信号。因此会使得驱动部分的电路结构复杂,成本增加且不利于窄边框的设计。

【发明内容】

[0005]本发明的实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,用于解决在OLED显示装置中由于采用绑定工艺导致成本增加且不利于窄边框的设计的问题。
[0006]为达到上述目的,本发明的实施例采用如下技术方案:
[0007]本发明实施例的一方面,提供一种移位寄存器单元,包括:复位信号子单元和扫描信号子单元;其中,所述复位信号子单元包括:第一输入模块、第一输出模块以及第一控制模块;所述第一输入模块连接信号输入端、第一时钟信号端、所述第一控制模块以及所述第一输出模块,用于在所述第一时钟信号端的控制下,将所述信号输入端的信号输出至所述第一输出模块和所述第一控制模块;所述第一输出模块还连接第二时钟信号端、第一电压端、复位信号端以及所述扫描信号子单元,用于在所述第一电压端和所述第一输入模块的控制下,将所述第二时钟信号端的信号输出至所述扫描信号子单元以及所述复位信号端;所述第一控制模块还连接所述第一电压端、所述第一时钟信号端、第二电压端、所述复位信号端以及所述扫描信号子单元,用于在所述第一电压端和所述第一时钟信号端以及所述第一输入模块的控制下,将所述第二电压端的电压信号输出至所述扫描信号子单元以及所述复位信号端;所述扫描信号子单元包括:第二输入模块、第二输出模块以及第二控制模块;所述第二输入模块连接所述第一输出模块、所述第一控制模块、所述复位信号端、所述第二时钟信号端、所述第二输出模块以及所述第二控制模块;用于在所述第二时钟信号端的控制下,将所述第一输出模块、所述第一控制模块或所述复位信号端的信号输出至所述第二输出模块和所述第二控制模块;所述第二输出模块还连接所述第一时钟信号端、所述第一电压端以及信号输出端,用于在所述第一电压端和所述第二输入模块的控制下,将所述第一时钟信号端的信号输出至所述信号输出端;所述第二控制模块还连接所述第二电压端、所述第一电压端、所述第二时钟信号端以及所述信号输出端,用于在所述第一电压端、所述第二时钟信号端以及所述第二输入模块的控制下,将所述第二电压端的电压信号输出至所述信号输出端。
[0008]优选的,所述第一输入模块包括:第一晶体管,其栅极连接所述第一时钟信号端、第一极连接所述信号输入端,第二极与所述第一输出模块和所述第一控制模块相连接。
[0009]优选的,所述第一输出模块包括:第二晶体管、第三晶体管以及第一电容;所述第二晶体管的栅极连接所述第一电压端,第一极连接所述第一输入模块,第二极与所述第三晶体管的栅极相连接;所述第三晶体管的第一极连接所述第二时钟信号端,第二极连接所述扫描信号子单元以及复位信号端;所述第一电容的一端连接所述第三晶体管的栅极,另一端与所述第三晶体管的第二极相连接。
[0010]优选的,所述第一控制模块包括:第四晶体管、第五晶体管、第六晶体管以及第二电容;所述第四晶体管的栅极连接所述第一输入模块,第一极连接所述第一时钟信号端,第二极与所述第五晶体管的第二极相连接;所述第五晶体管的栅极连接所述第一时钟信号端,第一极与所述第一电压端相连接;所述第六晶体管的栅极连接所述第四晶体管的第二极,第一极连接所述第二电压端,第二极与所述扫描信号子单元以及所述复位信号端相连接;所述第二电容的一端连接所述第六晶体管的栅极,另一端与所述第六晶体管的第一极相连接。
[0011]优选的,所述第二输入模块包括:第七晶体管,其栅极连接所述第二时钟信号端,第一极连接所述第一输出模块、所述第一控制模块以及所述复位信号端。
[0012]优选的,所述第二输出模块包括:第八晶体管、第九晶体管以及第三电容;所述第八晶体管的栅极连接所述第一电压端,第一极连接所述第二输入模块,第二极与所述第九晶体管的栅极相连接;所述第九晶体管的第一极连接所述第一时钟信号端,第二极与所述信号输出端相连接;所述第三电容的一端连接所述第九晶体管的栅极,另一端与所述第九晶体管的第二极相连接。
[0013]优选的,所述第二控制模块包括:第十晶体管、第十一晶体管、第十二晶体管以及第四电容;所述第十晶体管的栅极连接所述第二输入模块,第一极连接所述第二时钟信号端,第二极与所述第十一晶体管的第二极相连接;所述第十一晶体管的栅极连接所述第二时钟信号端,第一极与所述第一电压端相连接;所述第十二晶体管的栅极连接所述第十晶体管的第二极,第一极与所述第二电压端相连接,第二极与所述信号输出端相连接;所述第四电容的一端连接所述第十二晶体管的栅极,另一端与所述第十二晶体管的第一极相连接。
[0014]本发明实施例的另一方面,提供一种栅极驱动电路,包括至少两级如上所述的任意一种移位寄存器单元;第一极移位寄存器单元的信号输入端与起始信号端相连接;除第一级移位寄存器单元外,其余每个移位寄存器单元的信号输入端与其相邻的上一级移位寄存器单元的信号输出端相连接。
[0015]本发明实施例的另一方面,提供一种显示装置包括如上所述的栅极驱动电路。
[0016]本发明实施例的又一方面,提供一种移位寄存器单元的驱动方法,包括:第一阶段,第一输入模块将信号输入端的信号输出至第一输出模块和第一控制模块;所述第一输出模块将所述信号输入端的信号进行存储,并将第二时钟信号端的信号输出至第二输入模块和复位信号端;所述第一控制模块将第一时钟信号端的信号进行存储,并将第二电压端的电压信号输出至所述第二输入模块和所述复位信号端;所述第二输入模块关闭,无信号输入至第二输出模块和第二控制模块,信号输出端无信号输出;第二阶段,第一输入模块关闭,所述第一输出模块在所述第一阶段存储的信号控制下,将所述第二时钟信号端的信号输出至所述第二输入模块和所述复位信号端;所述第一控制单元向所述第二输入模块和所述复位信号端无信号输出;所述第二输入模块将接收到的第二时钟信号端的信号输出至所述第二输出模块和所述第二控制模块;所述第二输出模块将所述第二时钟信号端的信号进行存储,并在所述第二时钟信号端的控制下,将所述第一时钟信号端的信号输出至信号输出端;所述第二控制模块在所述第二时钟信号端的控制下,将所述第二时钟信号端的信号进行存储,并将所述第二电压端的电压信号输出至所述信号输出端;第三阶段,所述第一输入模块将所述信号输入端的信号输出至所述第一输出模块和第一控制模块;所述第一输出模块将所述信号输入端的信号进行存储;所述第一控制模块将所述第一电压端的电压信号进行存储,并在所述第一电压端的控制下,将所述第二电压端的电压信号输出至所述第二输入模块和所述复位信号端;所述第二输入模块关闭,所述第二输出模块在所述第二阶段存储的信号的控制下,将所述第一时钟信号端的信号输出至信号输出端;所述第二控制模块向所述信号输出端无信号输出;
[0017]第四阶段,所述第一输入模块关闭,所述第一输出模块在所述第三阶段存储的信号的控制下,向所述第二输入模块无信号输出;所述第一控制模块在所述第一时钟信号端的控制下,将所述第一电压端的电压信号进行存储,并在所述第一电压端的控制下,将所述第二电压端的电压信号输出至第二输入模块和所述复位信号端;所述第二输入模块将接收到的所述第二电压端的电压信号输出至所述第
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1