一种双栅线阵列基板、显示面板及显示装置的制造方法_3

文档序号:9201810阅读:来源:国知局
切割位置的两端切断开。
[0046]如图2所示,在上述各实施例的基础上,一种具体的实施例中,上述双栅线阵列基板还可以包括:用于将相邻的两行像素单元之间相邻的两个公共电极线50电连接的第三连接桥63。
[0047]如图2所示,由于第一连接桥61和第二连接桥62分别与像素单元对左右两侧的公共电极线50电连接,因此,通过中间连接桥60、第一连接桥61、第二连接桥62可以使每行像素单元中的公共电极线50相互连接起来,即可以使公共电极线50之间沿行方向连接起来;而通过第三连接桥63可以使各行之间的公共电极线50连接起来,即可以使公共电极线50之间沿列方向连接起来;因此,通过中间连接桥60、第一连接桥61、第二连接桥62和第三连接桥63可以使本发明的双栅线阵列基板的公共电极线50之间呈网状连接;综上,中间连接桥60、第一连接桥61、第二连接桥62和第三连接桥63不仅可以增大阵列基板的存储电容,并且,即使在进行修复数据线4时切断了某行像素单元中相邻的两个公共电极线50之间的直接连接关系,这两个公共电极线50之间仍然可以通过其它连接链路保持电连接关系,因此,上述数据线4修复过程不会影响本发明的双栅线阵列基板的开关功能。当然,上述第三连接桥63的具体数量不限,可以是如图2所示的相邻的两行像素单元间所有相邻的两个公共电极线50之间都通过第三连接桥63电连接,也可以是每隔几列的相邻的两个公共电极线50之间形成一个第三连接桥63。
[0048]如图1和2所示,在上述各实施例的基础上,一种具体的实施例中,第一条形结构51、第二条形结构52、第一连接结构53、第二连接结构54、中间连接桥60可以和公共电极线50为同层一体式结构。在制备本发明的双栅线阵列基板时,可以首先形成一层公共电极层,然后通过构图工艺形成第一条形结构51、第二条形结构52、第一连接结构53、第二连接结构54、中间连接桥60和公共电极线50的图形,也可以说,第一条形结构51、第二条形结构52、第一连接结构53、第二连接结构54、中间连接桥60和公共电极线50都是公共电极图形,都可用于与像素电极8之间形成存储电容。
[0049]如图2所示,优选地,第一条形结构51、第二条形结构52、第一连接结构53、第二连接结构54、中间连接桥60和公共电极线50可以采用金属材料制备,且可以与栅极线同层设置。
[0050]如图2所示,在上述实施例的基础上,一种具体的实施例中,第一连接桥61、第二连接桥62和第三连接桥63可以为同层设置。
[0051]如图2所示,优选地,第一连接桥61、第二连接桥62和第三连接桥63可以采用氧化铟锡材料制备,且可以与像素电极8同层设置。
[0052]本发明还提供一种显示面板,该显示面板包括上述任意一个实施例中的双栅线阵列基板。上述显示面板能够方便进行数据线维修且能够减小在数据线维修过程对像素单元的影响。
[0053]本发明还提供一种显示装置,该显示装置包括上述任意一个实施例中的显示面板。上述显示面板能够方便进行数据线维修且能够减小在数据线维修过程对像素单元的影响。
[0054]显然,本领域的技术人员可以对本发明实施例进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【主权项】
1.一种双栅线阵列基板,包括阵列分布的多个像素单元,每相邻的两行所述像素单元之间设有平行分布的第一栅极线和第二栅极线,每一行所述像素单元由多个像素单元对组成,每一个所述像素单元对包括一个第一像素单元和一个第二像素单元,且所述第一像素单元和所述第二像素单元共用位于它们之间的一条数据线;其特征在于,所述双栅线阵列基板还包括: 位于行方向上每相邻的两个像素单元对之间的公共电极线; 位于第一像素单元与所述数据线之间的第一条形结构和位于第二像素单元与所述数据线之间的第二条形结构;其中,所述第一条形结构与位于第一像素单元背离第二像素单元一侧的公共电极线电连接,所述第二条形结构与位于第二像素单元背离第一像素单元一侧的公共电极线电连接; 将第一条形结构的一端和第二条形结构的一端电连接起来的第一连接桥;将第一条形结构的另一端和第二条形结构的另一端电连接起来的第二连接桥;位于所述第一连接桥和所述第二连接桥之间、将第一条形结构和第二条形结构电连接起来的中间连接桥。2.根据权利要求1所述的双栅线阵列基板,其特征在于,所述第一像素单元的薄膜晶体管与所述像素单元对一侧的第一栅极线相连,所述第二像素单元的薄膜晶体管与所述像素单元对另一侧的第二栅极线相连; 沿第一栅极线指向第二栅极线的方向,所述第一条形结构和所述第二条形结构依次包括第一部、中间部和第二部;其中, 所述第一条形结构的第二部与位于第一像素单元背离第二像素单元一侧的公共电极线电连接,所述第二条形结构的第一部与位于第二像素单元背离第一像素单元一侧的公共电极线电连接;所述第一连接桥的两端分别连接所述第一条形结构的第一部和所述第二条形结构的第一部;所述第二连接桥的两端分别连接所述第一条形结构的第二部和所述第二条形结构的第二部;所述中间连接桥的两端分别连接所述第一条形结构的中间部和所述第二条形结构的中间部。3.根据权利要求2所述的双栅线阵列基板,其特征在于, 所述第一条形结构中,中间部与第一部之间和中间部与第二部之间分别设有切割槽;和/或, 所述第二条形结构中,中间部与第一部之间和中间部与第二部之间分别设有切割槽。4.根据权利要求2或3所述的双栅线阵列基板,其特征在于, 所述第一条形结构的第二部与位于第一像素单元背离第二像素单元一侧的公共电极线之间通过沿第一像素单元的边缘延伸的第一连接结构电连接;和/或, 所述第二条形结构的第一部与位于第二像素单元背离第一像素单元一侧的公共电极线之间通过沿第二像素单元的边缘延伸的第二连接结构电连接。5.根据权利要求4所述的双栅线阵列基板,其特征在于, 所述第一条形结构的第二部与所述第一连接结构之间设有切割槽;和/或, 所述第二条形结构的第一部与所述第二连接结构之间设有切割槽。6.根据权利要求4所述的双栅线阵列基板,其特征在于,还包括:用于将相邻的两行像素单元之间相邻的两个公共电极线电连接的第三连接桥。7.根据权利要求6所述的双栅线阵列基板,其特征在于,所述第一条形结构、第二条形结构、第一连接结构、第二连接结构、中间连接桥和所述公共电极线为同层一体式结构。8.根据权利要求7所述的双栅线阵列基板,其特征在于, 所述第一连接桥、第二连接桥和第三连接桥为同层设置。9.根据权利要求8所述的双栅线阵列基板,其特征在于,所述第一条形结构、第二条形结构、第一连接结构、第二连接结构、中间连接桥和所述公共电极线为采用金属材料制备;和/或,所述第一连接桥、第二连接桥和第三连接桥为采用氧化铟锡材料制备。10.一种显示面板,其特征在于,包括如权利要求1-9任一项所述的双栅线阵列基板。11.一种显示装置,其特征在于,包括如权利要求10所述的显示面板。
【专利摘要】该发明涉及显示技术领域,公开一种双栅线阵列基板、显示面板及显示装置,该双栅线阵列基板包括:阵列分布的多个像素单元对,每一个像素单元对包括一个第一像素单元和一个第二像素单元,且第一像素单元和第二像素单元共用它们之间的一条数据线;位于行方向上每相邻的两个像素单元对之间的公共电极线;分别位于数据线与第一像素单元和第二像素单元之间的第一条形结构和第二条形结构;将第一条形结构和第二条形结构电连接起来的中间连接桥、第一连接桥和第二连接桥,第一连接桥和第二连接桥分别位于中间连接桥的两侧。上述双栅线阵列基板能够方便进行数据线维修且能够减小在数据线维修过程对像素单元的影响。
【IPC分类】H01L27/12
【公开号】CN104916650
【申请号】CN201510341128
【发明人】王磊, 方冲, 杨家元, 张健, 王学柱, 陈彦波
【申请人】合肥鑫晟光电科技有限公司, 京东方科技集团股份有限公司
【公开日】2015年9月16日
【申请日】2015年6月18日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1