具有双重锁相环的时钟产生电路的制作方法_3

文档序号:9306399阅读:来源:国知局
储器320。
[0039]主处理器316可以执行存储在存储器320中的基本操作系统程序,以便控制无线通信装置300的整个操作。例如,主处理器316可以控制由收发器312进行的信号的接收和信号的发送。主处理器316可以能够执行驻留在存储器320中的其他处理和程序,并且可以根据执行处理的需要将数据移入或移出存储器320。
[0040]收发器312可以包括用于通过双工器308和天线结构304发送RF信号、传送传出数据的发射器324。收发器312可以另外/替选地包括用于从双工器308和天线结构304接收RF信号、传送传入数据的接收器328。发射器324可以包括数字模拟转换器(DAC) 332以处理传出信号。接收器328可以包括模拟数字转换器(ADC)336以处理传入信号。在一些实施例中,该DAC 332和/SADC 336可以包括时钟产生电路100并且/或者实践方法200。替选或另外地,时钟产生电路100可以包括在无线通信装置300的另外的部件中,诸如包括在用于诸如串行器/并行器(SerDes)、数字信号处理(DSP)电路和/或应用专用集成电路(ASIC)的电路的基准时钟模块中。
[0041]在各种实施例中,天线304可以包括一个或更多个定向和/或全向天线,包括例如偶极天线、单极天线、贴片天线、环形天线、微带天线或适合于RF信号的OTA发送/接收的任何其他类型的天线。
[0042]本领域技术人员将认识到无线通信装置300通过示例的方式给出,并且为了简单和清楚起见,仅示出并且描述了无线通信装置300的对于理解实施例所必需的一些结构和操作。各种实施例预期到与无线通信装置300相关联地执行任何合适任务的任何合适部件或部件的组合。此外,可理解的是,无线通信装置300不应当被解释为限于可以实现实施例的装置的类型。例如,在一些实施例中,时钟产生电路100可以在有线通信装置中使用。
[0043]虽然已经依照以上示出的实施例描述了本公开内容,但是本领域技术人员将理解的是,在不背离本公开内容的范围的情况下,旨在实现相同目的各种替选实施例和/或等同实现可以替换所示出的和所描述的特定实施例。本领域技术人员将容易地理解的是,本公开内容的教导可以以各种实施例来实现。该描述意在被视为说明性的而非限定性的。
【主权项】
1.一种电路,包括: 反馈节点; 第一锁相环PLL,所述第一锁相环与所述反馈节点耦接,所述第一锁相环包括第一压控振荡器VCO和第一反馈回路,以基于所述反馈节点处的反馈信号生成第一输出信号; 第二锁相环,所述第二锁相环与所述反馈节点耦接,所述第二锁相环包括第二压控振荡器和第二反馈回路,以基于所述反馈节点处的反馈信号生成第二输出信号,其中,所述第二输出信号与所述第一输出信号相比具有较高的输出频率; 混频器,所述混频器分别与所述第一锁相环和所述第二锁相环耦接,以接收所述第一输出信号和所述第二输出信号,并且基于所述第一输出信号和所述第二输出信号在输出节点处生成时钟信号。2.根据权利要求1所述的电路,还包括在所述第一锁相环实现锁定之后使所述第二锁相环闭合的开关。3.根据权利要求2所述的电路,其中,所述开关响应于所述第一锁相环的锁定检测信号来使所述第二锁相环闭合。4.根据权利要求2所述的电路,其中,在所述开关闭合之前,所述第二压控振荡器接收与所述第二压控振荡器的调谐范围的中段基本上对应的控制电压。5.根据权利要求1所述的电路,其中,所述第一锁相环与所述第二锁相环相比具有较尚的增益。6.根据权利要求1所述的电路,其中,所述第二锁相环与所述第一锁相环相比具有较窄的调谐范围。7.根据权利要求1所述的电路,其中,所述第一锁相环和所述第二锁相环还基于基准信号来生成各自的第一输出信号或第二输出信号,以及其中,所述电路还包括耦接在所述混频器与所述反馈节点之间的分频器,以将所述时钟信号的经分频的变体传递至所述反馈节点。8.根据权利要求1所述的电路,其中,所述第二压控振荡器为体声波BAW压控振荡器。9.根据权利要求8所述的电路,其中,所述第一压控振荡器为电感电容LC压控振荡器。10.一种方法,包括: 对时钟产生电路的第一锁相环PLL进行操作; 检测所述第一锁相环已锁定;以及 响应于所述检测来使第二锁相环闭合,其中,所述第一锁相环和所述第二锁相环接收相同的反馈信号,并且进行组合以基于所述反馈信号来形成输出时钟信号。11.根据权利要求10所述的方法,其中,所述第一锁相环包括第一压控振荡器VC0,以及所述第二锁相环包括第二压控振荡器,所述第二压控振荡器的类型与所述第一压控振荡器的类型不同。12.根据权利要求11所述的方法,其中,所述第二压控振荡器为体声波BAW压控振荡器。13.根据权利要求11所述的方法,其中,所述第一锁相环与所述第二锁相环相比具有较高的增益。14.根据权利要求11所述的方法,其中,所述第二锁相环与所述第一锁相环相比具有较窄的调谐范围。15.根据权利要求11所述的方法,还包括在使所述第二PLL闭合之前向所述第二压控振荡器提供与所述第二压控振荡器的调谐范围的中部基本上对应的控制电压。16.—种系统,包括: 收发器; 时钟产生器,所述时钟产生器与所述收发器耦接,所述时钟产生器包括: 反馈节点; 第一锁相环PLL,所述第一锁相环与所述反馈节点耦接,所述第一锁相环包括第一压控振荡器VCO和第一反馈回路,以基于所述反馈节点处的反馈信号生成第一输出信号; 第二锁相环,所述第二锁相环与所述反馈节点耦接,所述第二锁相环包括第二压控振荡器和第二反馈回路,以基于所述反馈节点处的反馈信号生成第二输出信号; 混频器,所述混频器与所述第一锁相环和所述第二锁相环耦接,以基于所述第一输出信号和所述第二输出信号在输出节点处生成时钟信号;以及 控制电路,所述控制电路与所述第二锁相环耦接,所述控制电路用于: 在初始时间段期间使所述第二锁相环开路并且向所述第二压控振荡器提供预定控制电压; 检测所述第一锁相环已锁定;以及 响应于所述检测来使所述第二锁相环闭合。17.根据权利要求16所述的系统,其中,所述预定控制电压与所述第二压控振荡器的调谐范围的中部基本上对应。18.根据权利要求16所述的系统,其中,所述第一锁相环与所述第二锁相环相比具有较高的增益。19.根据权利要求16所述的系统,其中,所述第二锁相环与所述第一锁相环相比具有较窄的调谐范围。20.根据权利要求16所述的系统,其中,所述第一锁相环和所述第二锁相环还基于基准信号来生成各自的第一输出信号或第二输出信号,以及其中,所述电路还包括耦接在所述混频器与所述反馈节点之间的分频器,以将所述时钟信号的经分频的变体传递至所述反馈节点。21.根据权利要求16所述的系统,其中,所述第一压控振荡器为电感电容LC压控振荡器,以及所述第二压控振荡器为体声波BAW压控振荡器。
【专利摘要】实施例提供了具有第一锁相环(PLL)和第二PLL的时钟产生电路,该第一PLL和第二PLL彼此并联耦接并且接收相同的反馈信号。该第一PLL和第二PLL生成各自的输出信号,该输出信号进行组合以生成输出时钟信号。输出时钟信号的变体可以被传递返回至第一PLL和第二PLL作为反馈信号。在一些实施例中,第二PLL可以包括在第一PLL已锁定之后选择性地使第二PLL闭合的开关。在一些实施例中,第二PLL可以包括体声波(BAW)压控振荡器(VCO)以及第一PLL可以包括不同类型的VCO。
【IPC分类】H03L7/099
【公开号】CN105024692
【申请号】CN201510172434
【发明人】阿卜杜拉蒂夫·埃尔莫兹尼内, 帕特里克·T·克兰西
【申请人】特里奎恩特半导体公司
【公开日】2015年11月4日
【申请日】2015年4月13日
【公告号】US20150295582
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1