叠层封装及其制造方法

文档序号:7238059阅读:84来源:国知局
专利名称:叠层封装及其制造方法
技术领域
本发明涉及一种叠层封装及其制造方法,更具体地,涉及防止晶片和半 导体芯片翘曲并且防止在制造工艺期间出现裂紋的叠层封装及其制造方法。
背景技术
半导体集成电路的封装技术在不断进化,以便满足小型化和高容量的需 求。最近,本领域中已经公开了许多叠层封装的技术,对于小型化、高容量 和安装效率提供了满意的结果。术语"层叠,,在半导体工业中指称垂直地堆放至少两个芯片或封装。在 存储器件的情形,通过层叠芯片或封装,可以同时实现具有比通过半导体集 成工艺可获得的更大的存储容量的产品并且改善安装面积的使用效率。叠层封装制造方法可以被分为第 一方法,其中单独的半导体芯片被层叠 并且层叠的半导体芯片被封装,和第二方法,其中单独封装的半导体芯片相 互层叠。在叠层封装中,通过金属布线或贯穿硅通路而形成电连接。图1是示出使用金属布线的传统叠层封装的截面图。参考图1,在使用金属布线的传统叠层封装100中,至少两个半导体芯 片110通过粘接介质层叠在基底120上,并且各个芯片110和基底120通过 金属布线116而相互电连接。在图1中,未解释的参考标号U2指示结合焊垫,122指示连接焊垫, 124指示球形焊盘,170指示外部连接端子,并且190指示密封剂。然而,在使用金属布线的传统叠层封装IOO中,由于电信号交换通过金 属布线116进行,所以各个半导体芯片IIO的运行速度低。此外,使用多个 金属布线116引起各个芯片的电特性降低。此外,在使用金属布线的传统叠 层封装100中,为了形成使用金属布线116的电连接,在容纳金属布线116 的基底内需要额外的区,并且因此叠层封装100的尺寸增加了。另外,在使 用金属布线的传统叠层封装100中,需要间隙以便将金属布线116结合至对 应的芯片110,因而需要增加叠层封装100的整体高度。因此,为了克服使用金属布线的叠层封装的问题、防止叠层封装的电特 性的降低,并且使叠层封装的小型化成为可能,在本领域中建议使用贯穿硅 通路(TSV)的叠层封装。图2是示出使用贯穿硅通路的传统叠层封装的截面图。参考图2,在使用贯穿硅通路的传统叠层封装200中,具有形成于其内 的贯穿硅通路230的半导体芯片210以这样的方式层叠在基底220上,使得 芯片210的贯穿硅通路相互面对。在图2中,未解释的参考标号212指示绝缘层、214指示金属仔晶层、 222指示连接焊垫、224指示球形焊盘、270指示外部连接端子并且218指示 金属线。 -在使用贯穿硅通路的叠层封装200中,由于通过贯穿硅通路230形成电 连接,所以可以防止各个芯片210的电性能的降低。因此,可以增加半导体 芯片210的运行速度,并且可以小型化半导体芯片210。无论如何,在晶片级或芯片级使用贯穿硅通路形成叠层封装的情形,待 层叠的晶片或半导体芯片由于形成贯穿硅通路的研磨工艺而具有明显减小 的厚度。因此,当层叠具有贯穿硅通路的晶片或半导体芯片时,由于热膨胀 系数的不同,晶片或半导体芯片有可能翘曲,并且难于恰当地层叠晶片或半 导体芯片。具体地,可以出现捡取误差并且在晶片或半导体芯片内形成裂紋, 从而导致制造产率下降。发明内容本发明的实施例涉及防止晶片和半导体芯片翘曲和防止在制造工艺中 出现裂紋的叠层封装,及其制造方法。另夕卜,本发明的实施例涉及通过防止晶片和半导体芯片翘曲并且防止出 现裂紋而保持制造产率的叠层封装,及其制造方法。在一个方面,叠层封装包括放置的第一和第二芯片,4吏得其上形成结合 焊垫的其表面相互面对;形成于第一和第二半导体芯片中的多个贯穿硅通 路;和形成于第一和第二半导体芯片的表面上从而将所述贯穿硅通路连接至 对应的结合焊垫的多个再分布层,其中第一半导体芯片的再分布层接触第二 半导体芯片的再分布层。贯穿硅通路和再分布层可以相互集成形成。贯穿硅通路和再分布层可以由锡(Sn)、镍(Ni)、铜(Cu)、金(Au)、铝(Al)或其合金形成。可以使第一半导体芯片的再分布层和第二半导体芯片的再分布层通过各向异性导电膜或焊膏的介质而相互接触。叠层封装还包括填充第一和第二半导体芯片之间未被相互接触的再分布层占据的空间的填充材料。叠层封装还包括对其贴附层叠的第 一和第二半导体芯片的基底。叠层封装还包括在未贴附到基底的半导体芯片上形成的保护层。在另一方面中,叠层封装包括至少两个叠层封装单元,各个封装单元包括放置的第一和第二芯片,使得其上形成结合焊垫的其表面相互面对;形成 于第一和第二半导体芯片内的多个贯穿硅通路;并且形成于第一和第二半导布层,并且使得第一半导体芯片的再分布层接触对应的第二半导体芯片的再 分布层,其中封装单元被层叠,使得其贯穿硅通路相互接触。 贯穿硅通路和再分布层可以相互集成形成。贯穿硅通路和再分布层可以由锡(Sn)、镍(Ni)、铜(Cu)、金(Au)、 铝(Al)或其合金形成。可以使在各个封装单元内的再分布层和在所述叠层封装单元内的贯穿 硅通路通过各向异性导电膜或焊膏的介质而相互接触。一和第二半导体芯片之间的空间的填充材料。叠层封装还可以包括填充贯穿 硅通4^不相互接触的叠层封装单元之间的空间的填充材料。叠层封装还包括对其贴附层叠的第一和第二半导体芯片的基底。 叠层封装还包括形成于在叠层封装单元中最上的封装单元的向上定位 的半导体芯片上的保护层。在又一方面中,叠层封装的制造方法包括的步骤是在包括分别具有多 个结合焊垫的半导体芯片的各个第一和第二晶片内界定多个凹槽,所述凹槽 形成至一定的深度使得凹槽不透过第一和第二晶片;在所述第一和第二晶片 的凹槽内形成贯穿硅通路并且形成再分布层以将所述贯穿硅通路连接至对 应的结合焊垫;相互贴附第 一和第二晶片使得其对应的再分布层相互接触; 研磨第一和第二晶片的下表面,使得在第一和第二晶片内形成的贯穿硅通路被暴露;并且切割半导体芯片之间的贴附的第一和第二晶片,由此形成多个封装单元。形成贯穿硅通路和再分布层的步骤包括的步骤是在第一和第二晶片内 所界定的凹槽的侧壁上形成绝缘层;在各个晶片、绝缘层和各个凹槽的底部 上形成金属仔晶层;在金属仔晶层上形成金属层从而填充凹槽;并且构图金 属层和金属仔晶层。贯穿硅通路和再分布层可以由锡(Sn)、镍(Ni)、铜(Cu)、金(Au)、 铝(Al)或其合金形成。各向异性的导电膜或焊膏的介质可以形成于对应的再分布层之间使第 一和第二晶片实行接触。在相互贴附第 一和第二晶片的步骤和研磨第 一和第二晶片的下表面的片之间的空间内填充填充材料的步骤。研磨第 一和第二晶片的下表面的步骤包括的步骤是贴附第 一带至第一 晶片的下表面;研磨第二晶片的下表面,使得贯穿硅通路被暴露;去除贴附 到第 一晶片的下表面的第一带;贴附第二带至被研磨过的第二晶片的下表 面;研磨第一晶片的下表面,使得贯穿硅通路被暴露;并且去除贴附到第二 晶片的下表面的第二带。在形成多个封装单元的步骤之后,所述方法还包括贴附所形成的封装单 元至基底的步骤;和在封装单元的向上定位的半导体芯片上形成保护层的步 骤。在形成多个封装单元的步骤之后,所述方法还包括层叠至少两个封装单 元,使得其贯穿硅通路相互接触的步骤;贴附叠层的封装单元至基底的步骤; 和在叠层封装单元的最上的封装单元的向上定位的半导体芯片上形成保护 层的步骤。各向异性导电膜或焊膏的介质可以形成于贯穿硅通路之间以便实行接触。


图l是示出使用金属布线的传统叠层封装的截面图。 图2是示出使用贯穿硅通路的传统叠层封装的截面图。图3是根据本发明一实施例的叠层封装的截面图。图4A至41是示出根据本发明另 一实施例的叠层封装的制造方法的工艺的截面图。图5是示出根据本发明又一实施例的叠层封装的截面图。
具体实施方式
在本发明中,使用了一种方法,其中在层叠待电连接的晶片之后,两个 晶片的下表面被背研磨,由此在晶片级或芯片级实现了使用贯穿硅通路的叠 层封装。此外,在本发明中,叠层封装以这样的方式实现,使得单个封装单 元或多个封装单元通过贯穿硅通路安装到具有基底的外部电路。贯穿硅通路 通过背研磨对应的层叠晶片的下表面而被暴露。通过这样做,本发明解决了 在传统技术中由于晶片和半导体芯片的厚度减小所引起的问题。更确切地说,在本发明中,形成有贯穿硅通路和再分布层的第一和第二 半导体芯片在晶片级上以这样的方式相互贴附,使得再分布层相互接触,再分布层将贯穿硅通路和结合焊垫相互连接。然后,通过将所得的封装安装到 基底而形成封装单元。另外,多个封装单元可以被层叠,并且随后安装至基 底,由此形成层叠封装。因而,在本发明中,由于叠层封装通过以这样的方式背研磨两个晶片的 下表面而形成(在层叠待电连接的晶片之后),使得贯穿硅通路通过晶片的 下表面被暴露。通过以这样的方式形成封装,可以抑制或者防止由于晶片的 厚度减小所导致的翘曲所引起的捡取误差和裂紋。因此,本发明可以解决在 制造叠层封装的传统方法中所导致的问题。结果,在本发明中可以可靠地形成叠层封装,由此增加叠层封装的产率, 并且具体地,可以容易地实现具有减小了的厚度的叠层封装。 以下,将详细描述叠层封装及其制造方法。 图3使示出根据本发明一实施例的叠层封装的截面图。 参考图3,放置第一和第二半导体芯片310a和310b,使得其表面(在 其上形成结合焊垫321)相互面对。贯穿硅通路320形成于对应的第一和第 二半导体芯片310a和310b内,并且再分布层322形成于贯穿硅通路320和 结合焊垫312之间。第 一和第二半导体芯片310a和310b通过在再分布层322 之间形成的焊膏(未示出)、以及填充在第一和第二半导体芯片310a和310b之间的空间的例如非导电膏的第一填充材料324a的介质而相互电连接或者物理连4妄。层叠的第一和第二半导体芯片310a和310b贴附至基底340,基底340 在其上表面上具有连接焊垫。焊料球344贴附到基底340的下表面。向下定 位的第一半导体芯片310a和基底340通过在第一半导体芯片310a的贯穿硅 通路320和基底340的连接焊垫342之间的焊膏(未示出)、以及填充在第 一半导体芯片310a和基底340之间的例如非导电膏的第二填充材料324b的 介质而相互电和物理连4妾。第一和第二半导体芯片310a和310b之间的层叠和第一半导体芯片310a 和基底340之间的贴附还可以使用各向异性导电膜进行。贯穿硅通路320和再分布层322由锡(Sn)、镍(Ni)、铜(Cu)、金(Au)、 铝(A1)或其合金形成,并且相互集成。未解释的参考标号316指示绝缘层, 318指示金属仔晶层。图4A至41是示出根据本发明另 一实施例的叠层封装的制造方法的工艺 步骤的截面图。参考图4A,掩模图案314形成于经历制造工艺的晶片300上,使得晶 片包括多个半导体芯片310,每个半导体芯片在其上表面上具有多个结合焊 垫312和界定至合适的深度多个凹槽T使得所述凹槽不透过晶片300。参考图4B,绝缘层316形成于晶片300的上表面和凹槽T的表面上。 随后进行回蚀刻工艺使得绝缘层316仅残留在凹槽T的侧壁上。参考图4C,金属仔晶层318形成于晶片300上,绝缘层316形成于凹 槽T的侧壁和凹槽的底部上。然后,通过在金属仔晶层318上进行镀覆工艺, 在晶片上形成金属层320a从而填充凹槽T。金属层320a由锡(Sn )、镍(Ni )、 铜(Cu)、金(Au)、铝(Al)或其合金形成。参考图4D,在金属层320a上进行回蚀刻工艺,使得金属层320a的高 度减小至适合于形成希望的叠层封装的厚度。此后,通过构图工艺部分去除 金属层320a和金属仔晶层318,形成再分布层322从而相互连接结合焊垫 312和贯穿硅通路320。参考图4E,形成具有与在图4D中所示出的相同结构的第二晶片300b 之后,第一和第二晶片300a和300b相互贴附,使得对应的再分布层322相 互接触。第一和第二晶片300a和300b通过夹置在再分布层322 (其相互接触)之间的焊膏(未示出)、以及填充在排除了再分布层322的第一和第二 晶片300a和300b之间的空间内的第一填充材料324a的介质而相互电和物 理连接。作为替代,第一和第二晶片300a和300b可以通过在第一和第二晶 片300a和300b之间和再分布层322之间都形成的各向异性导电膜而相互电和物理连^妄。参考图4F,研磨层压带326贴附至第一晶片300a的下表面。通过进行 研磨工艺和蚀刻工艺的至少之一,第二晶片300b的下表面被背研磨,由此 暴露第二晶片300b的贯穿硅通路320。参考图4G,从第一晶片300a的下表面去除研磨层压带326。随后第一 晶片300a的贯穿硅通路通过与图4F相同的工艺而被暴露。参考图4H, 一带(未示出)被贴附至第一晶片300a或者第二晶片300b 的下表面,以便进行切割工艺。然后切割相互贴附的第一和第二晶片300a 和300b,并且第一和第二晶片的结合被划分为芯片级。此时,在芯片级层叠 的半导体芯片310a和310b被分类为封装单元330。通过层叠多个封装单元 330,可以形成叠层封装。参考图41,在芯片级层叠的第一和第二半导体芯片310a和310b被贴附 至基底340,基底340在其上表面上具有连接焊垫342。焊料球344贴附至 基底340的下表面。保护层350形成于向上定位的第二半导体芯片310b的 下表面上,以便保护第二半导体芯片310b。向下定位的第一半导体芯片310a 和基底340通过夹置在向下定位的第一半导体芯片310a的贯穿硅通路320 和基底340的连接焊垫342之间的焊膏.(未示出)的介质,并且还通过填充 在第一半导体芯片310a和基底340的连接焊垫342之间的空间的第二填充 材料而相互电和物理连接。作为替代,第一半导体芯片310a和基底340可 以通过在第一半导体芯片310a和基底340之间、以及在贯穿硅通路320和 基底340的连接焊垫342之间都形成的各向异性导电膜而相互电和物理连 接。如上所述,在本实施例中,待相互电连接的两个晶片被层叠之后,通过 背研磨对应的晶片的下表面,形成叠层封装,其具有通过对应的晶片的下表 面暴露的贯穿硅通路。因此,可以解决在形成叠层封装的工艺期间由于使用 具有减小了的厚度的晶片而导致的翘曲所引起的问题。因而,在本发明中, 可以可靠地形成叠层封装,由此增加叠层封装的制造产率,并且可以容易地实现具有减小了的厚度的叠层封装。同时,在本发明中,可以通过相互层叠多个(在图4H中形成的)封装 单元而形成叠层封装。图5是示出根据本发明又一实施例的叠层封装的截面图。 参考图5,至少两个具有与在图4H中所示出的相同结构的封装单元430 被层叠,使得对应的封装单元430的贯穿硅通路相互接触。叠层封装单元430 贴附至基底440,基底440在其上表面上具有多个连接焊垫442。保护层450 形成于最上的叠层封装单元430上,并且焊料球444形成于基底440的下表 面上。封装单元430通过夹置在对应的封装单元430的贯穿硅通路420之间的 焊膏(未示出)、和填充在排除了贯穿硅通路420的封装单元430之间的空 间的第三填充材料424c (例如非导电膏)的介质而相互电和物理连接。作为 替代,封装单元430可以通过在封装单元430之间和贯穿硅通路420之间的 空间都形成的各向同性导电膜的介质而相互电和物理连接。制备封装单元430从而形成叠层封装的方法与在图4A至4F中所示出的 相同,并且后续的贴附封装单元430至基底440的工艺与在图41中所示出 的相同。从以上的描述显见,在本发明中,叠层封装以在层叠两个待相互电连接 的晶片之后背研磨晶片的下表面的方式形成叠层封装。因此,可以防止在形 成叠层封装期间由于使用具有减小了的厚度的晶片或者半导体芯片导致的 翘曲而出现的捡取误差和裂紋。因而,在本发明中,可以可靠地形成叠层封 装,由此增加叠层封装的制造产率,并且可以容易地实现具有减小了厚度的 叠层封装。此外,在本发明中,由于在层叠两个晶片之后进行晶片切割工艺,所以 无需防止出现裂紋的激光切割工艺,并且因此可以使用传统设备进行切割工艺尽管为了说明的目的描述了本发明的具体实施例,但是本领域的技术人 员应当理解可以进行各种改进、添加和替代,而不偏离在所附权利要求中所 公开的精神和范围。本申请要求于2007年6月26日提交的韩国专利申请第10-2007-0063181 号的优先权,其通过引用的方式全文引入于此。
权利要求
1.一种叠层封装,包括第一半导体芯片和第二半导体芯片,每个具有第一侧和第二侧并且每个具有在所述第一侧上形成的多个结合焊垫,其中所述第一半导体芯片的第一侧面对所述第二半导体芯片的第一侧;在所述第一和第二半导体芯片内形成的多个贯通硅通路;和在所述第一和第二半导体芯片的第一表面上形成的多个再分配层,使得各个贯通硅通路连接至对应的结合焊垫,其中各第一半导体芯片的再分配层接触所述第二半导体芯片的对应的再分配层。
2. 根据权利要求1的叠层封装,其中所述贯穿硅通路和再分配层相互 集成形成。
3. 根据权利要求1的叠层封装,其中所述贯穿硅通路和再分配层由锡、 镍、铜、金、铝、或其合金形成。
4. 根据权利要求1的叠层封装,其中使所述第一半导体芯片的再分配 层和第二半导体芯片的再分配层通过各向异性导电膜或焊膏的介质而相互接触。
5. 根据权利要求1的叠层封装,还包括填充所述第一和第二半导体芯片之间不被相互接触的再分配层所占据 的空间的填充材料。
6. 根据权利要求1的叠层封装,还包括 对其贴附所述第一半导体芯片的第二侧的基底。
7. 根据权利要求6的叠层封装,还包括 在所述第二半导体芯片的第二侧上形成的保护层。
8. —种包括多个叠层封装单元的叠层封装,各个封装单元包括 第一半导体芯片和第二半导体芯片,每个具有第一侧和第二侧并且每个具有在所述第一侧内形成的多个结合焊垫,其中所述第一半导体芯片的第一侧面对第二半导体芯片的第一侧;在所述第一和第二半导体芯片内形成的多个贯通硅通路;和 在所述第一和第二半导体芯片的第一表面上形成的多个再分配层,使得各个贯穿硅通路连接至对应的结合焊垫,其中各个所述第一半导体芯片的再分配层接触第二半导体芯片的对应 的再分配层,其中所述封装单元^^层叠,使得在封装单元内所述第二半导体芯片的第 二侧面对另一封装单元的第一半导体芯片的第二侧,并且使其贯穿硅通路相互接触。
9. 根据权利要求8的叠层封装,其中所述贯穿硅通路和再分配层相互集成形成。
10. 根据权利要求8的叠层封装,其中所述贯穿硅通路和再分配层由锡、 镍、铜、金、铝、或其合金形成。
11. 根据权利要求8的叠层封装,其中使在各个封装单元内的所述再分 配层和在所述叠层封装单元内的贯穿硅通路通过各向异性导电膜或焊膏的 介质而相互^妾触。
12. 根据权利要求8的叠层封装,还包括填充各封装单元内所述第 一和第二半导体芯片之间空间内的第 一填充 材料,其中所述填充材料不填充在所述第一和第二半导体芯片之间由再分配 层所占据的空间内;填充所述层叠单元之间贯穿硅通路不相互接触的空间内的第二填充材料。
13. 根据权利要求8的叠层封装,还包括 对其贴附最底的封装单元的第一半导体芯片的基底。
14. 根据权利要求8的叠层封装,还包括在所述封装单元内最上封装单元的第二半导体芯片上形成的保护层。
15. —种叠层封装的制造方法,包括的步骤是在第一晶片和第二晶片的上表面内界定多个凹槽,使得所述凹槽不透过 第一和第二晶片的整个深度,其中所述第一和第二晶片每个具有多个半导体 芯片并且各个半导体芯片具有多个结合焊垫;在第 一 和第二晶片的凹槽中形成贯穿硅通路;在第一和第二晶片的上表面上形成再分布层从而将各个贯穿硅通路连接至其对应的结合焊垫;将所述第 一晶片的上表面贴附到所述第二晶片的上表面,使得对应的再分布层相互接触;研磨第一和第二晶片的下表面,使得在所述第一和第二晶片内形成的贯穿珪通路净皮暴露;并且切割在所述第 一和第二半导体晶片内的半导体芯片之间的所述被贴附 的第一和第二晶片,从而形成多个封装单元。
16. 根据权利要求15的方法,其中所述形成贯穿硅通路和再分布层的 步骤包括的步骤是在所述第一和第二晶片中界定的凹槽的侧壁上形成绝缘层; 在各个晶片、在凹槽的侧壁的绝缘层、和各个凹槽的底部上形成金属仔 晶层; .在所述金属仔晶层上形成金属层从而填克所述凹槽;并且 构图所述金属层和金属仔晶层。
17. 根据权利要求16的方法,其中所述贯穿硅通路和再分布层由锡、 镍、铜、金或其合金形成。
18. 根据权利要求16的方法,其中各向异性导电膜或焊膏的介质形成 于所述第一晶片的再分布层和第二晶片的再分布层之间。
19. 根据权利要求15的方法,还包括在相互贴附所述第一和第二晶 片的步骤和研磨所述第一和第二晶片的下表面的步骤之间,在未被所述再分 布层占据的贴附的第一和第二晶片之间的空间内填充填充材料。
20. 根据权利要求15的方法,其中所述研磨第一和第二晶片的下表面 的步骤包括的步骤是贴附第一带至所述第一晶片的下表面; 研磨所述第二晶片的下表面使得所述贯穿硅通路被暴露; 去除贴附到所述第一晶片的下表面的第一带; 贴附第二带至所述研磨过的第二晶片的下表面; 研磨所述第一晶片的下表面使得所述贯穿硅通路被暴露;并且 去除贴附到所述第二晶片的下表面的第二带。
21. 根据权利要求15的方法,还包括的步骤是 在形成所述多个封装单元之后, 贴附所述形成的封装单元至基底;并且在所述封装单元的向上定位的半导体芯片上形成保护层。
22. 根据权利要求15的方法,还包括的步骤是 在形成多个封装单元的步骤之后层叠多个封装单元使得所述被暴露的贯穿硅通路相互接触;贴附最底的叠层封装单元至基底;并且在叠层封装内的最上的封装单元的顶部形成保护层。
23. 根据权利要求22的方法,其中各向异性导电膜或焊膏的介质形成 于所述贯穿硅通路之间。
全文摘要
本发明公开了一种叠层封装及其制造方法。所述叠层封装包括放置的第一和第二半导体芯片,使得所述叠层封装的其上形成结合焊垫的表面相互面对;形成于第一和第二半导体芯片内的多个贯穿硅通路;和成于第一和第二半导体芯片的表面上从而连接所述贯穿硅通路至对应的结合焊垫的多个再分布层形,其中所述第一和第二半导体芯片的再分布层相互接触。通过用这种方式形成叠层封装,可以防止在制造工艺期间形成的捡取误差和裂纹,并且因此可以可靠地形成叠层封装。
文档编号H01L23/488GK101335262SQ20071019624
公开日2008年12月31日 申请日期2007年11月30日 优先权日2007年6月26日
发明者郑冠镐 申请人:海力士半导体有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1