适用于栅极驱动器的移位寄存器的制造方法

文档序号:9377375阅读:373来源:国知局
适用于栅极驱动器的移位寄存器的制造方法
【技术领域】
[0001]本发明涉及一种适用于显示面板的栅极驱动器,特别是涉及一种适用于液晶显示面板的栅极驱动器的移位寄存器。
【背景技术】
[0002]触控屏幕结合感测技术与显示技术,广泛使用于电子装置(例如便携式或手持式电子装置)作为输出/入装置。触控屏幕包含显示面板与触控面板。触控面板可置于显示面板上,也可整合于显示面板内以形成内嵌式(in-cell)触控屏幕。然而,内嵌式触控屏幕的触控感测容易受到栅极驱动器的栅极驱动或扫描的干扰。
[0003]解决干扰问题的机制之一是周期地暂停栅极的驱动,因而于暂停期间可安全地执行触控感测。传统栅极驱动器主要包含位移寄存器并使用电容器以储存电荷,藉以产生驱动信号。由于电容器于暂停期间会放电,因此,当从暂停期间回复时,电容器的剩余电荷会造成驱动信号的延迟产生,甚至造成驱动信号的无法产生。
[0004]鉴于传统触控屏幕无法有效解决栅极驱动造成的干扰问题,因此亟需提出一种新颖机制以克服干扰问题,但又不会牺牲栅极驱动器的功能。

【发明内容】

[0005]鉴于上述,本发明实施例的目的之一在于提出一种栅极驱动器,于相邻主动锁存器(active latch)之间设有非主动(inactive)锁存器,以提供非主动期间,保留给触控感测之用。
[0006]根据本发明实施例,适用于栅极驱动器的移位寄存器包含多个主动锁存器及多个非主动锁存器。这些主动锁存器与这些非主动锁存器串接,除了串接的第一个与最后一个锁存器,使得每一锁存器根据前一锁存器的输出信号而开启,且根据下一锁存器的输出信号而关闭。于二相邻主动锁存器之间设有至少一非主动锁存器,每一主动锁存器的输出信号作为栅极控制信号,用以控制显示面板,而每一非主动锁存器的输出信号则不耦合至显示面板。
【附图说明】
[0007]图1显示本发明实施例的栅极驱动器的移位寄存器的方块图。
[0008]图2显示本发明另一实施例的变形移位寄存器,以对照于图1所示的移位寄存器。
[0009]图3显不图2的移位奇存器的时序图。
[0010]图4A例示图1或图2的锁存器的电路图。
[0011]图4B例示图4A的电路的时序图。
[0012]附图符号说明
[0013]200 移位寄存器
[0014]201 移位寄存器
[0015]21主动锁存器
[0016]22非主动锁存器
[0017]41非主动期间
[0018]INl第一输入节点
[0019]IN2第二输入节点
[0020]OUT输出信号
[0021]CKl第一时钟输入节点
[0022]CK2第二时钟输入节点
[0023]STV起始信号
[0024]CK时钟信号
[0025]CKB反向时钟信号
[0026]SRC锁存器
[0027]GOUT栅极控制信号
[0028]Cl电容器
[0029]C2电容器
[0030]Ml上拉晶体管
[0031]Tl电压
[0032]T2电压
[0033]VSS接地
【具体实施方式】
[0034]图1显示本发明实施例的栅极驱动器的移位寄存器200的方块图。本实施例可适用于搭配有触控面板的显示面板(例如液晶显示(LCD)面板),亦即,触控显示装置或触控屏幕。本实施例较佳适用于内嵌式(in-cell)触控显示装置,其显示面板的栅极驱动操作很可能会影响到触控面板的触控感测。
[0035]在本实施例中,移位寄存器200包含多个主动锁存器(active latch)21与非主动(inactive)锁存器22。主动/非主动锁存器21/22为串接,使得每一锁存器21/22根据前一锁存器21/22的输出信号OUT而开启,且根据下一锁存器21/22的输出信号OUT而关闭。以标注为SRC2的锁存器为例,当第一输入节点INl接收到前一锁存器SRCl的无效(de-asserted)输出信号OUT (例如从高电平变为低电平),则锁存器SRC2开启(以产生有效(asserted)输出信号OUT);当第二输出节点IN2接收到下一锁存器SRC3的有效输出信号OUT (例如从低电平变为高电平),则锁存器SRC2关闭(以产生无效输出信号OUT)。移位寄存器200的第一个锁存器的第一输入节点INl耦接起始信号STV(例如垂直同步信号),且移位寄存器200的最后一个锁存器的第二输入节点IN2也是耦接起始信号STV。每一锁存器21/22还包含至少一时钟输出节点,以接收时钟信号。在本实施例中,每一锁存器21/22具有第一时钟输入节点CKl以耦接时钟信号CK,及第二时钟输入节点CK2以耦接反向时钟信号CKB,其极性相反于时钟信号CK。
[0036]根据本实施例的特征之一,组成移位寄存器200的锁存器21/22分为两类:主动锁存器21与非主动锁存器22。每一主动锁存器21的输出信号OUT作为栅极控制信号GOUTn (η=I至η),用以控制显示面板,然而每一非主动锁存器22的输出信号OUT则不耦合至显示面板。于二相邻主动锁存器21之间设有至少一非主动锁存器22 (如图1所例不设有一个非主动锁存器)。在一特定实施例中,移位寄存器200的第一个锁存器及最后一个锁存器皆为主动锁存器21。
[0037]图2显示本发明另一实施例的变形移位寄存器201,以对照于图1所示的移位寄存器200。图2的移位寄存器201类似于图1的移位寄存器200,不同的地方在于,于二相邻主动锁存器21之间设有多于一个(例如四个)非主动锁存器22,如图2虚线框内所示,这些非主动锁存器22于二相邻主动锁存器21之间为串接的。图3显示图2的移位寄存器201的时序图。如前所述,于非主动期间41,非主动锁存器22的输出信号OUT不会被提取(给显示面板),因此非主动期间41即可完全保留以执行触控面板的触控感测,而不用担心栅极驱动操作会对触控感测造成干扰。一般来说,可根据触控感测所需非主动期间的时间长度,以决定二相邻主动锁存器21之间究竟要设置多少个非主动锁存器22,栅极驱动操作才不会对触控感测造成干扰。
[0038]图4Α例示图1或图2的锁存器21/22的电路图,图4Β例示图4Α的电路的时序图,其中,OUTn代表移位寄存器200/210的第η个锁存器21/22的输出信号。在本实施例中,电容器Cl耦合于上拉(pull-up)晶体管Ml的栅极与源极之间,根据前一锁存器21/22以储存电荷。电容器Cl的储存电荷于下一时钟周期时会开启上拉晶体管Ml,因而产生一输出信号OUT。
[0039]以上所述仅为本发明的较佳实施例而已,并非用以限定本发明的权利要求;凡其它未脱离发明所揭示的精神下所完成的等效改变或修饰,均应包含在本发明的权利要求的范围内。
【主权项】
1.一种适用于栅极驱动器的移位寄存器,包含: 多个主动锁存器;及 多个非主动锁存器,这些主动锁存器与这些非主动锁存器串接,除了串接的第一个与最后一个锁存器,使得每一锁存器根据前一锁存器的输出信号而开启,且根据下一锁存器的输出信号而关闭; 其中,于二相邻主动锁存器之间设有至少一非主动锁存器,每一该主动锁存器的输出信号作为栅极控制信号,用以控制显示面板,而每一该非主动锁存器的输出信号则不耦合至该显示面板。2.根据权利要求1所述适用于栅极驱动器的移位寄存器,除了串接的第一个与最后一个锁存器,其中每一该主动锁存器或该非主动锁存器包含: 第一输入节点,耦接串接之前一锁存器的输出信号;及 第二输入节点,耦接串接之后一锁存器的输出信号。3.根据权利要求2所述适用于栅极驱动器的移位寄存器,除了串接的第一个与最后一个锁存器,当某一锁存器的第一输入节点接收到前一锁存器的无效输出信号时,则该锁存器开启。4.根据权利要求2所述适用于栅极驱动器的移位寄存器,除了串接的第一个与最后一个锁存器,当某一锁存器的第二输出节点接收到下一锁存器的有效输出信号时,则该锁存器关闭。5.根据权利要求1所述适用于栅极驱动器的移位寄存器,其中这些串接的主动/非主动锁存器的第一个锁存器包含: 第一输入节点,耦接一起始信号;及 第二输入节点,耦接串接之后一锁存器的输出信号。6.根据权利要求5所述适用于栅极驱动器的移位寄存器,其中这些串接的主动/非主动锁存器的最后一个锁存器包含: 第一输入节点,耦接串接之前一锁存器的输出信号;及 第二输入节点,耦接该起始信号。7.根据权利要求1所述适用于栅极驱动器的移位寄存器,其中每一该主动锁存器或该非主动锁存器包含至少一时钟输入节点,以耦接时钟信号。8.根据权利要求7所述适用于栅极驱动器的移位寄存器,其中每一该主动锁存器或该非主动锁存器包含: 第一时钟输入节点,耦接该时钟信号;及 第二时钟输入节点,耦接反向时钟信号,其极性相反于该时钟信号。9.根据权利要求1所述适用于栅极驱动器的移位寄存器,其中这些串接的主动/非主动锁存器的第一个锁存器与最后一个锁存器属于主动锁存器。
【专利摘要】一种适用于栅极驱动器的移位寄存器。其包含串接的多个主动锁存器及非主动锁存器。于二相邻主动锁存器之间设有至少一非主动锁存器,每一主动锁存器的输出信号作为栅极控制信号,用以控制显示面板,而每一非主动锁存器的输出信号则不耦合至显示面板。
【IPC分类】G11C19/28, G09G3/36
【公开号】CN105096847
【申请号】CN201410186876
【发明人】林子财, 张耀光
【申请人】奇景光电股份有限公司
【公开日】2015年11月25日
【申请日】2014年5月5日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1