栅极驱动器及液晶显示器的制作方法

文档序号:2527604阅读:106来源:国知局
专利名称:栅极驱动器及液晶显示器的制作方法
技术领域
本发明属于液晶显示领域,更具体地讲,是涉及一种栅极驱动器及液晶显示器。
背景技术
在大尺寸薄膜场效应晶体管液晶显示器(TFT-LCD)中,为了解决大视角色偏的问题,通常会采用低色偏(LCS=Low Color Shift)的技术,图1是一种低色偏液晶显示器现有的驱动示意图,该低色偏液晶显示器通常为大尺寸全高清(FHD:Full High Definition)TFT-1XD。该液晶显示器I包括显示面板2,源极驱动器SD1、SD2、……、SD6,栅极驱动器⑶1、⑶2、⑶3、⑶4,时序控制器3集成于控制板(Control Board)4上,控制板4通过软性排线FFC与驱动板X Board连接使得时序控制器3向源极驱动器SD1、SD2、……、SD6提供控制信号。图2是图1中虚线框内显示面板内部的电路结构示意图,这种LowColor Shift架构要求设置于显示面板一侧级联的多个栅极驱动器(Gate Driver)的总输出通道数要比TFT-1XD显示的行数(FHD TFT-1XD显示的像素行数是1080)要多一条,这就需要该多个Gate Driver具有总共1081条输出通道。目前常用的Gate Driver的输出通道数都是可以整除1080,比如Gate Driver具有270条输出通道、360条输出通道或540条输出通道,这样分别使用4颗270条输出通道、3颗360条输出通道或2颗540条输出通道的Gate Driver级联就可以实现1080条输出通道的输出,但是没有办法支援图2中的Low Color Shift架构最后一条即第1081条扫描线的驱动。现有的做法是用更多一颗Gate Driver来驱动第1081条扫描线,这样该颗Gate Driver多余的输出通道将被舍弃,造成一些输出通道的浪费。而且级联的各颗Gate Driver输出通道会不一样,使得Gate Driver输出通道数的相关针脚为高电平或者低电平的设定也较为复杂。

发明内容
为了解决上述现有技术存在的问题,本发明的目的在于提供一种栅极驱动器,用于在液晶显示器中驱动扫描线,所述栅极驱动器包括:输入缓冲器,用于接收时钟信号、第一帧起始脉冲信号及第二帧起始脉冲信号;移位寄存器,包括n+2个触发器,第I个触发器至第n+1个触发器依次串接,第n+2个触发器的触发信号输入端连接于第η个触发器的输出端,所述第n+2个触发器的时钟信号输入端连接于时钟信号传输线,其中,η为自然数,当所述第一帧起始脉冲信号开始时,所述移位寄存器根据所述时钟信号移动垂直同步信号脉冲并输出n+1个移位寄存器的输出;电平移位器,将所述移位寄存器的输出移动到预定的电平,以依次地输出所移动的结果;以及输出缓冲器,依次地将电平移位器的输出施加到扫描线。此外,所述时钟信号包括n+1个时钟信号脉冲,其中,在第η个时钟信号脉冲的下降沿时触发第n+1个触发器并输出所述第二帧起始脉冲信号,在第n+1个时钟信号脉冲的上升沿时触发所述第n+2个触发器并输出第n+1个移位寄存器的输出。此外,所述n为540。
本发明的另一目的还在于提供一种液晶显示器,包括:显示面板,包含2η行像素及2η+1条扫描线,η为自然数,其中,每两条相邻的扫描线驱动一行像素;多个源极驱动器,用以接受时钟信号及多个水平同步信号脉冲来控制驱动所述2η行像素;多个栅极驱动器,用以选择性地驱动所述显示面板中的2η+1条扫描线;其中,所述栅极驱动器包括:输入缓冲器,用于接收时钟信号、第一帧起始脉冲信号及第二帧起始脉冲信号;移位寄存器,包括n+2个触发器,η为自然数,其中,第I个触发器至第n+1个触发器依次串接,第n+2个触发器的触发信号输入端连接于第η个触发器的输出端,所述第n+2个触发器的时钟信号输入端连接于时钟信号传输线;当所述第一帧起始脉冲信号开始时,所述移位寄存器根据所述时钟信号移动垂直同步信号脉冲并输出n+1个移位寄存器的输出;电平移位器,将所述移位寄存器的输出移动到预定的电平,以依次地输出所移动的结果;以及输出缓冲器,依次地将电平移位器的输出施加到扫描线。此外,第一驱动器及第二驱动器放置在所述显示面板的一侧,第三驱动器及第四驱动器放置在所述显示面板的另一侧;其中,所述第二栅极驱动器及所述第四栅极驱动器连接到第I条至第η条扫描线并同时驱动第I条至第η条扫描线中的一条扫描线,所述第一栅极驱动器及所述第三栅极驱动器连接到第n+1条至第2η+1条扫描线并同时驱动第n+1条至第2n+l条扫描线中的一条扫描线。此外,所述时钟信号包括n+1个时钟信号脉冲,其中,在第η个时钟信号脉冲的下降沿时触发第n+1个触发器并输出所述第二帧起始脉冲信号,在第n+1个时钟信号脉冲的上升沿时触发所述第n+2个触发器并输出第n+1个移位寄存器的输出。此外,所述η为540。根据本发明的栅极驱动器及液晶显示器,通过修改触发器的数量及连接方式,使得该栅极驱动器的输出通道数可任意的增减,使得该栅极驱动器在液晶显示器中能够对任意的多条扫描线进行驱动,且该栅极驱动器和普通的栅极驱动器有一样的通用性。


图1是一种低色偏液晶显不器现有的驱动不意图。图2是图1中虚线框内显示面板内部的电路结构示意图。图3是本发明实施例的栅极驱动器的模块示意图。图4是本发明实施例的移位寄存器的电路结构示意图。图5是本发明实施例的移位寄存器的工作时序图。图6是本发明实施例的液晶显示器的驱动示意图。
具体实施例方式为了更好地阐述本发明所采取的技术手段及其效果,以下结合本发明的实施例及其附图进行详细描述,其中,相同的标号始终表示相同的部件。图3所示是本发明实施例的栅极驱动器的模块示意图。图4所示是本发明实施例的移位寄存器的电路结构示意图。图5所示是本发明实施例的移位寄存器的工作时序图。参照图3至图5,该栅极驱动器100包括输入缓冲器10、移位寄存器20、电平移位器30及输出缓冲器40。具体地讲,移位寄存器20包括542个触发器,但本发明并不限于此,理论上讲移位寄存器可以包括任意多个触发器,但在实际过程中根据实际需求来确定触发器的数量。542个触发器分别为触发器Q1、Q2、Q3、……、Q541、Q542,其中,触发器Q1、Q2、Q3、……、Q541依次串接,即各个触发器的时钟信号输入端连接于CPV传输线上,触发器Ql的触发信号输入端用于接收第一帧起始脉冲信号,触发器Q2、Q3、……、Q541的触发信号输入端分别连接于前一个触发器的输出端;触发器Q542的触发信号输入端连接于触发器Q540的输出端,触发器Q542的时钟信号输入端连接于CPV传输线。在本实施例中,输入缓冲器10用于接收时钟信号CPV、第一帧起始脉冲信号STVl及第二帧起始脉冲信号STV2 ;当第一帧起始脉冲信号STVl开始时,移位寄存器20根据时钟信号CPV移动垂直同步信号脉冲,具体地讲,时钟信号CPV包括541个时钟信号脉冲,541
个时钟信号脉冲分别为 CPV1、CPV2、CPV3、CPV4、......、CPV540、CPV541,其中,CPV1、CPV2、
CPV3、……、CPV540分别在上升沿时触发各自对应的触发器Ql、Q2、Q3、……、Q540以输出移位寄存器的输出01、02、03、……、0540,CPV540在下降沿时触发触发器Q541以输出第二帧起始脉冲信号STV2,CPV541在上升沿时触发触发器Q542以输出移位寄存器的输出0541 ;电平移位器30将各个移位寄存器的输出移动到预定的电平,以依次地输出所移动的结果;输出缓冲器40依次地将电平移位器的输出通过输出通道Outl、0ut2、0ut3、……、0ut541施加到扫描线。本实施例中的栅极驱动器用于在液晶显示器中驱动扫描线。图6所示是本发明实施例的液晶显示器的驱动示意图。参照图4、图6,该液晶显示器I包括显示面板2,源极驱动器SD1、SD2、......、SD6,
栅极驱动器⑶1、⑶2、⑶3、⑶4,值得注意地是,栅极驱动器⑶1、⑶2、⑶3、⑶4都为上述的栅极驱动器,时序控制器3集成于控制板(ControlBoard) 4上,控制板4通过软性排线FFC与驱动板X Board,使得时 序控制器3向源极驱动器SDl、SD2、……、SD6提供控制信号。在本实施例中,显示面板2的分辨率可为1920*1080,即具有1080行像素,该1080行像素由1081条扫描线驱动,即每相邻的两条扫描线驱动一行像素。所述1081条扫描线为扫描线1、扫描线2、扫描线3、……、扫描线540、扫描线541、扫描线542、……、扫描线1080、扫描线1081,源极驱动器SD1、SD2、……、SD6接受时钟信号CPV及各自对应的水平同步信号脉冲来向1080行像素中的任一行像素提供像素电压。栅极驱动器⑶I及栅极驱动器⑶2配置于显示面板2的一侧,栅极驱动器⑶3及栅极驱动器⑶4配置于显示面板2的另一侧。本实施例中,栅极驱动器⑶I及栅极驱动器⑶2配置于显示面板2的右侧,栅极驱动器GD3及栅极驱动器GD4配置于显示面板2的左侧;其中,栅极驱动器⑶2的输出通道0utl、0ut2、0ut3、……、0ut540与扫描线1、扫描线2、扫描线3、……、扫描线540的右端连接,栅极驱动器⑶4的输出通道0utl、0ut2、0ut3、……、0ut540与扫描线1、扫描线2、扫描线3、……、扫描线540的左端连接,栅极驱动器⑶2及栅极驱动器⑶4的输出通道0ut541悬空,即未连接到显示面板2中的任何一条扫描线,这样,第I行至第540行像素中的任一行像素由栅极驱动器⑶2与栅极驱动器⑶4同时驱动,并且该任一行像素由源极驱动器SD1、SD2、……、SD6驱动提供像素电压;栅极驱动器⑶I
的输出通道 Outl、0ut2、0ut3、......、0ut540、0ut541 与扫描线 541、扫描线 542、......、扫
描线1080、扫描线1081的右端连接,栅极驱动器⑶3的输出通道0utl、0ut2、0ut3、……、0ut540、0ut541与扫描线541、扫描线542、......、扫描线1080、扫描线1081的左端连接,这样,第541行至第1080行像素中的任一行像素由栅极驱动器⑶I与栅极驱动器GD3同时驱动,并且由源极驱动器SD1、SD2、……、SD6驱动提供像素电压。这样在栅极驱动器⑶2及栅极驱动器GD4同时驱动完扫描线540后,即CPV540的上升沿时使得栅极驱动器GD2及栅极驱动器GD4的输出缓冲器40同时将各自的电平移位器的输出通过输出通道0ut540施加到扫描线540后,在CPV540的下降沿输出第二帧起始脉冲信号STV2作为栅极驱动器⑶I及栅极驱动器GD3的帧起始脉冲信号,进而使得显示面板2高清完整地显示。

根据本发明的栅极驱动器及液晶显示器,通过修改触发器的数量及连接方式,使得该栅极驱动器的输出通道数可任意的增减,使得该栅极驱动器在液晶显示器中能够对任意的多条扫描线进行驱动,且该栅极驱动器和普通的栅极驱动器有一样的通用性。虽然本发明是参照其示例性的实施例被具体描述和显示的,但是本领域的普通技术人员应该理解,在不脱离由权利要求限定的本发明的精神和范围的情况下,可以对其进行形式和细节的各种改变。
权利要求
1.一种栅极驱动器,用于在液晶显示器中驱动扫描线,其特征在于,所述栅极驱动器包括: 输入缓冲器,用于接收时钟信号、第一帧起始脉冲信号及第二帧起始脉冲信号; 移位寄存器,包括n+2个触发器,第I个触发器至第n+1个触发器依次串接,第n+2个触发器的触发信号输入端连接于第η个触发器的输出端,所述第n+2个触发器的时钟信号输入端连接于时钟信号传输线,其中,η为自然数,当所述第一帧起始脉冲信号开始时,所述移位寄存器根据所述时钟信号移动垂直同步信号脉冲并输出n+1个移位寄存器的输出;电平移位器,将所述移位寄存器的输出移动到预定的电平,以依次地输出所移动的结果;以及 输出缓冲器,依次地将电平移位器的输出施加到扫描线。
2.根据权利要求1所述的栅极驱动器,其特征在于,所述时钟信号包括n+1个时钟信号脉冲,其中,在第η个时钟信 号脉冲的下降沿时触发第n+1个触发器并输出所述第二帧起始脉冲信号,在第n+1个时钟信号脉冲的上升沿时触发所述第n+2个触发器并输出第n+1个移位寄存器的输出。
3.根据权利要求1或2所述的栅极驱动器,其特征在于,所述η为540。
4.一种液晶显示器,其特征在于,包括: 显示面板,包含2η行像素及2η+1条扫描线,η为自然数,其中,每两条相邻的扫描线驱动一行像素; 多个源极驱动器,用以接受时钟信号及多个水平同步信号脉冲来控制驱动所述2η行像素; 多个栅极驱动器,用以选择性地驱动所述显示面板中的2η+1条扫描线; 其中,所述栅极驱动器包括: 输入缓冲器,用于接收时钟信号、第一帧起始脉冲信号及第二帧起始脉冲信号; 移位寄存器,包括n+2个触发器,η为自然数,其中,第I个触发器至第n+1个触发器依次串接,第n+2个触发器的触发信号输入端连接于第η个触发器的输出端,所述第n+2个触发器的时钟信号输入端连接于时钟信号传输线;当所述第一帧起始脉冲信号开始时,所述移位寄存器根据所述时钟信号移动垂直同步信号脉冲并输出n+1个移位寄存器的输出;电平移位器,将所述移位寄存器的输出移动到预定的电平,以依次地输出所移动的结果;以及 输出缓冲器,依次地将电平移位器的输出施加到扫描线。
5.根据权利要求4所述的液晶显示器,其特征在于,第一驱动器及第二驱动器放置在所述显示面板的一侧,第三驱动器及第四驱动器放置在所述显示面板的另一侧;其中,所述第二栅极驱动器及所述第四栅极驱动器连接到第I条至第η条扫描线并同时驱动第I条至第η条扫描线中的一条扫描线,所述第一栅极驱动器及所述第三栅极驱动器连接到第n+1条至第2n+l条扫描线并同时驱动第n+1条至第2n+l条扫描线中的一条扫描线。
6.根据权利要求4所述的液晶显示器,其特征在于,所述时钟信号包括n+1个时钟信号脉冲,其中,在第η个时钟信号脉冲的下降沿时触发第n+1个触发器并输出所述第二帧起始脉冲信号,在第n+1个时钟信号脉冲的上升沿时触发所述第n+2个触发器并输出第n+1个移位寄存器的输出。
7.根据权利要求4至6任 一项所述的液晶显示器,其特征在于,所述η为540。
全文摘要
本发明公开一种栅极驱动器及液晶显示器,该栅极驱动器在液晶显示器中驱动扫描线,该栅极驱动器包括输入缓冲器,用于接收时钟信号、第一帧起始脉冲信号及第二帧起始脉冲信号;移位寄存器,包括n+2个触发器,第1个触发器至第n+1个触发器依次串接,第n+2个触发器的触发信号输入端连接于第n个触发器的输出端,所述第n+2个触发器的时钟信号输入端连接于时钟信号传输线,其中,n为自然数,当所述第一帧起始脉冲信号开始时,所述移位寄存器根据所述时钟信号移动垂直同步信号脉冲并输出n+1个移位寄存器的输出;电平移位器,将所述移位寄存器的输出移动到预定的电平,以依次地输出所移动的结果;以及输出缓冲器,依次地将电平移位器的输出施加到扫描线。
文档编号G09G3/36GK103077690SQ20131001442
公开日2013年5月1日 申请日期2013年1月15日 优先权日2013年1月15日
发明者王念茂 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1