栅极驱动电路及其驱动方法和显示装置的制造方法_5

文档序号:9766569阅读:来源:国知局
器根据延迟时钟信号确定预定延时时间,输入输出选择模块根据延迟时钟信号控制输入节点和输出节点与相应的子驱动电路连接。
[0137]本发明实施例所述的显示装置,包括上述的栅极驱动电路。
[0138]以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
【主权项】
1.一种栅极驱动电路,用于驱动多条栅线,其特征在于,所述栅极驱动电路包括多个第一子驱动电路和多个第二子驱动电路,所述多条栅线至少包括相邻的两个第一组栅线,以及位于相邻的所述第一组栅线之间的第二组栅线, 所述第一组栅线的两端分别连接所述第一子驱动电路和所述第二子驱动电路,与所述第一组栅线连接的所述第一子驱动电路连接与相邻所述第一组栅线连接的所述第二子驱动电路,所述第二组栅线的两端分别连接与相邻的两所述第一组栅线连接的两个所述第一子驱动电路; 所述第一子驱动电路用于为其连接的栅线提供栅极驱动信号; 所述第二子驱动电路用于为其连接的栅线提供栅极驱动信号。2.如权利要求1所述的栅极驱动电路,其特征在于,所述第一子驱动电路还用于在驱动完其连接的所述栅线时向相邻下一第一组栅线连接的第二子驱动电路提供第一信号; 所述第二子驱动电路还用于在驱动完其连接的所述栅线时,为与相邻下一所述第一组栅线连接的所述第二子驱动电路提供第二信号; 所述栅极驱动电路还包括延迟控制模块,所述延迟控制模块分别连接所述第一子驱动电路和所述第二子驱动电路,所述延迟控制模块接收所述第一信号和所述第二信号,所述延迟控制模块用于在所述第一信号和所述第二信号的控制下控制与所述第一组栅线连接的所述第一子驱动电路和所述第二子驱动电路同步驱动。3.如权利要求2所述的栅极驱动电路,其特征在于,所述延迟控制模块包括与门、定时计数单元和时序控制单元; 所述时序控制单元用于生成延迟时钟信号; 所述定时计数单元用于根据所述延迟时钟信号和所述第一组栅线连接的第二子驱动电路提供的所述第二信号生成延迟控制信号; 所述与门的第一输入端接入所述第一组栅线连接的第一子驱动电路提供的第一信号,所述与门的第二输入端接入所述延迟控制信号,所述与门的输出端与相邻下一第一组栅线连接的所述第二子驱动电路连接;当该第一信号和该延迟控制信号都有效时,所述与门的输出信号控制开启与相邻下一第一组栅线连接的所述第二子驱动电路。4.如权利要求3所述的栅极驱动电路,其特征在于,所述定时计数单元包括定时器和输入输出选择模块; 所述时序控制单元还用于生成输入输出选择信号; 所述定时器包括输入节点和输出节点; 所述定时器,接入所述延迟时钟信号,用于根据所述延迟时钟信号确定预定延时时间,将由所述输入节点输入的第二信号延迟所述预定延时时间,从而向所述输出节点输出延迟控制信号; 所述输入输出选择模块,用于根据所述输入输出选择信号,控制所述输入节点与所述第一组栅线连接的第二子驱动电路连接,并控制所述输出节点和所述与门的第二输入端连接。5.如权利要求4所述的栅极驱动电路,其特征在于,所述栅极驱动电路还包括保护二极管; 所述保护二极管的阳极与所述第一组栅线连接的第二子驱动电路提供第二信号的端口连接,所述保护二极管的阴极与所述定时器的输入节点连接。6.如权利要求4或5所述的栅极驱动电路,其特征在于,当第一组栅线连接的第一子驱动电路位于显示面板左侧,该第一组栅线连接的第二子驱动电路位于显示面板右侧时,相邻下一第一组栅线连接的第一子驱动电路位于显示面板右侧,相邻下一第一组栅线连接的第二子驱动电路位于显示面板左侧;或者, 当第一组栅线连接的第一子驱动电路位于显示面板右侧,该第一组栅线连接的第二子驱动电路位于显示面板左侧时,相邻下一第一组栅线连接的第一子驱动电路位于显示面板左侧,相邻下一第一组栅线连接的第二子驱动电路位于显示面板右侧。7.如权利要求6所述的栅极驱动电路,其特征在于,从上至下第一个第一组栅线连接的第一子驱动电路与所述延迟控制模块包括的时序控制单元连接,以接收该时序控制单元输出的起始信号; 从上至下第一个第一组栅线连接的第二子驱动电路与所述延迟控制模块包括的时序控制单元连接,以接收该时序控制单元输出的起始信号。8.如权利要求6所述的栅极驱动电路,其特征在于,当所述输入输出选择信号的电位为第一电平时,所述定时器的输入节点与右侧的第二子驱动电路连接,所述定时器的输出节点与左侧的第二子驱动电路连接;当所述输入输出选择信号的电位为第二电平时,所述定时器的输入节点与左侧的第二子驱动电路连接,所述定时器的输出节点与右侧的第二子驱动电路连接。9.如权利要求6所述的栅极驱动电路,其特征在于,所述延迟时钟信号控制所述定时器的延迟步数; 当第一组栅线连接的第二子驱动电路扫描完其连接的所有栅线的时间比该第一组栅线连接的第一子驱动电路扫描完其连接的所有栅线的时间提前N个栅极移动信号时钟周期,则所述延迟步数是N,NS正数。10.—种栅极驱动电路的驱动方法,用于驱动如权利要求4至9中任一权利要求所述的栅极驱动电路,其特征在于,所述驱动方法包括:与任一第一组栅线连接的第一子驱动电路扫描完其连接的栅线的时间与该第一组栅线连接的第二子驱动电路扫描完其连接的栅线的时间不同。11.如权利要求10所述的栅极驱动电路的驱动方法,其特征在于,还包括: 当第一子驱动电路驱动完其连接的栅线时,所述第一子驱动电路向与相邻下一第一组栅线连接的第二子驱动电路提供第一信号; 当第二子驱动电路驱动完其连接的栅线时,所述第二子驱动电路为与相邻下一所述第一组栅线连接的所述第二子驱动电路提供第二信号,第二子驱动电路为相邻下一第一组栅线连接的第一子驱动电路提供第二信号; 在所述第一信号和所述第二信号的控制下,延迟控制模块控制与所述第一组栅线连接的所述第一子驱动电路和所述第二子驱动电路同步驱动。12.如权利要求11所述的栅极驱动电路的驱动方法,其特征在于,所述在所述第一信号和所述第二信号的控制下,延迟控制模块控制与所述第一组栅线连接的所述第一子驱动电路和所述第二子驱动电路同步驱动步骤包括: 时序控制单元生成延迟时钟信号; 定时计数单元根据所述延迟时钟信号和所述第一组栅线连接的第二子驱动电路提供的所述第二信号生成延迟控制信号; 当与门的第一输入端接入的所述第一组栅线连接的第一子驱动电路提供的第一信号,以及所述与门的第二输入端接入的所述延迟控制信号都有效时,所述与门的输出信号控制开启与相邻下一第一组栅线连接的所述第二子驱动电路。13.如权利要求12所述的栅极驱动电路的驱动方法,其特征在于,还包括:时序控制单元生成输入输出选择信号; 所述定时计数单元根据所述延迟时钟信号和所述第一组栅线连接的第二子驱动电路提供的所述第二信号生成延迟控制信号步骤具体包括: 输入输出选择模块根据所述输入输出选择信号,控制定时器的输入节点与所述第一组栅线连接的第二子驱动电路连接,并控制所述定时器的输出节点和所述与门的第二输入端连接; 定时器根据所述延迟时钟信号确定预定延时时间; 定时器将由所述输入节点输入的第二信号延迟所述预定延时时间,从而向所述输出节点输出延迟控制信号。14.一种显示装置,包括如权利要求1至9中任一权利要求所述的栅极驱动电路。
【专利摘要】本发明提供一种栅极驱动电路及其驱动方法和显示装置。所述栅极驱动电路包括多个第一子驱动电路和多个第二子驱动电路,多条栅线至少包括相邻的两个第一组栅线,以及位于相邻的第一组栅线之间的第二组栅线,第一组栅线的两端分别连接第一子驱动电路和第二子驱动电路,与第一组栅线连接的第一子驱动电路连接与相邻第一组栅线连接的第二子驱动电路,第二组栅线的两端分别连接与相邻的两第一组栅线连接的两个第一子驱动电路;第一子驱动电路为其连接的栅线提供栅极驱动信号;第二子驱动电路为其连接的栅线提供栅极驱动信号。本发明解决分屏和横向条纹现象,并避免由于非同时切换栅极驱动集成电路而造成的栅极输出电压不同步的问题。
【IPC分类】G09G3/20
【公开号】CN105528987
【申请号】CN201610079905
【发明人】陈帅, 陆旭, 肖利军, 张智, 余道平, 顾可可, 伏思庆, 齐智坚, 冯文龙, 周冠瑜, 王孟杰
【申请人】重庆京东方光电科技有限公司, 京东方科技集团股份有限公司
【公开日】2016年4月27日
【申请日】2016年2月4日
当前第5页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1