一种fs-igbt的制备方法

文档序号:8363030阅读:243来源:国知局
一种fs-igbt的制备方法
【技术领域】
[0001]本发明属于功率半导体器件技术领域,涉及绝缘栅双极型晶体管(IGBT),具体涉及场截止型绝缘栅双极型晶体管(FS-1GBT)的制备方法。
【背景技术】
[0002]绝缘栅双极型晶体管(IGBT)是一种MOS场效应和双极型晶体管复合的新型电力电子器件,它既有MOSFET易于驱动,控制简单的优点,又有功率晶体管导通压降低,通态电流大,损耗小的优点,已成为现代电力电子电路中的核心电子元器件之一,广泛应用在诸如通信、能源、交通、工业、医学、家用电器及航空航天等国民经济的各个领域。IGBT的发明和应用对电力电子系统性能的提升起到了极为重要的作用,自上世纪90年代以来,经过器件结构和制备工艺的不断发展,商业量产的IGBT器件及其模块已涵盖电压从370V至6500V,电流从2A至4000A的应用范围。
[0003]从器件漂移区结构及其制备方法上讲,IGBT经历了从PT(穿通型)到NPT(非穿通型)再到FS(场截止型)的发展。第一代PT型结构元胞如图1所示,采用P+型CZ单晶硅片作为衬底,通过在P+型CZ硅片上依次外延N型buffer层和N _漂移区,然后在N _漂移区上制备MOS结构而成。该结构阻断时器件漂移区电场呈现类梯形分布,在一定的耐压下器件的N—漂移区厚度较薄,正向导通压降小;但由于作为集电区的P+衬底掺杂浓度高,厚度大,导致集电极发射效率过大,关断时间长,电流拖尾现象明显,致使关断损耗很大,难以满足高速应用的要求。因此,通常PT型IGBT需要采用载流子寿命控制技术以减小载流子寿命,从而减小关断时间和关断损耗,但采用该方法后PT型IGBT器件的正向导通压降呈现负温度系数,不利于并联使用。对于PT型IGBT结构,由于是在较厚的P+衬底上外延N型buffer层和N—漂移区,因此可获得薄的N _漂移区厚度,容易制备中低压的IGBT器件。
[0004]为了改善IGBT器件的性能,在PT型IGBT的基础上业界提出了 NPT型IGBT结构,元胞如图2所示。NPT型结构不再使用P+型衬底上外延N _层的工艺,而是直接使用N _型的FZ硅片,利用N—型FZ衬底材料作为漂移区,在N_型漂移区正面制备MOS结构,并通过背面离子注入并退火的方式形成P型集电区。对于NPT型IGBT结构,由于通过采用透明阳极(集电极)技术,降低了背面P型集电区的浓度和厚度,大大减小了集电极发射效率,改善了关断损耗大的问题,通过避免使用载流子寿命控制等技术,NPT型IGBT的正向导通压降为正温度系数,使大电流并联应用成为可能。但由于阻断时,NPT型结构电场的三角形分布,在一定的耐压下漂移区过长,导致导通电阻和关断损耗较大,仍难以满足高速应用的要求。
[0005]为了进一步改善IGBT器件的性能,结合PT型与NPT型IGBT的优点,业界提出了FS (场截止)型IGBT结构,元胞如图3所示。FS-1GBT直接使用N—型FZ硅片,利用『型FZ衬底材料作为漂移区,在N—型漂移区正面制备MOS结构,并通过在P型透明集电区形成之前采用扩散或离子注入工艺引入N型FS层,从而使漂移区电场在阻断时呈现类梯形分布,在一定的耐压下大大缩短了器件的漂移区厚度,降低了正向导通压降;同时通过采用透明阳极(集电极)技术,保证了导通压降的正温度特性。此外,由于FS-1GBT的P型集电区厚度小,浓度低,因此发射效率低,其拖尾电流很小,开关损耗远低于NPT型和PT型结构,成为高速低损耗应用的主流器件。然而,对于中低压的FS-1GBT,如击穿电压为600V的FS-1GBT,其芯片厚度通常小于70um,而击穿电压400V的FS-1GBT,其芯片厚度仅40um。无论是采用先做正面工艺(包括正面MOS结构和终端结构),背部减薄后背注的方式来引入FS层和P型集电区,还是先做背面工艺(包括FS层和P型集电区),然后减薄后做正面工艺的方法,制备如此薄的芯片,制备工艺复杂、难度大,需要非常昂贵和精密的加工设备,并且硅片太薄容易导致硅片的变形、翘曲和碎片,硅片(晶圆)的大小受到限制、良品率低、成本高,难以实现商业化生产,并且晶圆尺寸的限制使得器件的制备难以应用与大晶圆尺寸对应的先进工艺技术。此外,薄的芯片厚度也为硅片的划片和芯片的封装等带来巨大的技术挑战,增加工艺复杂性和难度,导致与晶圆制备类似的问题,即芯片太薄容易开裂、碎片,良品率低、成本高,难以实现商业化生产等。
[0006]对于中低压的PT型IGBT器件,虽然P+型单晶衬底的电阻率很小,但为了进一步降低厚的P+型衬底电阻对器件特性的影响,Jun Zeng提出通过背部刻槽并填充导电材料的制备方式,获得如图4所示的元胞结构(J.Zeng, Semiconductor DevicesHaving Reduced Effective Substrate Resistivity and Associated Methods, USpatent#6104062, #7098108)。该结构利用高电导率和热导率的金属等材料以降低P+型衬底的导通电阻及热阻,但该结构仍为PT型结构,P+型衬底的掺杂浓度很高,并且P +型衬底较厚,特别是在没有背部刻槽填充的位置,对于该IGBT器件集电极注入效率高,仍需要采用载流子寿命控制等技术以获得低的开关损耗,正向导通压降呈负温度系数,因此不适用于FS-1GBT的制备。
[0007]针对中低压FS-1GBT制备的困难,本发明提出一种制备方法以实现在较厚的硅片上制备FS-1GBT。

【发明内容】

[0008]本发明的目的在于提出一种在厚硅片上制备FS-1GBT的方法,用以解决中低压FS-1GBT制备过程中,薄硅片带来的制备工艺复杂、难度大,硅片翘曲、变形、碎片,硅片(晶圆)的大小受到限制、良品率低、成本高,难以实现产业化的问题,以及在后续晶圆的划片和芯片的封装中由于薄硅片带来的巨大技术挑战。
[0009]本发明解决上述技术问题所采用的技术方案是:
[0010]一种FS-1GBT的制备方法,包括以下步骤:
[0011]第一步:选取两片N型单晶硅片作为第一硅片和第二硅片,其中第一硅片为厚度300?500微米的轻掺杂的FZ娃,掺杂浓度为113?10 14个/cm 3,用以形成FS-1GBT的漂移区;第二硅片为厚度300?500微米的重掺杂的CZ硅或FZ硅,掺杂浓度为119?10 2(1个/cm3,用以形成FS-1GBT的背部N+区;
[0012]第二步:在第一硅片的背面通过离子注入N型杂质并退火制作FS-1GBT的N型FS层,形成的FS层的厚度为2?5微米,离子注入能量为40keV?500keV,注入剂量为113?114个/cm2,退火温度为1150-1200°C,退火时间为60?300分钟;
[0013]第三步:在第一硅片的背面再通过离子注入P型杂质并退火制作FS-1GBT的P型透明集电区,形成的P型集电区的厚度为0.5?2微米,离子注入能量为30keV?lOOkeV,注入剂量为113?10 14个/cm2,退火温度为1150-1200°c,退火时间为O?60分钟;
[0014]第四步:采用键合技术将第一硅片背面与第二硅片正面键合在一起形成第三硅片,键合温度为300?600°C,通过键合技术形成的第三娃片的第一娃片一侧为正面,第二硅片一侧为背面,即第一硅片正面为第三硅片正面,第二硅片背面为第三硅片背面;
[0015]第五步:减薄第三硅片正面至正面的原第一硅片厚度为30?80微米,即减薄漂移区;
[0016]第六步:通过多次光刻、氧化、离子注入、退火、淀积工艺在经过减薄的第三硅片正面制作FS-1GBT的正面结构,包括元胞MOS结构和终端结构等,其中,P型体区和终端场限环的结深为2?3微米,离子注入能量为40keV?120keV,注入剂量为113?10 14个/cm2,退火温度为1100?1150C,退火时间为30?150分钟;
[0017]第七步:减薄第三硅片背面至背面的原第二硅片厚度为50?100微米,即减薄背部N+区;
[0018]第八步:采用光刻和刻蚀,在经过减薄后的第三硅片背面刻槽至P型透明集电区;
[0019]第九步:淀积金属,填充沟槽并覆盖整个第三硅片背面至厚度为2?4微米;
[0020]第十步:采用化学机械抛光(CMP)平坦化背面淀积的金属,形成集电极;
[0021]即制备得FS-1GBT。
[0022]进一步的,所述第五步中,对于400V的FS-1GBT器件减薄后漂移区厚度为30?40微米,对于600V的FS-1GBT器件减薄后漂移区厚度为50?60微米。
[0023]进一步的,所述第八步中,刻蚀可采用干法刻蚀、定向湿法腐蚀、激光打孔等方法,所形成的硅槽的形状、深宽比以及在硅片上的分布根据背部N+区的厚度和刻蚀方法而改变。
[0024]进一步的,所述第九步中,填充集电极金属前,先淀积一层金属阻挡层(如钛、氮化钛、氮化钽等),以防止金属扩散进入硅中,所填充的金属可以是一层金属,也可以是多层金属的组合,所填充的金属可以是钨、铜或铝等。
[0025]进一步的,所述第六步中,正面结构为平面栅结构或沟槽栅结构。
[0026]需要说明的是,为了简化描述,上述制备方法是以η沟道FS-1GBT器件为例来说明,但本发明同样适用于P沟道FS-1GBT器件的制备。且上述FS-1GBT的制备方法中的工艺步骤和工艺条件可根据实际需要进行增删和调整;
[0027]本发明制备所得的FS-1GBT元胞结构如图5所示。当器件正向导通时,栅极8电压为高电位,器件表面MOS结构沟道开启,背部N+区11与P型透明集电区I形成的PN结J2反偏,并且刻槽填充的背部集电极金属7短接N+区11和P型透明集电区8,因此背部N +区11不影响FS-1GBT器件的正向导通特性(包括正向导通时的载流子分布),因而也不会影响器件的关断特性。此外,在正向导通时电流不但可以通过背部N+区11之间刻槽填充的集电极金属7流动,部分电子还可以扩散透过P型透明集电区1,经背部N+区11到达侧面和下方的集电极金属7,避免了电流集中的问题,该现象在FS-1GBT器件P型透明集电区I较薄和掺杂较低时更加明显。当器件阻断时,栅极8电位为低电位,集电极7为高电位,正面P型体区4与NI票移区3形成的PN结Jl反偏,承受器件的耐压,由于FS层的存在,在器件击穿时N—漂移区3中的电场呈现类梯形分布。由于背部N+区11与P型透明集电区I形成的PN结J2反偏,并且刻槽填充的背部集电极金属7短接N+区11和P型透明集电区8,因此背部N+区11不影响FS-1GBT器件的阻断特性。
[0028]本发明的有益效果表现在:
[0029]本发明在整个芯片制备过程中可采用厚的硅片制备具有薄漂移区的中低压FS-1GBT,并且最后制备获得的所述FS-1GBT器件也具有厚的硅片厚度。本发明提供的一种FS-1GBT的制备方法可解决中低压FS-1GBT制备过程中,薄硅片带来的制备工艺复杂、难度大,硅片翘曲、变形、碎片,硅片(晶圆)的大小受到限制、难以使用与大尺寸晶圆对应的先进工艺技术、良品率低、成本高,难以实现产业化的问题,以及在后续晶圆的划片和芯片的封装中由于薄硅片带来的巨大技术挑战。本发明形成的IGBT为FS型,不需要采用寿命控制技术,具有与传统方法获得的FS-1GBT同样的诸
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1