阵列基板及其形成方法

文档序号:8381990阅读:387来源:国知局
阵列基板及其形成方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种阵列基板及其形成方法。
【背景技术】
[0002]液晶显示器(liquidcrystal display,IXD)或有机发光二极管(OrganicLight-Emitting D1de,0LED)显示器具有低福射、体积小及低耗能等优点,被广泛地应用在笔记本电脑、个人数字助理(Personal Digital Assistant,PDA)、平面电视和移动电话等?目息广品上。
[0003]以液晶显示器为例,其利用外部驱动芯片来驱动面板上的芯片,以显示图像。但为了减少元件数目,并降低制造成本,近年来,逐渐发展成将驱动电路结构直接制作于显示面板上。例如采用将栅极驱动电路(gate driver)整合于阵列基板的技术。并且现今的技术多以移位寄存器(Shift Register)来形成栅极驱动电路,集成在液晶面板的阵列基板上。
[0004]然而,栅极驱动电路整合于阵列基板会占用阵列基板的面积。同时,阵列基板中,单位面积的像素越多,栅极驱动电路的输出端就越多,栅极驱动电路占液晶面板的面积也就越大。此外,栅极驱动电路中,采用的移位寄存器组越多,栅极驱动电路占阵列基板的面积也越大。可见,栅极驱动电路成为阵列基板窄边框设计的障碍,也即成为显示面板窄边框设计的障碍。

【发明内容】

[0005]本发明解决的问题是提供一种阵列基板及其形成方法,以减小栅极驱动电路在阵列基板上的占用面积,实现显示面板的窄边框设计。
[0006]为解决上述问题,本发明的其中一方面提供一种阵列基板,包括:
[0007]位于非显示区域的栅极驱动电路,所述栅极驱动电路包括M个移位寄存器电路,每个所述移位寄存器电路具有两个移位寄存器组,每个所述移位寄存器组具有N个移位寄存器,其中,M为正偶数且N为大于2的正整数;
[0008]每个所述移位寄存器组中,第η个移位寄存器的栅输出端具有信号走线,所述信号走线包括结束信号走线和触发信号走线,其中,所述第η个移位寄存器的结束信号走线与第η-1个移位寄存器电连接,所述第η个移位寄存器的触发信号走线与第η+1个移位寄存器电连接,η为大于I且小于N的正整数;
[0009]在垂直所述非显示区域的方向上,至少有一个所述移位寄存器组的信号走线位于另一个所述移位寄存器组的信号走线上方。
[0010]为解决上述问题,本发明的另一方面提供一种阵列基板的形成方法,包括:
[0011 ] 在非显示区域形成栅极驱动电路,设置所述栅极驱动电路包括M个移位寄存器电路,设置每个所述移位寄存器电路具有两个移位寄存器组,设置每个所述移位寄存器组具有N个移位寄存器,其中,M为正偶数且N为大于2的正整数;
[0012]每个所述移位寄存器组中,在第η个移位寄存器的栅输出端形成信号走线,所述信号走线包括结束信号走线和触发信号走线,其中,所述第η个移位寄存器的结束信号走线与第η-1个移位寄存器电连接,所述第η个移位寄存器的触发信号走线与第η+1个移位寄存器电连接,η为大于I且小于N的正整数;
[0013]在垂直所述非显示区域的方向上,至少将一个所述移位寄存器组的信号走线形成在另一个所述移位寄存器组的信号走线上方。
[0014]与现有技术相比,本发明的技术方案至少具有以下优点:
[0015]本发明的技术方案中,至少一个移位寄存器组的信号走线位于另外一个移位寄存器组的信号走线上方,使得栅极驱动电路中,并排的信号走线减少,从而可以使信号走线并排的宽度减小,使阵列基板边框区域面积缩小,进而使阵列基板的非显示区域面积减小,因此,后续采用此阵列基板的显示面板能够实现窄边框设计。
【附图说明】
[0016]图1是一种阵列基板局部俯视结构不意图;
[0017]图2是另一种阵列基板局部俯视结构不意图;
[0018]图3是本发明实施例所提供的阵列基板示意图;
[0019]图4是图3所示阵列基板中,位于第一边框区域的栅极驱动电路第一层信号走线示意图;
[0020]图5是图3所示阵列基板中,位于第一边框区域的栅极驱动电路第二层信号走线示意图;
[0021]图6是本发明另一实施例所提供的阵列基板示意图;
[0022]图7是图6所示阵列基板中,位于第一边框区域的栅极驱动电路第一层信号走线示意图;
[0023]图8是图6所示阵列基板中,位于第一边框区域的栅极驱动电路第二层信号走线示意图;
[0024]图9是图6所示阵列基板中,位于第一边框区域的栅极驱动电路第三层信号走线示意图;
[0025]图10是图6所示阵列基板中,位于第一边框区域的栅极驱动电路第四层信号走线示意图。
【具体实施方式】
[0026]图1是一种阵列基板局部俯视结构示意图,示出了阵列基板的部分非显示区域。所述非显示区域具有栅极驱动电路。所述栅极驱动电路包括移位寄存器电路。所述移位寄存器电路包括两个移位寄存器组,分别为第一移位寄存器组和第二移位寄存器组。两个所述移位寄存器组均包括多个移位寄存器。图1中示出移位寄存器101至移位寄存器105作为代表,它们的栅输出端分别为栅输出端1la至栅输出端105a。其中,奇数个移位寄存器属于第一移位寄存器组,即所示出的移位寄存器101、移位寄存器103及移位寄存器105均属于第一移位寄存器组。偶数个移位寄存器属于第二移位寄存器组,即所示出的移位寄存器102和移位寄存器104均属于第二移位寄存器组。每个移位寄存器组中的移位寄存器通过信号走线相互电连接。其中,第一移位寄存器组中的信号走线包括触发信号走线ISl和结束信号走线1T1,第二移位寄存器组中的信号走线包括触发信号走线1S2和结束信号走线1T2。在图1所示平面中,第一移位寄存器组中的触发信号走线ISl和结束信号走线ITl位于第二移位寄存器组中的触发信号走线1S2和结束信号走线1T2左侧,它们平铺在同一平面上。
[0027]图1中,两个移位寄存器组的信号走线均平铺在同一平面上,并且呈左右并排排布,并排部分的总宽度为图1中所标注的宽度Wl。宽度Wl较大,因此,整个阵列基板的边框区域面积较大,无法实现显示面板的窄边框设计。
[0028]图2是另一种阵列基板局部俯视结构示意图,示出了阵列基板的部分非显示区域。所述非显示区域具有栅极驱动电路。所述栅极驱动电路包括移位寄存器电路。所述移位寄存器电路包括四个移位寄存器组,分别为第一移位寄存器组、第二移位寄存器组、第三移位寄存器组和第四移位寄存器组。四个所述移位寄存器组均包括多个移位寄存器。图2中示出移位寄存器201至移位寄存器209作为代表,它们的栅输出端分别为栅输出端201a至栅输出端209a。其中,第4j-3个移位寄存器属于第一移位寄存器组,第4j_2个移位寄存器属于第二移位寄存器组,第4 j-Ι个移位寄存器属于第三移位寄存器组,第4 j个移位寄存器属于第四移位寄存器组,其中,j为正整数。所示出的九个移位寄存器中,移位寄存器中201、移位寄存器205及移位寄存器209均属于第一移位寄存器组,移位寄存器202和移位寄存器206均属于第二移位寄存器组,移位寄存器203和移位寄存器207均属于第三移位寄存器组,移位寄存器204和移位寄存器208均属于第四移位寄存器组。每个移位寄存器组中的移位寄存器通过信号走线相互电连接。其中,第一移位寄存器组中的信号走线包括触发信号走线2S1和结束信号走线2T1,第四移位寄存器组中的信号走线包括触发信号走线2S4和结束信号走线2T4,其它两组信号走线未标注。在图2所示平面中,所述四组信号走线平铺在同一平面上。
[0029]图2中,四个移位寄存器组的信号走线均平铺在同一平面上,并且呈左右依次并排排布,并排部分的总宽度为图2中所标注的宽度W2。宽度W2较大,因此,整个阵列基板的边框区域面积较大,无法实现显示面板的窄边框设计。
[0030]为此,本发明提供一种阵列基板及其形成方法,所述阵列基板中,至少一个移位寄存器组的信号走线位于另外一个移位寄存器组的信号走线上方,使得栅极驱动电路中,并排的信号走线减少,从而可以使信号走线并排后的宽度减小,使边框区域面积缩小,进而使阵列基板的非显示区域面积减小,因此,后续采用此阵列基板的显示面板能够实现窄边框设计。
[0031]并且,利用触控显示走线形成工艺形成相应的一组信号走线,同时利用显示区域上形成的其它导电层制作其它组信号走线,从而不仅节约布局空间,而且节省工艺步骤,节约成本。
[0032]为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
[0033]本发明一实施例提供一种阵列基板,请结合参考图3至图5。
[0034]请参考图3,图3是本发明实施例所提供的阵列基板300示意图。阵列基板300包括显示区域300V和非显示区域300N,所述非显示区域300N包括第一边框区域N31和第二边框区域N32。阵列基板300包括位于非显示区域300N的栅极驱动电路(图3中未示出)。
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1