移位寄存器单元及其驱动方法、栅极驱动电路和显示装置的制造方法_3

文档序号:9434079阅读:来源:国知局
58]第三阶段:下拉模块根据复位信号输入端输入的复位信号对移位寄存器单元输出端输出的信号下拉。
[0059]在该阶段,时钟信号端CLK输入低电平信号,复位信号输入端Reset输入高电平信号(复位信号输入端Reset输入的信号即为下一级移位寄存器单元的输出端Output输出的信号),第二晶体管M2处于导通状态,上拉节点HJ电平拉低,第三晶体管M3关断,该移位寄存器单元不再输出栅极驱动信号。
[0060]第四阶段:第一放噪模块对移位寄存器单元输出端输出的信号放噪。
[0061 ] 在该阶段,时钟信号端CLK输入高电平信号,上拉节点HJ为低电平,第六晶体管M6为关断状态,通过第二电容C2使得下拉节点H)变为高电平,此时,第五晶体管M5打开,从而实现对移位寄存器单元的输出端Output进行放噪;同时下拉节点H)为高电平,第七晶体管M7打开,从而实现对上拉节点F1U进行放噪。上述对输出端Output和上拉节点PU的放噪,可使得由时钟信号端CLK产生的耦合噪声电压得以消除,从而实现该移位寄存器单元的低压输出,保证栅极驱动信号循环输出的稳定性。
[0062]在第四阶段结束之后,该驱动方法还包括第五阶段,时钟信号端CLK输入低电平信号,第六晶体管M6关闭,下拉节点ro变为低电平,第七晶体管WJ和第五晶体管M5关闭。
[0063]在下一帧到来之前,该移位寄存器单元一直重复第四阶段和第五阶段,即不断对该移位寄存器单元进行放噪。
[0064]本实施例中,该移位寄存器单元的驱动方法还包括:在触控阶段,补偿模块根据触控切换端SW输入的触控切换信号对上拉节点PU的电位进行补偿,以保持上拉节点HJ的电位不变。本实施例中,触控阶段插入到相邻两帧扫描驱动之间。
[0065]在该阶段,触控切换端SW输入高电平信号,此时,时钟信号端CLK输入低电平信号,移位寄存器单元的输出端Output输出低电平信号,上拉节点HJ和下拉节点H)均保持触控前的低电平。同时,在该阶段,第二放噪模块根据触控切换端SW输入的触控切换信号对移位寄存器单元输出端Output输出的信号放噪,以使移位寄存器单元输出端Output不输出驱动信号,即由于触控切换端SW输入高电平信号,所以第四晶体管M4打开,对输出端Output进行放噪,使该移位寄存器单元不会输出栅极驱动信号,从而避免了栅极驱动信号对触控信号的干扰,保证了触控功能的正常进行。
[0066]实施例2:
[0067]本实施例提供一种移位寄存器单元的驱动方法,与实施例1中的驱动方法不同的是,触控阶段插入到一帧扫描中任意一个移位寄存器单元驱动过程中的第一阶段结束时。
[0068]如图3所示,当第一阶段结束时,触控切换端SW输入高电平信号,时钟信号端CLK变为低电平,上拉节点HJ继续保持高电平;由于触控切换端SW为高电平,所以第四晶体管M4打开,对移位寄存器单元的输出端Output进行放噪,输出端Output不会输出栅极驱动信号,从而避免了栅极驱动信号对触控信号的干扰,保证了触控功能的正常进行。同时,由于上拉节点PU为高电平,触控切换端SW输入为高电平信号,第八晶体管M8和第九晶体管M9导通,触控切换端SW对第一电容Cl进行补充充电,使上拉节点HJ的电位在触控阶段保持不变。若无触控切换端SW对第一电容Cl的充电,上拉节点HJ的电位会由于第二晶体管M2和第七晶体管M7有漏电现象而被拉低(如图4所示),这样在触控阶段结束后,该移位寄存器单元可能会出现无输出或者输出电压过低的问题。同时,由于在触控阶段插入时,其他移位寄存器单元的上拉节点PU处于低电平,所以不影响其他移位寄存器单元后续的继续工作。触控功能结束后,触控切换端SW变为低电平,该移位寄存器单元继续第二阶段的工作。
[0069]本实施例中,移位寄存器单元的电路结构以及移位寄存器单元的驱动方法的其他阶段与实施例1中相同,此处不再赘述。
[0070]实施例3:
[0071]本实施例提供一种移位寄存器单元的驱动方法,与实施例1-2中的驱动方法不同的是,触控阶段插入到一帧扫描中任意一个移位寄存器单元驱动过程中的第二阶段结束时。
[0072]如图5所示,当第二阶段结束时,触控切换端SW输入高电平信号,时钟信号端CLK变为低电平,上拉节点HJ继续保持高电平;由于触控切换端SW为高电平,所以第四晶体管M4打开,对移位寄存器单元的输出端Output进行放噪,输出端Output不会输出栅极驱动信号,从而避免了栅极驱动信号对触控信号的干扰,保证了触控功能的正常进行。同时,由于上拉节点PU为高电平,触控切换端SW输入为高电平信号,第八晶体管M8和第九晶体管M9导通,触控切换端SW对第一电容Cl进行补充充电,使上拉节点HJ的电位在触控阶段保持不变。若无触控切换端SW对第一电容Cl的充电,上拉节点HJ的电位会由于第二晶体管M2和第七晶体管M7有漏电现象而被拉低(如图6所示),这样在触控阶段结束后,该移位寄存器单元可能会出现无输出或者输出电压过低的问题。同时,由于在触控阶段插入时,其他移位寄存器单元的上拉节点PU处于低电平,所以不影响其他移位寄存器单元后续的继续工作。触控功能结束后,触控切换端SW变为低电平,该移位寄存器单元继续第三阶段的工作。
[0073]本实施例中,移位寄存器单元的电路结构以及移位寄存器单元的驱动方法的其他阶段与实施例1中相同,此处不再赘述。
[0074]实施例1-3的有益效果:实施例1-3中的移位寄存器单元及其驱动方法,通过设置补偿模块,使上拉节点的电位能在触控阶段获得补偿,从而使上拉节点的电位状态在触控阶段能够保持不变,在触控阶段结束后,上拉节点的电位从保持状态继续运行驱动扫描,进而避免触控信号和显示信号的相互干扰,实现正常的触控和显示,该移位寄存器单元能避免内嵌式触摸显示屏触控驱动和显示驱动之间的相互干扰,实现内嵌式触摸显示屏显示驱动和触控驱动的互相兼容。
[0075]实施例4:
[0076]本实施例提供一种栅极驱动电路,如图7所示,包括:多级的移位寄存器单元,移位寄存器单元采用实施例1-3任意一个中的移位寄存器单元,本级移位寄存器单元的复位信号输入端Reset连接下一级移位寄存器单元的输出端Output,本级移位寄存器单元的起始信号输入端Input连接上一级移位寄存器单元的输出端Output。
[0077]本实施例中,第一级移位寄存器单元的起始信号输入端Input和末一级移位寄存器单元的复位信号输入端Reset连接触发信号输入端STV,触发信号输入端STV用于向第一级移位寄存器单元的起始信号输入端Input输入起始触发信号,并用于向末一级移位寄存器单元的复位信号输入端Reset输入复位触发信号。
[0078]另外需要说明的是,移位寄存器单元的起始信号输入端用于在栅极驱动电路反相扫描时输入复位信号;移位寄存器单元的复位信号输入端用于在栅极驱动电路反相扫描时输入起始信号。移位寄存器单元的第一晶体管的第一极用于在栅极驱动电路反相扫描时连接第三电源;移位寄存器单元的第二晶体管的第一极用于在栅极驱动电路反相扫描时连接第一电源。通过如此连接,该栅极驱动电路能够实现双向扫描,即该栅极驱动电路既能从第一级移位寄存器单元扫描到末一级移位寄存器单元,又能从末一级移位寄存
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1