栅极驱动电路及其单元和一种显示装置的制造方法

文档序号:8499150阅读:182来源:国知局
栅极驱动电路及其单元和一种显示装置的制造方法
【技术领域】
[0001] 本发明涉及电子电路领域,具体涉及到一种栅极驱动电路及其单元和一种显示装 置。
【背景技术】
[0002] 薄膜晶体管(TFT)平板显示(Flat Panel Display,FPD)技术是当今显示技术的 主流,大尺寸、更高分辨率显示是TFT-FH)的重要发展方向。TFT集成的栅极驱动电路(Gate Driver On Array,GOA)是大尺寸、高分辨率TFT-FPD发展过程中产生的重要技术。相比于 传统的采用外围栅极驱动1C的方式,采用G0A的TFT-FPD面板的外接引线数量极大地减 少,于是引线过密对分辨率的限制被放宽。G0A技术带来的其他优势包括:减少外围1C的 使用数量,使得信号传输更为稳定可靠,同时还可以减少显示模组的成本,使显示面板更轻 薄,显示边框更窄、更美观。
[0003] 在G0A电路中,由于其输出的栅极扫描信号在大部分的工作时间内处于低电平, 所以一般需要低电平维持电路(low-level-holding circuit)来维持中间节点以及信号输 出节点上的低电平,以避免时钟馈通效应或者泄露电流等对G0A的中间节点或者输出节点 电位的影响,防止G0A输出逻辑紊乱。但是,G0A的低电平维持电路容易由于下拉晶体管阈 值电压的漂移而发生性能退化。传统的设计思路是减少下拉管的特性漂移,实现的方式主 要有:1,将下拉晶体管偏置于高频脉冲应力模式下;2,将下拉晶体管偏置于低频脉冲应力 模式下;3,将下拉晶体管偏置于低压直流模式下。测试结果表明,相比于高压直流偏置模 式,这些方式都能在一定程度上减少下拉晶体管的阈值电压漂移。但是,下拉晶体管的阈值 电压漂移仍然不可避免,所以G0A的寿命仍然较短。亟待研宄新的G0A电路结构,进一步提 升地延长G0A的寿命,以满足高性能电视面板的要求。

【发明内容】

[0004] 本申请提供一种栅极驱动电路及其单元和一种显示装置,以补偿低电平维持模块 的阈值电压,延长电路的工作寿命。
[0005] 根据第一方面,一种实施例中提供一种栅极驱动电路,包括级联的至少一个栅极 驱动电路单元,栅极驱动电路单元包括:
[0006] 驱动模块,用于通过其控制端的开关状态切换,将第一时钟信号传送到栅极驱动 电路单元的信号输出端,从而输出扫描信号;输入模块,用于控制驱动模块的控制端切换开 关状态;低电平维持模块,用于在其维持使能端获得有效电平时将栅极驱动电路的信号输 出端和/或驱动模块的控制端维持在低电平;栅极驱动电路还包括至少一个自适电压产生 模块,自适电压产生模块的信号输出端用于连接至维持使能端,自适电压产生模块用于根 据其恒流源产生自补偿电压,并通过其信号输出端传输给维持使能端,以向维持使能端提 供有效电平。
[0007] 根据第二方面,一种实施例中提供一种显示装置,包括:
[0008] 由多个像素构成的二维像素阵列,以及与阵列中每个像素相连的第一方向的多条 数据线和第二方向的多条栅极扫描线;数据驱动电路,为数据线提供数据信号;和上述栅 极驱动电路,为所述栅极扫描线提供栅极驱动信号。
[0009] 依据上述实施例提供的栅极驱动电路,在低电平维持模块中下拉晶体管发生阈值 电压漂移时,会体现在维持使能端,由于自适电压产生模块的信号输出端连接在低电平维 持模块的维持使能端,因此,当下拉晶体管发生阈值电压漂移时,自适电压产生模块在其恒 流源的作用下产生自补偿电压,从而能够弥补阈值电压的增加,使得下拉晶体管的过驱动 电压恒定,保持良好的下拉能力,继而延长了栅极驱动电路的工作寿命。
【附图说明】
[0010] 图1为实施例一公开的一种栅极驱动电路单元的电路结构图;
[0011] 图2为一种实施例栅极驱动电路单元的一种工作时序图;
[0012] 图3为实施例二公开的一种栅极驱动电路单元的电路结构图;
[0013] 图4a为实施例三公开的一种自适电压产生模块电路结构不意图;
[0014] 图4b为实施例三公开的另一种自适电压产生模块电路结构不意图;
[0015] 图4c为实施例三公开的第三种自适电压产生模块电路结构示意图;
[0016] 图5为实施例三公开的一种栅极驱动电路单元电路结构图;
[0017] 图6为实施例四公开的一种显示装置结构示意图。
【具体实施方式】
[0018] 下面通过【具体实施方式】结合附图对本发明作进一步详细说明。
[0019] 首先对一些术语进行说明:
[0020] 本申请中的开关管为晶体管。
[0021] 本申请中的晶体管可以为双极型晶体管或场效应晶体管。当晶体管为双极型晶体 管时,其控制极是指双极型晶体管的基极,第一极可以为双极型晶体管的集电极或发射极, 对应的第二极可以为双极型晶体管的发射极或集电极;当晶体管为场效应晶体管时,其控 制极是指场效应晶体管的栅极,第一极可以为场效应晶体管的漏极或源极,对应的第二极 可以为场效应晶体管的源极或漏极。显示器中的晶体管通常为一种场效应晶体管:薄膜晶 体管(TFT)。下面以晶体管为场效应晶体管为例对本申请做详细的说明,在其它实施例中晶 体管也可以是双极型晶体管。
[0022] 有效电平是指能够导通晶体管的电平,例如当晶体管为N型晶体管时,则对应的 有效电平为高电平。在本实施例中,除特别说明外,以有效电平为高电平为例进行阐述。
[0023] 实施例一:
[0024] 请参考图1,为本实施例公开的一种栅极驱动电路单元的电路结构图。该栅极驱动 电路单元包括:驱动模块20、输入模块10、低电平维持模块30和自适电压产生模块40。其 中,
[0025] 驱动模块20,用于通过其控制端Q的开关状态切换,将第一时钟信号Vjf送到栅 极驱动电路单元的信号输出端,从而输出扫描信号V〇 UT。在一种实施例中,控制端Q的开关 状态可以通过高低电平来表征,例如高电平时,控制端Q为开启状态,低电平时,控制端Q为 关闭状态;在另一种实施例中,还可以根据晶体管的类型置换开关状态。在具体实施例中, 驱动模块20可以包括:第二晶体管T2,第二晶体管T2的第一极用于输入第一时钟信号VA, 第二晶体管T2的控制极为驱动模块20的控制端Q,第二晶体管T2的第二极为栅极驱动电 路单元的信号输出端。在其它实施例中,也可以是其它现有的或者将来出现的驱动方式。
[0026] 输入模块10,用于控制驱动模块20的控制端Q切换开关状态。在具体实施例中, 输入模块10包括:第一晶体管T1,第一晶体管T1的控制极连接至第一极,用于输入第一输 入信号V n;第一晶体管T1的第二极连接至驱动模块20的控制端Q。在其它实施例中,也 可以是其它现有的或者将来出现的输入方式。在本实施例中,第一输入信号V n的有效电平 到来时间超前于第一时钟信号1的有效电平到来时间,例如第一时钟信号VA的时钟周期为 T,占空比为50%,第一输
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1