Goa单元、栅极驱动电路及显示装置的制造方法

文档序号:9377339阅读:205来源:国知局
Goa单元、栅极驱动电路及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,具体地,涉及一种GOA单元、栅极驱动电路及显示装置。
【背景技术】
[0002]在显示装置中,栅极驱动电路提供开启信号,使多行像素依次、逐行开启,实现显示。一般地,栅极驱动电路包括多级移位寄存器,每级移位寄存器与一行像素对应;在一行像素开启时,该行像素对应的移位寄存器生成驱动信号,输入到与该行像素连接的栅线中,从而驱动该行像素开启。
[0003]目前,为了实现显示装置的轻薄化,越来越多的栅极驱动电路采用GOA技术(Gateon Array,即把栅驱动芯片制备在阵列基板上),在采用GOA技术的栅极驱动电路中,其移位寄存器称之为GOA单元。
[0004]在现有的显示装置中,每级GOA单元在驱动其对应的一行像素开启后输出关闭信号,且处于悬浮(Flooding)状态;在此情况下,由于信号串扰,处于悬浮状态的GOA单元容易被耦合进入的信号误开启,从而导致与该GOA单元对应的一行像素被充电,从而显示错误的图像,即所谓“画异”现象。

【发明内容】

[0005]本发明旨在至少解决现有技术中存在的技术问题之一,提出了一种GOA单元、栅极驱动电路及显示装置,其可以避免栅线的误开启,使像素不会被充电,显示错误的图像,这样就克服所谓“画异”现象。
[0006]为实现本发明的目的而提供一种GOA单元,其包括驱动模块,所述驱动模块用于将第一时钟信号从所述GOA单元的输出端输出,所述GOA单元还包括下拉模块,所述下拉模块与驱动模块连接,以及和至少一个低电压端连接,其用于在所述GOA单元输出关闭信号时,将至少一个低电压端提供的低电压信号输入到驱动模块的控制端,以使所述驱动模块在该低电压端的控制下处于关闭状态。
[0007]其中,所述下拉模块包括第一子模块、第二子模块和第三子模块;所述第一子模块的第一端与驱动模块的控制端连接,第二端与一低电压端连接,第三端与第二子模块和第三子模块连接;所述第二子模块的第一端连接输入信号端,第二端连接第二时钟信号,第三端和第一子模块连接;第三子模块的第一端与一低电压端连接,第二端与驱动模块的控制端连接,第三端与第一子模块连接。
[0008]其中,所述下拉单元还包括第四子模块;所述第四子模块的第一端与所述GOA单元的输出端连接,第二端与一低电压端连接,第三端与第二子模块和第三子模块连接。
[0009]其中,所述第一子模块包括第四晶体管;所述第四晶体管的控制极属于第一子模块的第三端,其和第二子模块、第三子模块连接;源极属于第一子模块的第二端,其和一低电压端连接;漏极属于第一子模块的第一端,其与驱动模块的控制端连接。
[0010]其中,所述第四子模块包括第五晶体管;所述第五晶体管的控制极为第四子模块的第三端,其与第二子模块、第三子模块连接;源极为第四子模块的第二端,其和一低电压端连接;漏极为第四子模块的第一端,其与所述GOA单元的输出端连接。
[0011]其中,所述第二子模块包括第一晶体管和第二晶体管;所述第一晶体管的控制极为所述第二子模块的第二端,其与第二时钟信号连接;源极为所述第二子模块的第一端,其与输入信号端连接;漏极与第二晶体管的控制极和源极连接;所述第二晶体管的漏极为所述第二子模块的第三端,其与第一子模块连接;所述输入信号端为高电压端或第二时钟信号。
[0012]其中,所述第三子模块包括第三晶体管;所述第三晶体管的控制极为所述第三子模块的第二端,其与驱动模块的控制端连接;源极为所述第三子模块的第一端,其与一低电压端连接;漏极为所述第三子模块的第三端,其与第一子模块连接。
[0013]其中,所述第一子模块包括第四晶体管;所述第二子模块包括第一晶体管和第二晶体管;所述第三子模块包括第三晶体管;
[0014]所述第一晶体管的控制极与第二时钟信号连接,源极与输入信号端连接,漏极与第二晶体管的控制极和源极连接;
[0015]所述第二晶体管的漏极与第四晶体管的控制极连接;
[0016]所述第三晶体管的控制极与驱动模块的控制端连接,源极与一低电压端连接,漏极与第四晶体管的控制极连接;
[0017]所述第四晶体管的源极与一低电压端连接,漏极与驱动模块的控制端连接;所述输入信号端为高电压端或第二时钟信号。
[0018]其中,与所述第三晶体管的源极连接的低电压端和与第四晶体管的源极连接的低电压端为同一电压端。
[0019]其中,所述下拉模块还包括第四子模块,所述第四子模块包括第五晶体管;所述第五晶体管的控制极与第二子模块、第三子模块连接;源极和一低电压端连接;漏极与所述GOA单元的输出端连接。
[0020]其中,与所述第三晶体管的源极连接的低电压端、与第四晶体管的源极连接的低电压端和与第五晶体管的源极连接的低电压端为同一电压端。
[0021]其中,所述GOA单元还包括上拉模块,所述上拉模块的输出端与驱动模块连接,用于向所述驱动模块输入上拉信号,所述上拉信号使所述驱动模块开启。
[0022]其中,所述驱动模块包括驱动晶体管;
[0023]所述驱动晶体管的控制极为驱动模块的控制端,其与所述上拉模块的输出端连接;所述驱动晶体管的源极与第一时钟信号连接,漏极与所述GOA单元的输出端连接。
[0024]其中,所述GOA单元还包括复位模块,所述复位模块与驱动模块连接,用于向所述驱动模块及所述GOA单元的输出端输入低电压信号,将所述驱动模块关闭,以及将所述GOA单元输出的信号下拉。
[0025]其中,所述上拉模块包括第六晶体管和第一电容;
[0026]所述第六晶体管的控制极和源极与上拉信号连接,漏极与驱动晶体管的控制极连接;
[0027]所述第一电容的第一端连接在所述第六晶体管的漏极与驱动晶体管的控制极之间,第二端与所述GOA单元的输出端连接。
[0028]其中,所述复位模块包括第八晶体管和第九晶体管;
[0029]所述第八晶体管的控制极与复位信号端连接,源极与一低电压端连接,漏极与驱动模块的控制端连接;
[0030]所述第九晶体管的控制极与复位信号端连接,源极与一低电压端连接,漏极与所述GOA单元的输出端连接。
[0031 ] 其中,所述输入信号端输出的电压等于栅极驱动电路的开启电压。
[0032]作为另一个技术方案,本发明还提供一种栅极驱动电路,其包括本发明提供的上述GOA单元。
[0033]作为另一个技术方案,本发明还提供一种显示装置,其包括本发明提供的上述栅极驱动电路。
[0034]本发明具有以下有益效果:
[0035]本发明提供的GOA单元,在其输出关闭信号时,下拉模块将所述驱动模块的控制端与至少一个低电压端连通,这样,所述低电压端向驱动模块的控制端输入低电压信号,会使驱动模块在该过程中会始终保持关闭,从而,可以避免驱动模块被因信号串扰而耦合进入的信号开启,在此情况下,GOA单元会始终维持输出关闭信号的状态,而不会如现有技术中所述的错误地输出开启信号,进而,避免了栅线的误开启,使像素不会被充电,显示错误的图像,这样就克服所谓“画异”现象。
[0036]本发明提供的栅极驱动电路,其采用本发明提供的GOA单元,可以避免栅线的误开启,使像素不会被充电,显示错误的图像,这样就克服所谓“画异”现象。
[0037]本发明提供的显示装置,其采用本发明提供的栅极驱动电路,可以避免栅线的误开启,使像素不会被充电,显示错误的图像,这样就克服所谓“画异”现象。
【附图说明】
[0038]附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的【具体实施方式】一起用于解释本发明,但并不构成对本发明的限制。在附图中:
[0039]图1为本发明实施方式提供的GOA单元的示意图;
[0040]图2为图1所示GOA单元的一种电路图;
[0041]图3为图2所示电路图中各信号的时序图;
[0042]图4为图1所示GOA单元的另一种电路图;
[0043]图5为第四晶体管的源极和第三晶体管的源极所连接的低电压端不同时的示意图;
[0044]图6为第四晶体管和第五晶体管的源极和第三晶体管的源极连接的低电压端不同时的示意图。
[0045]其中,附图标记:
[0046]1:驱动模块;2:下拉模块;3:上拉模块;4:复位模块;21:第一子模块;22:第二子模块;23:第三子模块;24:第四子模块。
【具体实施方式】
[0047]以下结合附图对本发明的【具体实施方式】进行详细说明。应当理解的是,此处所描述的【具体实施方式】仅用于说明和解释本发明,并不
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1