一种栅极驱动电路及其驱动方法、显示装置的制造方法

文档序号:9454193阅读:239来源:国知局
一种栅极驱动电路及其驱动方法、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种栅极驱动电路及其驱动方法、显示装置。
【背景技术】
[0002]在制作液晶显示器(Liquid Crystal Display,简称LCD)或有机发光二极管(Organic Light-Emitting D1de,简称0LED)显示器的过程中,需要将驱动 IC (IntegratedCircuit,集成电路)通过绑定(Bonding)工艺制作于显示面板的非显示区域,以向显示面板输入驱动信号。
[0003]为了降低成本,现有技术中采用GOA(Gate Driver on Array,阵列基板行驱动)技术将TFT (Thin Film Transistor,薄膜场效应晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省掉栅极驱动IC的部分。
[0004]在显示驱动的过程中,GOA电路依次向各行栅线发出行扫描驱动信号,以打开各行像素中的TFT ;然后,数据信号通过数据线,经过TFT的源极传输至与TFT的漏极相连接的像素电极上,以进行显示。
[0005]现有技术中,GOA电路由多个级联的移位寄存器(shift register)构成,每一级移位寄存器用于开启位于同一行的多个像素单元。随着显示面板不断向高清、高PPI (Pixels Per Inc,每英寸所拥有的像素数目)的趋势发展,显示面板的像素数目不断的提高,使得距离移位寄存器较远的像素单元接收信号的时间有所延迟,从而造成显示频率下降。或者会使得距离移位寄存器较远的像素单元接收信号的强度有所衰减,从而造成远端像素单元出现充电不足的现象,而导致显示不均。

【发明内容】

[0006]本发明的实施例提供一种栅极驱动电路及其驱动方法、显示装置,能够解决距离移位寄存器较远的像素单元接收信号强度衰减和信号延迟的问题。
[0007]为达到上述目的,本发明的实施例采用如下技术方案:
[0008]本发明实施例得一方面,提供一种栅极驱动电路,用于驱动显示面板上至少两条相邻的第一栅线和第二栅线,所述栅极驱动电路至少包括第一移位寄存器单元和第二移位寄存器单元,所述第一移位寄存器单元用于将第一时钟信号端的信号输出至所述第一栅线,所述第二移位寄存器单元用于将第二时钟信号端的信号输出至所述第二栅线;所述栅极驱动电路还包括预充电单元;所述预充电单元连接所述第一栅线、所述第二栅线、所述第一时钟信号端以及所述第二时钟信号端,用于在所述第二时钟信号端和所述第一栅线的控制下,将所述第一时钟信号端的信号输出至所述第二栅线,其中所述第二时钟信号端输出信号的上升沿位于所述第一时钟信号端输出信号的上升沿和下降沿之间,或者所述第二时钟信号端输出信号的下升沿位于所述第一时钟信号端输出信号的下升沿和上降沿之间。。
[0009]优选的,所述第一移位寄存器单元和所述第二移位寄存器单元分别位于所述显示面板的两侧。
[0010]优选的,所述第一移位寄存器单元和所述第二移位寄存器单元位于所述显示面板的同一侧。
[0011]优选的,所述预充电单元包括第一晶体管、第二晶体管以及第三晶体管;所述第一晶体管的栅极和第一极连接所述第二时钟信号端,第二极连接所述第二晶体管的栅极;所述第二晶体管的第一极连接所述第一栅线,第二极连接所述第三晶体管的栅极;所述第三晶体管的第一极连接第一时钟信号端,第二极连接所述第二栅线。
[0012]优选的,所述预充电单元还连接起始信号端;所述预充电单元还包括第四晶体管;所述第四晶体管的栅极连接所述起始信号端,第一极连接所述第二晶体管的栅极,第二极与复位电压端相连接。
[0013]优选的,第一级移位寄存器单元的信号输入端与起始信号端相连接;除第一级移位寄存器单元外,其余每个移位寄存器单元的信号输入端与其相邻的上一级移位寄存器单元的信号输出端相连接。
[0014]本发明实施例的另一方面,提供一种显示装置,包括如上所述的任意一种栅极驱动电路。
[0015]本发明实施例的又一方面,提供一种用于驱动上述任意一种栅极驱动电路的方法,所述方法包括第一移位寄存器单元将第一时钟信号端的信号输出至第一栅线;第二移位寄存器单元将第二时钟信号端的信号输出至第二栅线;其中,所述第一栅线与所述第二栅线相邻;当所述第二时钟信号端输出的信号和所述第一时钟信号端输出的信号均处于上升沿,或者均处于下降沿时,预充电单元开启,将所述第一时钟信号端的信号输出至所述第二栅线;其中,所述第二时钟信号端输出信号的上升沿位于所述第一时钟信号端输出信号的上升沿和下降沿之间,或者所述第二时钟信号端输出信号的下升沿位于所述第一时钟信号端输出信号的下升沿和上降沿之间。
[0016]优选的,当所述预充电单元包括第一晶体管、第二晶体管以及第三晶体管时,所述驱动方法包括:在所述第二时钟信号端的控制下,所述第一晶体管导通,将所述第二时钟信号端的信号输出至所述第二晶体管的栅极;在所述第二时钟信号端的控制下,所述第二晶体管导通,将所述第一栅线的信号输出至所述第三晶体管的栅极;在所述第一栅线输出信号的控制下,所述第三晶体管导通,将所述第一时钟信号端的信号输出至所述第二栅线。
[0017]优选的,当所述预充电单元还包括第四晶体管时,所述在所述第二时钟信号端的控制下,所述第一晶体管导通,将所述第二时钟信号端的信号输出至所述第二晶体管的栅极之前,还包括在起始信号端的控制下,所述第四晶体管导通,将所述第二晶体管的栅极下拉至复位电压端。
[0018]本发明实施例提供一种栅极驱动电路及其驱动方法、显示装置,该栅极驱动电路用于驱动显示面板上至少两条相邻的第一栅线和第二栅线,栅极驱动电路至少包括第一移位寄存器单元和第二移位寄存器单元。该第一移位寄存器单元用于将第一时钟信号端的信号输出至第一栅线,第二移位寄存器单元用于将第二时钟信号端的信号输出至第二栅线。此外,该栅极驱动电路还包括预充电单元。所述预充电单元连接第一栅线、第二栅线、第一时钟信号端以及第二时钟信号端,用于在第二时钟信号端和第一栅线的控制下,将第一时钟信号端的信号输出至所述第二栅线。其中,第二时钟信号端输出信号的上升沿位于第一时钟信号端输出信号的上升沿和下降沿之间,或者第二时钟信号端输出信号的下升沿位于第一时钟信号端输出信号的下升沿和上降沿之间。
[0019]这样一来,在第二时钟信号端输出的信号和第一时钟信号端输出的信号均处于上升沿,或者均处于下降沿的时刻,上述预充电单元开启,并通过该预充电单元,可以利用第一时钟信号端的信号对第二栅线进行预充电,从而能够加快第二移位寄存器单元向第二栅线输出的栅极驱动信号的爬升速度,以减小了该栅极驱动信号的衰减时间,提高了栅极驱动信号的驱动能力,使得距离该第二移位寄存器单元较远的像素单元接到的栅极驱动信号的强度,能够与距离该第二移位寄存器单元较近的像素单元接到的栅极驱动信号的强度相当,以改善显示不均的现象。
【附图说明】
[0020]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0021]图1为本发明实施例提供的一种设置有栅极驱动电路的显示装置的结构示意图;
[0022]图2为图1中各个信号端输出信号的波形图;
[0023]图3为本发明实施例提供的另一种设置有栅极驱动电路的显示装置的结构示意图;
[0024]图4为图2中各个信号端输出信号的波形图;
[0025]图5为图3所示的栅极驱动电路中部分预充电单元100的设置方式示意图;
[0026]图6为图1、图3或图5中预充电单元的一种结构示意图;
[0027]图7为图1、图3或图5中预充电单元的另一种结构示意图;
[0028]图8为本发明实施例提供的一种栅极驱动电路的方法流程图;
[0029]图9为本发明实施例提供的另一种栅极驱动电路的方法流程图。
[0030]附图标
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1