一种栅极驱动电路、显示装置和分区域显示的驱动方法

文档序号:2547016阅读:93来源:国知局
一种栅极驱动电路、显示装置和分区域显示的驱动方法
【专利摘要】本发明实施例提供了一种栅极驱动电路、显示装置和分区域显示的驱动方法,用以降低现有的显示装置在使用者只需要要看显示装置的某一个显示区域显示的内容时该显示装置的功耗。其中,栅极驱动电路中的每个移位寄存单元能够在自身的在第一控制信号端接收到的第一控制信号为高电平时,将自身连接的栅极线与低电平信号端接通,从而使得在该移位寄存单元连接的栅极线之后扫描的栅极线不能再被选通。
【专利说明】一种栅极驱动电路、显示装置和分区域显示的驱动方法【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种栅极驱动电路、显示装置和分区域显示的驱动方法。
【背景技术】
[0002]TFT-LCD (Thin Film Transistor-Liquid Crystal Display,薄膜场效应晶体管液晶显示器)实现一帧画面显示的基本原理是通过栅极(gate)驱动依次从上到下对每一行像素输入一定宽度的方波进行选通,再通过源极(source)驱动将每一行像素所需的信号依次从上往下输出。目前,制造这样一种结构的显示面板通常是将栅极驱动电路和源极驱动电路通过C0F(Chip On Film,覆晶薄膜)或COG (Chip On Glass,芯片直接固定在玻璃上)工艺制作在玻璃基板上,但是当分辨率较高时,栅极驱动和源极驱动的输出均较多,驱动电路的长度也将增大,这将不利于模组驱动电路的绑定(Bonding)工艺。
[0003]为了克服以上问题,现有显示面板的制造常采用GOA (Gate Drive on Array)电路的设计,相比于传统的COF或COG工艺,这不仅节约了成本,而且可以做到面板两边对称的美观设计,同时也省去了栅极驱动电路的Bonding区域以及外围布线空间,从而实现了显示装置窄边框的设计,提高了显示装置的产能和良率。
[0004]但是显示装置在采用上述显示面板时,每一次显示都要驱动显示面板上的各个像素全部显示,这在某些情况下,如使用者只需要要看显示装置的某一个显示区域显示的内容(例如使用者只需要看 显示装置显示的时间)时,增加了显示装置的功耗。

【发明内容】

[0005]本发明实施例提供了一种栅极驱动电路、显示装置和分区域显示的驱动方法,用以降低现有的显示装置在使用者只需要要看显示装置的某一个显示区域显示的内容时该显示装置的功耗。
[0006]基于上述问题,本发明实施例提供的一种栅极驱动电路,包括N个移位寄存单元;
[0007]第P个移位寄存单元的正向选择信号端接收第p-j个移位寄存单元输出的信号,ρ=」_+1,....Ν,第一个移位寄存单元到第j个移位寄存单元中的各个移位寄存单元的正向选择信号端分别接收位相不同的初始触发信号;
[0008]第r个移位寄存单元的反向选择信号端接收第r+j个移位寄存单元输出的信号,r=l,2,…N-j,第Ν-j+l个移位寄存单元到第N个移位寄存单元中的各个移位寄存单元的反向选择信号端分别接收位相不同的选通结束信号;
[0009]第k个移位寄存单元的时钟信号端接收第mod((k-l)/(2*j))+l时钟信号,k=l,2-,N;j为正整数;
[0010]每个移位寄存单元的控制信号端接收第一控制信号,每个移位寄存单元的正向扫描信号端接收第一电平信号,每个移位寄存单元的反向扫描信号端接收第二电平信号,每个移位寄存单元的低电平信号端接收低电平信号;[0011]第一电平信号为高电平信号时,第二电平信号为低电平信号;第一电平信号为低电平信号时,第二电平信号为高电平信号;
[0012]各个移位寄存单元,用于在第一控制信号端接收到的第一控制信号为低电平、且正/反向选择信号端接收到的信号为高电平时,用正/反向扫描信号端接收到的高电平信号对自身中驱动栅极线的晶体管的栅极进行充电至该晶体管稳定开启;在该晶体管稳定开启后,将通过时钟信号端接收到的时钟信号输出;在第一控制信号端接收到的第一控制信号为低电平、且反/正向选择信号端接收到的信号为高电平时,用反/正向扫描信号端接收到的低电平信号对自身中驱动栅极线的晶体管的栅极进行放电至该晶体管关闭;以及在第一控制信号端接收到的第一控制信号为高电平时,将自身连接的栅极线与低电平信号端接通。
[0013]本发明实施例提供的一种显示装置,包括本发明实施例提供的栅极驱动电路。
[0014]本发明实施例提供的分区域显示的驱动方法,应用于本发明实施例提供的栅极驱动电路,包括:
[0015]确定显示面板中需要显示的区域中的像素连接的栅极线;
[0016]控制所述栅极驱动电路进行当前帧扫描,在确定的栅极线中的最后j条栅极线中的各条栅极线选通结束时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为高电平,直至所述栅极驱动电路开始进行下一帧扫描时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为低电平。
[0017]本发明实施例提供的分区域显示的驱动方法,应用于本发明实施例提供的栅极驱动电路,包括:
[0018]确定显示面板中需要显示的区域中的像素连接的栅极线;
[0019]确定所述栅极驱动电路正向扫描,针对确定的栅极线中的起始的j条栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收初始触发信号;针对确定的栅极线中的除起始的j条栅极线以外的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收该移位寄存单元之前的第j个移位寄存单元输出的信号;针对确定的栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,在该移位寄存单元的反向选择信号端连接第二选择电路时,控制该移位寄存单元的反向选择信号端接收该移位寄存单元之后的第j个移位寄存单元输出的信号,在该移位寄存单元的反向选择信号端连接第二开关电路时,控制该移位寄存单元的反向选择信号端连接的第二开关电路闭合;
[0020]确定所述栅极驱动电路反向扫描,针对确定的栅极线中的起始的j条栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的反向选择信号端接收选通结束信号;针对确定的栅极线中的除起始的j条栅极线以外的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的反向选择信号端接收该移位寄存单元之后的第j个移位寄存单元输出的信号;针对确定的栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,在该移位寄存单元的正向选择信号端连接第一选择电路时,控制该移位寄存单元的正向选择信号端接收该移位寄存单元之前的第j个移位寄存单元输出的信号,在该移位寄存单元的正向选择信号端连接第一开关电路时,控制该移位寄存单元的正向选择信号端连接的第一开关电路闭合;
[0021]控制所述栅极驱动电路进行当前帧扫描,在确定的栅极线中的最后j条栅极线中的各条栅极线选通结束时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为高电平,直至所述栅极驱动电路开始进行下一帧扫描时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为低电平。
[0022]本发明实施例的有益效果包括:
[0023]本发明实施例提供的栅极驱动电路、显示装置和分区域显示的驱动方法,由于栅极驱动电路中的每个移位寄存单元在自身的第一控制信号端接收到的第一控制信号为高电平时,会将自身连接的栅极线与低电平信号端接通,从而使得在该移位寄存单元连接的栅极线之后扫描的栅极线不能再被选通,也就是说,采用该栅极驱动电路的显示装置可以仅控制部分显示区域中 的像素显示,这在使用者只需要要看显示装置的某一个显示区域显示的内容时,可以降低显示装置的功耗。
【专利附图】

【附图说明】
[0024]图1a为本发明实施例提供的栅极驱动电路的结构示意图之一;
[0025]图1b为本发明实施例提供的栅极驱动电路的结构示意图之二 ;
[0026]图2a为本发明实施例提供的栅极驱动电路的结构示意图之三;
[0027]图2b为本发明实施例提供的栅极驱动电路的结构示意图之四;
[0028]图3为本发明实施例提供的分区域显示的驱动方法应用于图1a或者图1b所示的栅极驱动电路时的流程图;
[0029]图4为本发明实施例提供的分区域显示的驱动方法应用于图2a或者图2b所示的栅极驱动电路时的流程图。
【具体实施方式】
[0030]本发明实施例提供的栅极驱动电路、显示装置和分区域显示的驱动方法,由于栅极驱动电路中的每个移位寄存单元在自身的第一控制信号端接收到的第一控制信号为高电平时,会将自身连接的栅极线与低电平信号端接通,从而使得在该移位寄存单元连接的栅极线之后扫描的栅极线不能再被选通,这在使用者只需要要看显示装置的某一个显示区域显示的内容时,可以降低显示装置的功耗。
[0031]下面结合说明书附图,对本发明实施例提供的一种栅极驱动电路、显示装置和分区域显示的驱动方法的【具体实施方式】进行说明。
[0032]本发明实施例提供的一种栅极驱动电路,包括N个移位寄存单元;
[0033]第P个移位寄存单元的正向选择信号端接收第p-j个移位寄存单元输出的信号,ρ=」_+1,....Ν,第一个移位寄存单元到第j个移位寄存单元中的各个移位寄存单元的正向选择信号端分别接收位相不同的初始触发信号;
[0034]第r个移位寄存单元的反向选择信号端接收第r+j个移位寄存单元输出的信号,r=l,2,…N-j,第Ν-j+l个移位寄存单元到第N个移位寄存单元中的各个移位寄存单元的反向选择信号端分别接收位相不通的选通结束信号;[0035]第k个移位寄存单元的时钟信号端接收第mod ((k-1) /h) +1时钟信号,k=l,2...,N ;h大于或等于2*j,j为正整数;其中,mod ( (k-1) /h)表示取(k-1) /h的余数;
[0036]例如,j=2, h=2*j=4,当k=l时,mod((k_l)/h)+l=l,因此,第一个移位寄存单元的时钟信号端接收第I时钟信号;当k=2时,mod ((k-1) /h) +1=2,因此,第二个移位寄存单元的时钟信号端接收第2时钟信号;当k=3时,mod ((k-1) /h) +1=3,因此,第三个移位寄存单元的时钟信号端接收第3时钟信号;当k=4时,mod ((k-1) /h) +1=4,因此,第四个移位寄存单元的时钟信号端接收第4时钟信号;当k=5时,mod ((k-1) /h) +1=1,因此,第五个移位寄存单元的时钟信号端接收第I时钟信号;当k=6时,mod ((k-1) /h) +1=2,因此,第六个移位寄存单元的时钟信号端接收第2时钟信号,等等。
[0037]每个移位寄存单元的控制信号端接收第一控制信号,每个移位寄存单元的正向扫描信号端接收第一电平信号,每个移位寄存单元的反向扫描信号端接收第二电平信号,每个移位寄存单元的低电平信号端接收低电平信号;
[0038]第一电平信号为高电平信号,第二电平信号为低电平信号时,所述栅极驱动电路正向扫描;第一电平信号为低电平信号,第二电平信号为高电平信号时,所述栅极驱动电路反向扫描;
[0039]在所述栅极驱动电路正向扫描时,各个移位寄存单元,用于在第一控制信号端接收到的第一控制信号为低电平、且正向选择信号端接收到的信号(即初始触发信号,或者是该移位寄存单元之前的第j个移位寄存单元输出的信号)为高电平时,用正向扫描信号端接收到的高电平信号对自身中驱动栅极线的晶体管的栅极进行充电至该晶体管稳定开启;在该晶体管稳定开启后,将通过时钟信号端接收到的时钟信号输出;在第一控制信号端接收到的第一控制信号为低电平、且反向选择信号端接收到的信号(即选通结束信号,或者是该移位寄存单元之后的第j个移位寄存单元输出的信号)为高电平时,用反向扫描信号端接收到的低电平信号对自身中驱动栅极线的晶体管的栅极进行放电至该晶体管关闭;以及在第一控制信号端接收到的第一控制信号为高电平时,将自身连接的栅极线与低电平信号端接通;
[0040]在所述栅极驱动电路反向扫描时,各个移位寄存单元,用于在第一控制信号端接收到的第一控制信号为低电平、且反向选择信号端接收到的信号(即选通结束信号,或者是该移位寄存单元之后的第j个移位寄存单元输出的信号)为高电平时,用反向扫描信号端接收到的高电平信号对自身中驱动栅极线的晶体管的栅极进行充电至该晶体管稳定开启;在该晶体管稳定开启后,将通过时钟信号端接收到的时钟信号输出;在第一控制信号端接收到的第一控制信号为低电平、且正向选择信号端接收到的信号(即初始触发信号,或者是该移位寄存单元之前的第j个移位寄存单元输出的信号)为高电平时,用正向扫描信号端接收到的低电平信号对自身中驱动栅极线的晶体管的栅极进行放电至该晶体管关闭;以及在第一控制信号端接收到的第一控制信号为高电平时,将自身连接的栅极线与低电平信号端接通。
[0041]当j=l,h=2时,本发明实施例提供的栅极驱动电路的结构如图1a所示。在图1a所示的栅极驱动电路中,当m为奇数时,第m个移位寄存单元SRm的时钟信号端CLKIN接收第一时钟信号CLK1,当m为偶数时,第m个移位寄存单元SRm的时钟信号端CLKIN接收第二时钟信号CLK2,其中,第一时钟信号CLKl和第二时钟信号互补,即第一时钟信号为高电平时,第二时钟信号为低电平,第一时钟信号为低电平时,第二时钟信号为高电平。
[0042]在图1a所示的栅极驱动电路中,第一个移位寄存单元SRl的正向选择信号端CHOFIN接收初始触发信号STV,除第一个移位寄存单元SRl以外的各个移位寄存单元的正向选择信号端CHOFIN接收其前一个移位寄存单元的输出端OUTPUT输出的信号;第N个移位寄存单元SR N的反向选择信号端接收选通结束信号CF,除第N个移位寄存单元SR N以外的各个移位寄存单元的反向选择信号端CHOBIN接收其后一个移位寄存单元的输出端OUTPUT输出的信号;每个移位寄存单元的控制信号端GCIN接收第一控制信号GC1,每个移位寄存单元的正向扫描信号VFIN端接收第一电平信号VI,每个移位寄存单元的反向扫描信号端VBIN接收第二电平信号V2,每个移位寄存单元的低电平信号端VGLIN接收低电平信号 VGL0
[0043]当j=2,h=4时,本发明实施例提供的栅极驱动电路的结构如图1b所示,在图1a所示的栅极驱动电路中,第k个移位寄存单元SRk的时钟信号端CLKIN接收第mod ((k-1)/4)+1时钟信号,其中,第一时钟信号CLKl为高电平时,第三时钟信号CLK3为低电平,第三时钟信号CLK3为高电平时,第一时钟信号CLKl为低电平;第二时钟信号CLK2为高电平时,第四时钟信号CLK4为低电平,第四时钟信号CLK4为高电平时,第二时钟信号CLK2为低电平。
[0044]在图1b所示的栅极驱动电路中,第一个移位寄存单元SRl的正向选择信号端CHOFIN接收第一初始触发信号STVl,第二个移位寄存单元SR2的正向选择信号端CHOFIN接收第二初始触发信号STV2,其中,第一初始触发信号STVl和第二初始触发信号STV2是位相不同的两个脉冲信号,除第一个移位寄存单元SRl和第二个移位寄存单元SR2以外的各个移位寄存单元的正向选择信号端CHOFIN接收其之前第二个移位寄存单元的输出端OUTPUT输出的信号;第N个移位寄存单元SR N的反向选择信号端接收第一选通结束信号CFl,第N-1个移位寄存单元SR N的反向选择信号端接收第二选通结束信号CF2,除第N个移位寄存单元SR N和第N-1个移位寄存单元SR N-1以外的各个移位寄存单元的反向选择信号端CHOBIN接收其之后第二个移位寄存单元的输出端OUTPUT输出的信号;每个移位寄存单元的控制信号端GCIN接收第一控制信号GC1,每个移位寄存单元的正向扫描信号VFIN端接收第一电平信号VI,每个移位寄存单元的反向扫描信号端VBIN接收第二电平信号V2,每个移位寄存单元的低电平信号端VGLIN接收低电平信号VGL。
[0045]当然,j也可以取其它值,例如,j=4,此时,栅极驱动电路要接收8个不同的时钟信号,4个位相不同的初始触发信号,4个位相不同的选通结束信号,并接收第一控制信号、第一电平信号、第二电平信号和低电平信号。
[0046]较佳地,本发明实施例提供的栅极驱动电路中还包括第一选择电路、第二选择电路、第一开关电路和第二开关电路;
[0047]第P个移位寄存单元的正向选择信号端通过一个第一选择电路接收第p-j个移位寄存单元输出的信号,该第一选择电路还接收与第mod((p-l)/j)+l个移位寄存单元的正向选择信号端接收到的信号相同的信号;
[0048]该第一选择电路,用于控制第P个移位寄存单元的正向选择信号端在接收第p-j个移位寄存单元输出的信号,和接收与第mod((p-l)/j)+l个移位寄存单元的正向选择信号端接收到的信号相同的信号之间切换;[0049]第一个移位寄存单元到第j个移位寄存单元中的各个移位寄存单元的正向选择信号端分别通过一个不同的第一开关电路接收一个初始触发信号;
[0050]每个第一开关电路,用于控制与自身相连的移位寄存单元的正向选择信号端是否接收初始触发信号;
[0051]第r个移位寄存单元的反向选择信号端通过一个第二选择电路接收第r+j个移位寄存单元输出的信号,该第二选择电路还接收与第N-mod((r-l)/j)个移位寄存单元的反向选择信号端接收到的信号相同的信号;
[0052]该第二选择电路,用于控制第r个移位寄存单元的反向选择信号端在接收第r+j个移位寄存单元输出的信号,和接收与第N-mod((r-l)/j)个移位寄存单元的反向选择信号端接收到的信号相同的信号之间切换;
[0053]第Ν-j+l个移位寄存单元到第N个移位寄存单元中的各个移位寄存单元的反向选择信号端分别通过一个不同的第二开关电路接收一个选通结束信号;
[0054]每个第二开关电路,用于控制与自身相连的移位寄存单元的反向选择信号端是否接收选通结束信号。
[0055]当图1a所示的栅极驱动电路中包含第一选择电路、第二选择电路、第一开关电路和第二开关电路时,其结构如图2a所示。图2a中以第一选择电路SWl、第二选择电路SW2均为单刀双掷的可控开关,第一开关电路SW3和第二开关电路SW4均为单刀单掷的可控开关为例进行说明,当然,第一选择电路和第二选择电路也可以采用其他形式,只要能够实现在接收两种不同的信号之间切换即可,第一开关电路和第二开关电路也可以采用其他形式,只要能够实现在接收信号和不接收信号之间切换即可。因此,通过控制与第一个移位寄存单元SRl的反向选择信号端CHOBIN相连的第二选择电路SW2,可以控制第一个移位寄存单元SRl的反向选择信号端CHOBIN在接收第二个移位寄存单元SR2的输出端OUTPUT输出的信号,和接收选通结束信号CF之间切换;通过控制与第N个移位寄存单元SRN的正向选择信号端CHOFIN相连的第一选择电路SWl,可以控制第N个移位寄存单元SRN的正向选择信号端CHOFIN在接收第N-1个移位寄存单元SRN-1的输出端OUTPUT输出的信号,和接收初始触发信号STV之间切换。通过控制与第一个移位寄存单元SRl的正向选择信号端CHOFIN相连的第一开关电路SW3,可以控制第一个移位寄存单元SRl的正向选择信号端CHOFIN是否接收初始触发信号STV ;通过控制与第N个移位寄存单元SRN的反向选择信号端CHOBIN相连的第二开关电路SW4,可以控制第N个移位寄存单元SRN的反向选择信号端CHOBIN是否接收选通结束信号CF。
[0056]当图1b所示的栅极驱动电路中包含第一选择电路、第二选择电路、第一开关电路和第二开关电路时,其结构如图2b所示。图2b中以第一选择电路SW1、第二选择电路SW2均为单刀双掷的可控开关,第一开关电路SW3和第二开关电路SW4均为单刀单掷的可控开关为例进行说明,当然,第一选择电路和第二选择电路也可以采用其他形式,只要能够实现在接收两种不同的信号之间切换即可,第一开关电路和第二开关电路也可以采用其他形式,只要能够实现在接收信号和不接收信号之间切换即可。在图2b中,N为奇数。因此,通过控制与第一个移位寄存单元SRl的反向选择信号端CHOBIN相连的第二选择电路SW2,可以控制第一个移位寄存单元SRl的反向选择信号端CHOBIN在接收第三个移位寄存单元SR3的输出端OUTPUT输出的信号,和接收第一选通结束信号CFl之间切换;通过控制与第二个移位寄存单元SR2的反向选择信号端CHOBIN相连的第二选择电路SW2,可以控制第二个移位寄存单元SR2的反向选择信号端CHOBIN在接收第四个移位寄存单元SR3的输出端OUTPUT输出的信号,和接收第二选通结束信号CF2之间切换;通过控制与第N个移位寄存单元SRN的正向选择信号端CHOFIN相连的第一选择电路SWl,可以控制第N个移位寄存单元SRN的正向选择信号端CHOFIN在接收第N-2个移位寄存单元SRN-2的输出端OUTPUT输出的信号,和接收第一初始触发信号STVl之间切换。通过控制与第一个移位寄存单元SRl的正向选择信号端CHOFIN相连的第一开关电路SW3,可以控制第一个移位寄存单元SRl的正向选择信号端CHOFIN是否接收第一初始触发信号STVl ;通过控制与第二个移位寄存单元SR2的正向选择信号端CHOFIN相连的第一开关电路SW3,可以控制第二个移位寄存单元SR2的正向选择信号端CHOFIN是否接收第二初始触发信号STV2 ;通过控制与第N-1个移位寄存单元SRN-1的反向选择信号端CHOBIN相连的第二开关电路SW4,可以控制第N-1个移位寄存单元SRN-1的反向选择信号端CHOBIN是否接收第二选通结束信号CF2 ;通过控制与第N个移位寄存单元SRN的反向选择信号端CHOBIN相连的第二开关电路SW4,可以控制第N个移位寄存单元SRN的反向选择信号端CHOBIN是否接收第一选通结束信号CFl。
[0057]本发明实施例提供的栅极驱动电路中的移位寄存单元的结构不限,只要能够实现依次选通显示装置中的显示面板上的各条数据线即可。
[0058]本发明实施例还提供一种显示装置,包括本发明实施例提供的栅极驱动电路。
[0059]本发明实施例提供的分区域显示的驱动方法,应用于本发明实施例提供的栅极驱动电路,如图3所示,包括:
[0060]S301、确定显示面板中需要显示的区域中的像素连接的栅极线;
[0061]S302、控制所述栅极驱动电路进行当前帧扫描,在确定的栅极线中的最后j条栅极线中的各条栅极线选通结束时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为高电平,即控制所述栅极驱动电路中的各个移位寄存单元连接的栅极线接收低电平信号,直至所述栅极驱动电路开始进行下一帧扫描时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为低电平,即控制所述栅极驱动电路中的各个移位寄存单元连接的栅极线不再接收低电平信号。
[0062]以图1a所示的栅极驱动电路的结构为例(j=l),首先确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线,h小于N/2。当图1a所示的栅极驱动电路正向扫描时,第h条栅极线至第N-h条栅极线中的最后一条栅极线为第N-h条栅极线,控制图1a所示的栅极驱动电路进行的当前帧扫描,在第N-h条栅极线选通结束时,控制显示面板中的各条栅极线接收低电平信号,直至图1a所示的栅极驱动电路开始进行下一帧扫描时,控制图1a所示的栅极驱动电路中的各个移位寄存单元连接的栅极线不再接收低电平信号。因此,在正向扫描时,当需要显示的区域的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,栅极驱动电路实际扫描的栅极线为显示面板中的第一条栅极线至第N-h条栅极线。当栅极驱动电路反向扫描时,第h条栅极线至第N-h条栅极线中的最后一条栅极线为第h条栅极线,控制图1a所示的栅极驱动电路进行的当前帧扫描,在第h条栅极线选通结束时,控制显示面板中的各条栅极线接收低电平信号,直至图1a所示的栅极驱动电路开始进行下一帧扫描时,控制图1a所示的栅极驱动电路中的各个移位寄存单元连接的栅极线不再接收低电平信号。因此,在反向扫描时,当需要显示的区域的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,栅极驱动电路实际扫描的栅极线为显示面板中的第h条栅极线至第N条栅极线。
[0063]以图2a所示的栅极驱动电路的结构为例(j=2),首先确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线,h小于N/2。当图2a所示的栅极驱动电路正向扫描时,第h条栅极线至第N-h条栅极线中的最后j条栅极线为第Ν-h-l条栅极线和第N-h条栅极线,控制图2a所示的栅极驱动电路进行的当前帧扫描,在第Ν-h-l条栅极线选通结束且第N-h条栅极线选通结束时,控制显示面板中的各条栅极线接收低电平信号,直至图2a所示的栅极驱动电路开始进行下一帧扫描时,控制图2a所示的栅极驱动电路中的各个移位寄存单元连接的栅极线不再接收低电平信号。因此,在正向扫描时,当需要显示的区域的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,栅极驱动电路实际扫描的栅极线为显示面板中的第一条栅极线至第N-h条栅极线。当栅极驱动电路反向扫描时,第h条栅极线至第N-h条栅极线中的最后j条栅极线为第h条栅极线和第h+Ι条栅极线,控制图2a所示的栅极驱动电路进行的当前帧扫描,在第h条栅极线选通结束且第h+Ι条栅极线选通结束时,控制显示面板中的各条栅极线接收低电平信号,直至图2a所示的栅极驱动电路开始进行下一帧扫描时,控制图2a所示的栅极驱动电路中的各个移位寄存单元连接的栅极线不再接收低电平信号。因此,在反向扫描时,当需要显示的区域的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,栅极驱动电路实际扫描的栅极线为显示面板中的第h条栅极线至第N条栅极线。
[0064]较佳地,针对所述确定的栅极线连接的各个移位寄存单元中的一个移位寄存单元,在所述确定的栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度,等于在所述显示面板中的全部栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度的t倍;
[0065]其中,t等于所述显示面板中的栅极线的条数除以在扫描所述确定的栅极线时实际扫描的所述显示面板中的栅极线的条数。
[0066]例如,当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,在扫描第h条栅极线至第N-h条栅极线时,如果栅极驱动电路正向扫描,那么实际扫描的所述显示面板中的栅极线的条数为N-h条,此时t=N/(N-h),显示面板中的第一条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元接收到的时钟信号的周期长度Tl=N*T2/(N-h),T2为显示面板中的全部栅极线需要依次选通时,显示面板中的各条栅极线连接的移位寄存单元接收到的时钟信号的周期长度;如果栅极驱动电路反向扫描,那么实际扫描的所述显示面板中的栅极线的条数为Ν-h+l条,那么 t=N/(N-h+l),Tl=N*T2/(N-h+l)。
[0067]较佳地,针对所述确定的栅极线中的一条栅极线,在所述确定的栅极线需要被依次选通时,该条栅极线被选通的时长,等于在所述显示面板中的全部栅极线需要被依次选通时,该条栅极线被选通的时长的t倍。
[0068]例如,当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,在扫描第h条栅极线至第N-h条栅极线时,如果栅极驱动电路正向扫描,那么实际扫描的所述显示面板中的栅极线的条数为N-h条,此时t=N/(N-h),显示面板中的第一条栅极线至第N-h条栅极线中的各条栅极线被选通的时长Tonl=N*Ton2/(N-h),Ton2为显示面板中的全部栅极线需要依次选通时,显示面板中的各条栅极线被选通的时长;如果栅极驱动电路反向扫描,那么实际扫描的所述显示面板中的栅极线的条数为 Ν-h+l 条,那么 t=N/ (N-h+1), Tonl=N*Ton2/ (N-h+1)。
[0069]这样,虽然仅扫描显示面板中的部分栅极线,但是,每一帧扫描的时间都与需要扫描显示面板中全部栅极线时每一帧扫描的时间相同。
[0070]本发明实施例提供的分区域显示的驱动方法,应用于本发明实施例提供的栅极驱动电路,如图4所示,包括:
[0071]S401、确定显示面板中需要显示的区域中的像素连接的栅极线;
[0072]S402、确定所述栅极驱动电路正向扫描,针对确定的栅极线中的起始的j条栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收初始触发信号(即若该移位寄存单元为栅极驱动电路中的第f个移位寄存单元,那么该移位寄存单元的正向选择信号端接收的初始触发信号与第mod ((f-1)/j) +1个移位寄存单元的正向选择信号端连接的第一开关电路接收到的初始触发信号相同);针对确定的栅极线中的除起始的j条栅极线以外的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收该移位寄存单元之前的第j个移位寄存单元输出的信号(即若该移位寄存单元为栅极驱动电路中的第f个移位寄存单元,那么该移位寄存单元的正向选择信号端接收第f_j个移位寄存单元输出的信号);针对确定的栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,在该移位寄存单元的反向选择信号端连接第二选择电路时,控制该移位寄存单元的反向选择信号端接收该移位寄存单元之后的第j个移位寄存单元输出的信号(即若该移位寄存单元连接第二选择电路且该移位寄存单元为栅极驱动电路中的第f个移位寄存单元,那么该移位寄存单元的反向选择信号端接收第f+j个移位寄存单元输出的信号),在该移位寄存单元的反向选择信号端连接第二开关电路时,控制该移位寄存单元的反向选择信号端连接的第二开关电路闭合;
[0073]以图2a所示的栅极驱动电路的结构为例(j=l),当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时(h小于N/2),若图2a所示的栅极驱动电路正向扫描时,第h条栅极线至第N-h条栅极线中的最后一条栅极线为第N-h条栅极线,起始的一条栅极线为第h条栅极线;因此,在执行S402时,会控制第h条栅极线连接的移位寄存单元SRh的正向选择信号端接收初始触发信号STV,第h+Ι条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元的正向选择信号端接收该移位寄存单元的前一个移位寄存单元输出的信号,并在第h条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元中,控制其反向选择信号端连接第二选择电路的移位寄存单元的反向选择信号端接收该移位寄存单元的后一个移位寄存单元输出的信号,并控制其反向选择信号端连接第二开关电路的移位寄存单元的反向选择信号端所连接的第二开关电路闭合,使得该移位寄存单员的反向选择信号端接收选通结束信号;
[0074]以图2b所示的栅极驱动电路的结构为例(j=2),当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时(h小于N/2,以h为奇数,N为奇数为例说明),若图2b所示的栅极驱动电路正向扫描时,第h条栅极线至第N-h条栅极线中的最后j条栅极线为第N-h条栅极线和第Ν-h-l条栅极线,起始的j条栅极线为第h条栅极线和第h+Ι条栅极线;因此,在执行S402时,会控制第h条栅极线连接的移位寄存单元SRh的正向选择信号端接收第一初始触发信号STV1,第h+Ι条栅极线连接的移位寄存单元SRh+Ι的正向选择信号端接收第二初始触发信号STV2,第h+2条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元的正向选择信号端接收该移位寄存单元之前的第二个移位寄存单元输出的信号,并在第h条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元中,控制其反向选择信号端连接第二选择电路的移位寄存单元的反向选择信号端接收该移位寄存单元的之后的第二个移位寄存单元输出的信号,并控制其反向选择信号端连接第二开关电路的移位寄存单元的反向选择信号端所连接的第二开关电路闭合,使得该移位寄存单员的反向选择信号端接收选通结束信号(具体接收哪一个选通结束信号,由该移位寄存单元是图2b所示的栅极驱动电路中的第几个移位寄存单元决定);
[0075]S403、确定所述栅极驱动电路反向扫描,针对确定的栅极线中的起始的j条栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的反向选择信号端接收选通结束信号(即若该移位寄存单元为栅极驱动电路中的第f个移位寄存单元,那么该移位寄存单元的反向选择信号端接收的选通结束信号与第N-mod((f-l)/j)个移位寄存单元的反向选择信号端连接的第二开关电路接收到的选通结束信号相同);针对确定的栅极线中的除起始的j条栅极线以外的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的反向选择信号端接收该移位寄存单元之后的第j个移位寄存单元输出的信号(即若该移位寄存单元为栅极驱动电路中的第f个移位寄存单元,那么该移位寄存单元的反向选择信号端接收第f+j个移位寄存单元输出的信号);针对确定的栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收该移位寄存单元之前的第j个移位寄存单元输出的信号(即若该移位寄存单元为栅极驱动电路中的第f个移位寄存单元,那么该移位寄存单元的正向选择信号端接收第f_j个移位寄存单元输出的信号);
[0076]以图1a所示的栅极驱动电路的结构为例(j=l),当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时(h小于N/2),若图1a所示的栅极驱动电路反向扫描时,第h条栅极线至第N-h条栅极线中的最后一条栅极线为第h条栅极线,起始的一条栅极线为第N-h条栅极线;因此,在执行S403时,会控制第N-h条栅极线连的移位寄存单元SRN-h的反向选择信号端接收选通结束信号CF,第Ν-h-l条栅极线至第h条栅极线中的各条栅极线连接的移位寄存单元的反向选择信号端接收该移位寄存单元的后一个移位寄存单元输出的信号,并在第h条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元中,控制其正向选择信号端连接第一选择电路的移位寄存单元的正向选择信号端接收该移位寄存单元的前一个移位寄存单元输出的信号,并控制其正向选择信号端连接第一开关电路的移位寄存单元的正向选择信号端所连接的第一开关电路闭合,使得该移位寄存单员的反向选择信号端接收初始触发信号;
[0077]以图2b所示的栅极驱动电路的结构为例(j=2),当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时(h小于N/2,以h为奇数,N为奇数为例说明),若图2b所示的栅极驱动电路反向扫描时,第h条栅极线至第N-h条栅极线中的最后j条栅极线为第h条栅极线和第h+Ι条栅极线,起始的j条栅极线为第N-h条栅极线和第Ν-h-l条栅极线;因此,在执行S402时,会控制第N-h条栅极线连接的移位寄存单元SRh的反向选择信号端接收第二选通结束信号CF2,第Ν-h-l条栅极线连接的移位寄存单元SRh+Ι的反向选择信号端接收第一选通结束信号CFl,第h条栅极线至第N-h-2条栅极线中的各条栅极线连接的移位寄存单元的反向选择信号端接收该移位寄存单元之后的第二个移位寄存单元输出的信号,并在第h条栅极线至第N-h条栅极线中的各条栅极线连接的移位寄存单元中,控制其正向选择信号端连接第一选择电路的移位寄存单元的正向选择信号端接收该移位寄存单元的之前的第二个移位寄存单元输出的信号,并控制其正向选择信号端连接第一开关电路的移位寄存单元的正向选择信号端所连接的第一开关电路闭合,使得该移位寄存单员的正向选择信号端接收初始触发信号(具体接收哪一个初始触发信号,由该移位寄存单元是图2b所示的栅极驱动电路中的第几个移位寄存单元决定);
[0078]S404、控制所述栅极驱动电路进行当前帧扫描,在确定的栅极线中的最后j条栅极线中的各条栅极线选通结束时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为高电平,直至所述栅极驱动电路开始进行下一帧扫描时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为低电平。
[0079]其中,S402和S403并无时间上的先后顺序。
[0080]较佳地,针对所述确定的栅极线连接的各个移位寄存单元中的一个移位寄存单元,在所述确定的栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度,等于在所述显示面板中的全部栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度的m倍;
[0081]其中,m等于所述显示面板中的栅极线的条数除以所述确定的栅极线的条数。
[0082]例如,当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,m=N/(N-2h+l),显示面板中的第h条栅极线至第N_h条栅极线中的各条栅极线连接的移位寄存单元接收到的时钟信号的周期长度T1=N*T2/(N-2h+l), T2为显示面板中的全部栅极线需要依次选通时,显示面板中的各条栅极线连接的移位寄存单元接收到的时钟信号的周期长度。
[0083]较佳地,针对所述确定的栅极线中的一条栅极线,在所述确定的栅极线需要被依次选通时,该条栅极线被选通的时长,等于在所述显示面板中的全部栅极线需要被依次选通时,该条栅极线被选通的时长的m倍。
[0084]例如,当确定显示面板中需要显示的区域中的像素连接的栅极线为显示面板中的第h条栅极线至第N-h条栅极线时,m=N/(N-2h+l),显示面板中的第h条栅极线至第N_h条栅极线中的各条栅极线被选通的时长Tonl=N*Ton2/(N-2h+l),Ton2为显示面板中的全部栅极线需要依次选通时,显示面板中的各条栅极线被选通的时长。
[0085]这样,虽然仅扫描显示面板中的部分栅极线,但是,每一帧扫描的时间都与需要扫描显示面板中全部栅极线时每一帧扫描的时间相同。通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到本发明实施例可以通过硬件实现,也可以借助软件加必要的通用硬件平台的方式来实现。基于这样的理解,本发明实施例的技术方案可以以软件产品的形式体现出来,该软件产品可以存储在一个非易失性存储介质(可以是CD-ROM,U盘,移动硬盘等)中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
[0086]本领域技术人员可以理解附图只是一个优选实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
[0087]本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
[0088]上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
[0089]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【权利要求】
1.一种栅极驱动电路,其特征在于,包括N个移位寄存单元; 第P个移位寄存单元的正向选择信号端接收第p-j个移位寄存单元输出的信号,P=j+1,....N,第一个移位寄存单元到第j个移位寄存单元中的各个移位寄存单元的正向选择信号端分别接收位相不同的初始触发信号; 第r个移位寄存单元的反向选择信号端接收第r+j个移位寄存单元输出的信号,r=l,2,…N-j,第Ν-j+l个移位寄存单元到第N个移位寄存单元中的各个移位寄存单元的反向选择信号端分别接收位相不同的选通结束信号; 第让个移位寄存单元的时钟信号端接收第1110(1(&-1)/(2*」))+1时钟信号,k=l,2...,N ;j为正整数; 每个移位寄存单元的控制信号端接收第一控制信号,每个移位寄存单元的正向扫描信号端接收第一电平信号,每个移位寄存单元的反向扫描信号端接收第二电平信号,每个移位寄存单元的低电平信号端接收低电平信号; 第一电平信号为高电平信号时,第二电平信号为低电平信号;第一电平信号为低电平信号时,第二电平信号为高电平信号; 各个移位寄存单元,用于在第一控制信号端接收到的第一控制信号为低电平、且正/反向选择信号端接收到的信号为高电平时,用正/反向扫描信号端接收到的高电平信号对自身中驱动栅极线的晶体管的栅极进行充电至该晶体管稳定开启;在该晶体管稳定开启后,将通过时钟信号端接收到的时钟信号输出;在第一控制信号端接收到的第一控制信号为低电平、且反/正向选择信号端接收到的信号为高电平时,用反/正向扫描信号端接收到的低电平信号对自身中驱动栅极线的晶体管的栅极进行放电至该晶体管关闭;以及在第一控制信号端接收到的第一控制信号为高电平时,将自身连接的栅极线与低电平信号端接通。
2.如权利要求1所述的电路,其特征在于,所述电路还包括第一选择电路、第二选择电路、第一开关电路和第二开关电路; 第P个移位寄存单元的正向选择信号端通过一个第一选择电路接收第P-j个移位寄存单元输出的信号,该第一选择电路还接收与第mod((p-l)/j)+l个移位寄存单元的正向选择信号端接收到的信号相同的信号; 该第一选择电路,用于控制第P个移位寄存单元的正向选择信号端在接收第P-j个移位寄存单元输出的信号,和接收与第mod((p-l)/j)+l个移位寄存单元的正向选择信号端接收到的信号相同的信号之间切换; 第一个移位寄存单元到第j个移位寄存单元中的各个移位寄存单元的正向选择信号端分别通过一个不同的第一开关电路接收一个初始触发信号; 每个第一开关电路,用于控制与自身相连的移位寄存单元的正向选择信号端是否接收初始触发信号; 第r个移位寄存单元的反向选择信号端通过一个第二选择电路接收第r+j个移位寄存单元输出的信号,该第二选择电路还接收与第N-mod((r-l)/j)个移位寄存单元的反向选择信号端接收到的信号相同的信号; 该第二选择电路,用于控制第r个移位寄存单元的反向选择信号端在接收第r+j个移位寄存单元输出的信号,和接收与第N-mod((r-l)/j)个移位寄存单元的反向选择信号端接收到的信号相同的信号之间切换; 第N-j+Ι个移位寄存单元到第N个移位寄存单元中的各个移位寄存单元的反向选择信号端分别通过一个不同的第二开关电路接收一个选通结束信号; 每个第二开关电路,用于控制与自身相连的移位寄存单元的反向选择信号端是否接收选通结束信号。
3.—种显示装置,其特征在于,包括如权利要求1或2任一所述的栅极驱动电路。
4.一种分区域显示的驱动方法,应用于权利要求1所述的栅极驱动电路,其特征在于,包括: 确定显示面板中需要显示的区域中的像素连接的栅极线; 控制所述栅极驱动电路进行当前帧扫描,在确定的栅极线中的最后j条栅极线中的各条栅极线选通结束时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为高电平,直至所述栅极驱动电路开始进行下一帧扫描时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为低电平。
5.如权利要求4所述的方法,其特征在于,针对所述确定的栅极线连接的各个移位寄存单元中的一个移位寄存单元,在所述确定的栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度,等于在所述显示面板中的全部栅极线需要被依次选通时,该移位寄存单元接收到 的时钟信号的周期长度的t倍; 其中,t等于所述显示面板中的栅极线的条数除以在扫描所述确定的栅极线时实际扫描的所述显示面板中的栅极线的条数。
6.如权利要求5所述的方法,其特征在于,针对所述确定的栅极线中的一条栅极线,在所述确定的栅极线需要被依次选通时,该条栅极线被选通的时长,等于在所述显示面板中的全部栅极线需要被依次选通时,该条栅极线被选通的时长的t倍。
7.—种分区域显示的驱动方法,应用于权利要求2所述的栅极驱动电路,其特征在于,包括: 确定显示面板中需要显示的区域中的像素连接的栅极线; 确定所述栅极驱动电路正向扫描,针对确定的栅极线中的起始的j条栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收初始触发信号;针对确定的栅极线中的除起始的j条栅极线以外的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的正向选择信号端接收该移位寄存单元之前的第j个移位寄存单元输出的信号;针对确定的栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,在该移位寄存单元的反向选择信号端连接第二选择电路时,控制该移位寄存单元的反向选择信号端接收该移位寄存单元之后的第j个移位寄存单元输出的信号,在该移位寄存单元的反向选择信号端连接第二开关电路时,控制该移位寄存单元的反向选择信号端连接的第二开关电路闭合; 确定所述栅极驱动电路反向扫描,针对确定的栅极线中的起始的j条栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的反向选择信号端接收选通结束信号;针对确定的栅极线中的除起始的j条栅极线以外的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,控制该移位寄存单元的反向选择信号端接收该移位寄存单元之后的第j个移位寄存单元输出的信号;针对确定的栅极线中的各条栅极线连接的所述栅极驱动电路中的各个移位寄存单元中的一个移位寄存单元,在该移位寄存单元的正向选择信号端连接第一选择电路时,控制该移位寄存单元的正向选择信号端接收该移位寄存单元之前的第j个移位寄存单元输出的信号,在该移位寄存单元的正向选择信号端连接第一开关电路时,控制该移位寄存单元的正向选择信号端连接的第一开关电路闭合; 控制所述栅极驱动电路进行当前帧扫描,在确定的栅极线中的最后j条栅极线中的各条栅极线选通结束时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为高电平,直至所述栅极驱动电路开始进行下一帧扫描时,控制所述栅极驱动电路中的各个移位寄存单元的控制信号端接收到的第一控制信号为低电平。
8.如权利要求7所述的方法,其特征在于,针对所述确定的栅极线连接的各个移位寄存单元中的一个移位寄存单元,在所述确定的栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度,等于在所述显示面板中的全部栅极线需要被依次选通时,该移位寄存单元接收到的时钟信号的周期长度的m倍; 其中,m等于所述显示面板中的栅极线的条数除以所述确定的栅极线的条数。
9.如权利要求8所述的方法,其特征在于,针对所述确定的栅极线中的一条栅极线,在所述确定的栅极线需要被依次选通时,该条栅极线被选通的时长,等于在所述显示面板中的全部栅极线需要被依次选通时,该条栅极线被选通的时长的m倍。
【文档编号】G09G3/36GK103943085SQ201410130951
【公开日】2014年7月23日 申请日期:2014年4月2日 优先权日:2014年4月2日
【发明者】杨东, 陈希, 董学 申请人:京东方科技集团股份有限公司, 北京京东方光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1