像素驱动电路、阵列基板及液晶面板的制作方法_2

文档序号:9523246阅读:来源:国知局
单元设置的反向控制薄膜晶体管连通第n-Ι条栅极扫描线与对应于第η行像素单元设置的行控制分线,使得对应于第η行像素单元设置的行控制分线传递高电位信号,第η行像素单元的所有第三薄膜晶体管打开,第η行第m列像素单元内的电荷共享电容拉低次区像素电极的电压,使得次区像素电极的电压小于主区像素电极的电压。
[0018]所述主区像素电极与次区像素电极均为“米”字型结构,材料均为ΙΤ0。
[0019]本发明还提供一种阵列基板,具有像素驱动电路,所述像素驱动电路包括呈阵列式排布的多个像素单元、自上而下对应第η行像素单元设置的沿水平方向延伸的第η条栅极扫描线、自左至右对应第m列像素单元设置的沿竖直方向延伸的第m条数据线、一条沿竖直方向延伸的第一控制总线、一条沿竖直方向延伸的第二控制总线、对应各行像素单元分别设置的沿水平方向延伸的行控制分线、对应各行像素单元分别设置的正向控制薄膜晶体管、以及对应各行像素单元分别设置的反向控制薄膜晶体管,η与m均为正整数;
[0020]每一像素单元均包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、主区像素电极、次区像素电极、及电荷共享电容;对于第η行第m列像素单元,所述第一薄膜晶体管的栅极电性连接第η条栅极扫描线、源极电性连接第m条数据线、漏极电性连接主区像素电极,所述第二薄膜晶体管的栅极电性连接第η条栅极扫描线、源极电性连接第m条数据线、漏极电性连接次区像素电极,所述第三薄膜晶体管的栅极电性连接对应于第η行像素单元设置的行控制分线、源极电性连接次区像素电极、漏极电性连接电荷共享电容的一端,电荷共享电容的另一端接入公共电压;
[0021]对于第η行像素单元,所述正向控制薄膜晶体管的栅极电性连接第一控制总线、源极电性连接对应于下一行像素单元的第n+1条栅极扫描线,漏极电性连接对应于第η行像素单元设置的行控制分线,所述反向控制薄膜晶体管的栅极电性连接第二控制总线、源极电性连接对应于上一行像素单元的第n-Ι条栅极扫描线,漏极电性连接对应于第η行像素单元设置的行控制分线;
[0022]正向扫描时,所述第一控制总线提供高电位,第二控制总线提供低电位;反向扫描时,所述第一控制总线提供低电位,第二控制总线提供高电位。
[0023]正向扫描时,所述正向控制薄膜晶体管打开;当正向扫描到第η行像素单元时,第η条栅极扫描线传递高电位信号,第η行像素单元的所有第一薄膜晶体管与第二薄膜晶体管均打开,第三薄膜晶体管关闭,第η行第m列像素单元内的主区像素电极与次区像素电极被充电至相同的电压;当正向扫描到第n+1行像素单元时,第n+1条栅极扫描线传递高电位信号,第n+1行像素单元的所有第一薄膜晶体管与第二薄膜晶体管均打开对主区像素电极与次区像素电极充电的同时,对应于第η行像素单元设置的正向控制薄膜晶体管连通第n+1条栅极扫描线与对应于第η行像素单元设置的行控制分线,使得对应于第η行像素单元设置的行控制分线传递高电位信号,第η行像素单元的所有第三薄膜晶体管打开,第η行第m列像素单元内的电荷共享电容拉低次区像素电极的电压,使得次区像素电极的电压小于主区像素电极的电压。
[0024]反向扫描时,所述反向控制薄膜晶体管打开;当反向扫描到第η行像素单元时,第η条栅极扫描线传递高电位信号,第η行像素单元的所有第一薄膜晶体管与第二薄膜晶体管均打开,第三薄膜晶体管关闭,第η行第m列像素单元内的主区像素电极与次区像素电极被充电至相同的电压;当反向扫描到第n-Ι行像素单元时,第n-Ι条栅极扫描线传递高电位信号,第n-Ι行像素单元的所有第一薄膜晶体管与第二薄膜晶体管均打开对主区像素电极与次区像素电极充电的同时,对应于第η行像素单元设置的反向控制薄膜晶体管连通第n-Ι条栅极扫描线与对应于第η行像素单元设置的行控制分线,使得对应于第η行像素单元设置的行控制分线传递高电位信号,第η行像素单元的所有第三薄膜晶体管打开,第η行第m列像素单元内的电荷共享电容拉低次区像素电极的电压,使得次区像素电极的电压小于主区像素电极的电压。
[0025]所述主区像素电极与次区像素电极均为“米”字型结构,材料均为ΙΤ0。
[0026]本发明又提供一种液晶面板,包括相对设置的阵列基板、彩色滤光片基板、及配置于阵列基板与彩色滤光片基板之间的PSVA液晶层;所述PSVA液晶层包括聚合物层及分散于所述聚合物层内的液晶;所述阵列基板为上述本发明提供的阵列基板。
[0027]本发明的有益效果:本发明提供的一种像素驱动电路、阵列基板及液晶面板,设置第一控制总线与第二控制总线、对应各行像素单元分别设置行控制分线、对应各行像素单元分别设置正向控制薄膜晶体管与反向控制薄膜晶体管,对于第η行第m列像素单元,设置第三薄膜晶体管的栅极电性连接对应于第η行像素单元设置的行控制分线、源极电性连接次区像素电极、漏极电性连接电荷共享电容的一端;当正向扫描时,所述第一控制总线提供高电位,第二控制总线提供低电位,正向控制薄膜晶体管打开,第η行第m列像素单元内的主区像素电极与次区像素电极先被充电至相同的电压后,接着进行第n+1行像素单元的扫描,对应于第η行像素单元设置的正向控制薄膜晶体管连通第n+1条栅极扫描线与对应于第η行像素单元设置的行控制分线,使得对应于第η行像素单元设置的行控制分线传递高电位信号,第η行像素单元的所有第三薄膜晶体管打开,第η行第m列像素单元内的电荷共享电容拉低次区像素电极的电压,使得次区像素电极的电压小于主区像素电极的电压;当反向扫描时,所述第一控制总线提供低电位,第二控制总线提供高电位,反向控制薄膜晶体管打开,第η行第m列像素单元内的主区像素电极与次区像素电极先被充电至相同的电压后,接着进行第n-Ι行像素单元的扫描,对应于第η行像素单元设置的反向控制薄膜晶体管连通第n-Ι条栅极扫描线与对应于第η行像素单元设置的行控制分线,使得对应于第η行像素单元设置的行控制分线传递高电位信号,第η行像素单元的所有第三薄膜晶体管打开,第η行第m列像素单元内的电荷共享电容拉低次区像素电极的电压,使得次区像素电极的电压小于主区像素电极的电压;实现了在正向扫描驱动和反向扫描驱动时均能够进行色偏补偿,提升液晶面板的显示品质。
【附图说明】
[0028]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
[0029]附图中,
[0030]图1为现有的“米”字型像素电极的结构示意图;
[0031]图2为现有的像素驱动电路的电路图;
[0032]图3为本发明的像素驱动电路的电路图;
[0033]图4为本发明的液晶面板的剖面结构示意图。
【具体实施方式】
[0034]为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0035]请参阅图3,本发明首先提供一种像素驱动电路,包括呈阵列式排布的多个像素单元5、自上而下对应第η行像素单元5设置的沿水平方向延伸的第η条栅极扫描线G (η)、自左至右对应第m列像素单元5设置的沿竖直方向延伸的第m条数据线D (m)、一条沿竖直方向延伸的第一控制总线10、一条沿竖直方向延伸的第二控制总线20、对应各行像素单元5分别设置的沿水平方向延伸的行控制分线40、对应各行像素单元5分别设置的正向控制薄膜晶体管T5、以及对应各行像素单元5分别设置的反向控制薄膜晶体管T6,η与m均为正整数。
[0036]每一像素单元5均包括第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、主区像素电极51、次区像素电极52、及电荷共享电容C1。对于第η行第m列像素单元5,所述第一薄膜晶体管T1的栅极电性连接第η条栅极扫描线G (η)、源极电性连接第m条数据线D (m)、漏极电性连接主区像素电极51,所述第二薄膜晶体管T2的栅极电性连接第η条栅极扫描线G(n)、源极电性连接第m条数据线D(m)、漏极电性连接次区像素电极52,所述第三薄膜晶体管T3的栅极电性连接对应于第η行像素单元5设置的行控制分线40、源极电性连接次区像素电极52、漏极电性连接电荷共享电容Cl的一端,电荷共享电容C1的另一端接入公共电压。
[0037]对于第η行像素单元5,所述正向控制薄膜晶体管Τ5的栅极电性连接第一控制总线10、源极电性连接对应于下一行像素单元5的第n+1条栅极扫描线G(n+1),漏极电性连接对应于第η行像素单元5设置的行控制分线40,所述反向控制薄膜晶体管Τ6的栅极电性连接第二控制总线20、源极电性连接对应于上一行像素单元5的第n-Ι条栅极扫描线G(n-l),漏
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1