一种移位寄存器、栅极驱动电路、显示面板及显示装置的制造方法_6

文档序号:9867781阅读:来源:国知局
合噪声对级联信号的影响,使级联信号输出更稳定,当该级联信号作为下一级移位寄存器的输入信号端的信号时,增强了下一级移位寄存器的输入信号端的信号稳定性,进而提高了整个栅极驱动电路的稳定性。
[0165]基于同一发明构思,本发明实施例还提供了一种显示面板,包括多条栅线,以及本发明实施例提供的上述栅极驱动电路;其中,
[0166]每一条栅线对应连接栅极驱动电路中的一个移位寄存器的驱动信号输出端。
[0167]本发明实施例提供的上述显示面板,包括上述栅极驱动电路,并通过该栅极驱动电路中各级移位寄存器的驱动信号输出端为显示面板中阵列基板上的各栅线提供扫描信号,其具体实施可参见上述移位寄存器的描述,相同之处不再赘述。
[0168]基于同一发明构思,本发明实施例还提供了一种显示装置,包括上述显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
[0169]本发明实施例提供的上述移位寄存器、栅极驱动电路、显示面板及显示装置,包括:输入模块、第一复位模块、节点控制模块、第一输出模块以及第二输出模块;其中,输入模块用于在输入信号端的控制下将输入信号端的信号提供给第一节点;第一复位模块用于在复位信号端的控制下将参考信号端的信号提供给第一节点;节点控制模块用于控制第一节点的电位与第二节点的电位相反;第一输出模块用于,在第一节点的控制下将第一时钟信号端的信号提供给驱动信号输出端,在第二节点的控制下将参考信号端的信号提供给驱动信号输出端,以及在第一节点处于浮接状态时,保持第一节点与驱动信号输出端之间的电压差稳定;第二输出模块用于,在第一节点的控制下将第一时钟信号端的信号提供给级联信号输出端,在第二节点的控制下将参考信号端的信号提供给级联信号输出端。通过上述五个模块的相互配合,使第一输出模块的驱动信号输出端输出用于输入对应的栅线中的扫描信号,使第二输出模块的级联信号输出端输出级联信号,并将该级联信号作为级联的其它级移位寄存器的输入信号端的信号,与现有的通过一个输出模块控制驱动信号输出端输出扫描信号,并将该扫描信号输入对应的栅线以及作为级联的其它级移位寄存器的输入信号端的信号的移位寄存器相比,由于用于级联的级联信号输出端与用于输出扫描信号的驱动信号输出端是不同的端,因此级联信号输出端的稳定性不会受驱动信号输出端的稳定性的影响,从而可以使由多个该移位寄存器级联形成的电路整体稳定性较好。
[0170]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【主权项】
1.一种移位寄存器,其特征在于,包括:输入模块、第一复位模块、节点控制模块、第一输出模块以及第二输出模块;其中, 所述输入模块的第一端与输入信号端相连,第二端与第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点; 所述第一复位模块的第一端与复位信号端相连,第二端与参考信号端相连,第三端与所述第一节点相连;所述第一复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点; 所述节点控制模块的第一端与所述第一节点相连,第二端与第二节点相连;所述节点控制模块用于控制所述第一节点的电位与所述第二节点的电位相反; 所述第一输出模块的第一端与第一时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连,第五端与所述移位寄存器的驱动信号输出端相连;所述第一输出模块用于,在所述第一节点的控制下将所述第一时钟信号端的信号提供给所述驱动信号输出端,在所述第二节点的控制下将所述参考信号端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时,保持所述第一节点与所述驱动信号输出端之间的电压差稳定; 所述第二输出模块的第一端与所述第一时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连,第五端与所述移位寄存器的级联信号输出端相连;所述第二输出模块用于,在所述第一节点的控制下将所述第一时钟信号端的信号提供给所述级联信号输出端,在所述第二节点的控制下将所述参考信号端的信号提供给所述级联信号输出端。2.如权利要求1所述的移位寄存器,其特征在于,所述节点控制模块包括:第一节点控制子模块和第二节点控制子模块;其中, 所述第一节点控制子模块的第一端与所述参考信号端相连,第二端与所述第一节点相连,第三端与所述第二节点相连;所述第一节点控制子模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述第一节点; 所述第二节点控制子模块的第一端与第二时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连;所述第二节点控制子模块用于仅在所述第二时钟信号端的控制下将所述第二时钟信号端的信号提供给所述第二节点,在所述第二时钟信号端和所述第一节点的同时控制下使所述第二时钟信号端与所述第二节点之间断路,以及在所述第一节点的控制下将所述参考信号端的信号提供给所述第二节点。3.如权利要求2所述的移位寄存器,其特征在于,所述第一节点控制子模块具体包括:第一开关晶体管;其中, 所述第一开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。4.如权利要求2所述的移位寄存器,其特征在于,所述第二节点控制子模块具体包括:第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管;其中, 所述第二开关晶体管的栅极和源极均与所述第二时钟信号端相连,漏极分别与所述第三开关晶体管的栅极、以及所述第四开关晶体管的漏极相连; 所述第三开关晶体管的源极与所述第二时钟信号端相连,漏极与所述第二节点相连; 所述第四开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连; 所述第五开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连。5.如权利要求1或2所述的移位寄存器,其特征在于,所述输入模块具体包括:第六开关晶体管;其中, 所述第六开关晶体管的栅极和源极均与所述输入信号端相连,漏极与所述第一节点相连。6.如权利要求1或2所述的移位寄存器,其特征在于,所述第一复位模块具体包括:第七开关晶体管;其中, 所述第七开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述第一节点相连。7.如权利要求1或2所述的移位寄存器,其特征在于,所述第一输出模块具体包括:第八开关晶体管、第九开关晶体管和电容;其中, 所述第八开关晶体管的栅极与所述第一节点相连,源极与所述第一时钟信号端相连,漏极与所述驱动信号输出端相连; 所述第九开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连; 所述电容连接于所述第一节点与所述驱动信号输出端之间。8.如权利要求1或2所述的移位寄存器,其特征在于,所述第二输出模块具体包括:第十开关晶体管和第十一开关晶体管;其中, 所述第十开关晶体管的栅极与所述第一节点相连,源极与所述第一时钟信号端相连,漏极与所述级联信号输出端相连; 所述第十一开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述级联信号输出端相连。9.如权利要求2所述的移位寄存器,其特征在于,还包括:降噪模块;其中, 所述降噪模块的第一端与所述第二时钟信号端相连,第二端与所述参考信号端相连,第三端与所述驱动信号输出端相连;所述降噪模块用于在所述第二时钟信号端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。10.如权利要求9所述的移位寄存器,其特征在于,所述降噪模块具体包括:第十二开关晶体管;其中, 所述第十二开关晶体管的栅极与所述第二时钟信号端相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连。11.如权利要求1或2所述的移位寄存器,其特征在于,还包括:第二复位模块;其中, 所述第二复位模块的第一端与所述复位信号端相连,第二端与所述参考信号端相连,第三端与所述驱动信号输出端相连;所述第二复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。12.如权利要求11所述的移位寄存器,其特征在于,所述第二复位模块具体包括:第十三开关晶体管;其中, 所述第十三开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连。13.如权利要求1或2所述的移位寄存器,其特征在于,还包括:第三复位模块;其中, 所述第三复位模块的第一端与所述复位信号端相连,第二端与所述参考信号端相连,第三端与所述级联信号输出端相连;所述第三复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述级联信号输出端。14.如权利要求13所述的移位寄存器,其特征在于,所述第三复位模块具体包括:第十四开关晶体管;其中, 所述第十四开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述级联信号输出端相连。15.—种栅极驱动电路,其特征在于,包括级联的多个如权利要求1-14任一项所述的移位寄存器;其中, 第一级移位寄存器的输入信号端与帧触发信号端相连; 除第一级移位寄存器之外,其余各级移位寄存器的输入信号端分别与上一级移位寄存器的级联信号输出端相连; 除最后一级移位寄存器之外,其余各级移位寄存器的复位信号端分别与下一级移位寄存器的级联信号输出端相连。16.—种显示面板,包括多条栅线,其特征在于,还包括如权利要求15所述的栅极驱动电路;其中, 每一条栅线对应连接所述栅极驱动电路中的一个移位寄存器的驱动信号输出端。17.—种显示装置,其特征在于,包括如权利要求16所述的显示面板。
【专利摘要】本发明公开了一种移位寄存器、栅极驱动电路、显示面板及显示装置,包括:输入模块、第一复位模块、节点控制模块、第一输出模块以及第二输出模块;通过上述五个模块的相互配合,使第一输出模块的驱动信号输出端输出用于输入对应的栅线中的扫描信号,使第二输出模块的级联信号输出端输出级联信号,并将该级联信号作为级联的其它级移位寄存器的输入信号端的信号,与现有的移位寄存器相比,由于用于级联的级联信号输出端与用于输出扫描信号的驱动信号输出端是不同的端,因此级联信号输出端的稳定性不会受驱动信号输出端的稳定性的影响,从而可以使由多个该移位寄存器级联形成的电路整体稳定性较好。
【IPC分类】G02F1/1345, G09G3/20, G11C19/28
【公开号】CN105632562
【申请号】CN201610005545
【发明人】周茂秀
【申请人】京东方科技集团股份有限公司, 合肥鑫晟光电科技有限公司
【公开日】2016年6月1日
【申请日】2016年1月5日
当前第6页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1